一种基于时间‑数字转换器电路的多芯片同步结构的制作方法

文档序号:11690808阅读:来源:国知局

技术特征:

技术总结
本发明公开了一种基于时间‑数字转换器电路的多芯片同步结构,包括N个内置了时间‑数字转换器和时序调节模块的电路芯片,芯片包含:同步指示信号接收端,用于接收芯片外部输入的同步指示信号;同步指示信号输出端,用于输出经过芯片内部触发器进行时序重采样后的同步指示信号,所述触发器的采样频率与最高频率时钟的时序完全对齐;时间‑数字转换器,用于将两上输入信号的时序延时量化成数字量,输入信号IN1为该芯片外部输入的同步指示信号,输入信号IN2为经过该芯片内部触发器进行时序重采样后的同步指示信号;时序调节模块,用于根据输入的数字量对同步指示信号输出延时进行调节。本发明采用了菊花链结构,减轻了同步指示信号源的负载。

技术研发人员:张俊安;张瑞涛;付东兵;刘军;杨毓军;罗璞;万贤杰;李广军
受保护的技术使用者:中国电子科技集团公司第二十四研究所
技术研发日:2017.03.30
技术公布日:2017.07.21
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1