一种存储器阵列中位线引出电路和存储器的制造方法

文档序号:9752236阅读:650来源:国知局
一种存储器阵列中位线引出电路和存储器的制造方法
【技术领域】
[0001]本发明涉及存储器技术领域,尤其涉及一种存储器阵列中位线引出电路和存储器。
【背景技术】
[0002]传统的存储芯片的版图设计中,包含位线、字线、译码电路和存储单元等。存储器中的若干个存储单元用于编程/擦除程序、指令等数据,是存储器的存储元件,每一个存储单元均位于字线和位线的交叉处、连接在字线和位线上,因此位于多条位线上的存储器的存储单元也常常被排列为区块或阵列。译码电路通常与存储单元的阵列,具体是与字线和位线连接,用于通过相应的字线和位线选取存储单元,使对存储单元进行操作,因此存储器中的每个存储单元均能够通过适当的字线和位线的组合而被选取。
[0003]现有技术中,存储芯片的版图设计中,若干条连接多个存储单元的位线从一个方向引出与译码电路连接,随着存储器件的发展,存储芯片中存储单元的集成密度越来越高,因此面临位线排列紧密、布线资源减少的难题。对于一个集成度高的存储芯片,若欲将该存储芯片中所有位线连接到译码电路中,则将占用该存储芯片非常大的版图面积、使存储芯片的译码电路面积减少,造成牺牲译码电路晶体管尺寸换取位线布线空间的局面;若减少位线布线空间,虽然可能增加译码电路面积,但不足以把所有位线连接到译码电路,造成存储器件性能降低。由此可见,现有技术中存在存储器阵列的位线布线通道不足的问题。

【发明内容】

[0004]本发明提供一种存储器阵列中位线引出电路和存储器,通过将位线划分为两类,并引至不同的方向、连接至对应的译码电路,使存储器阵列的位线排列疏松,只占据了较少的存储器版图面积,相应的增加了译码电路的面积,并且在有限的布线通道中能够使位线全部连接至译码电路,能够有效解决存储器阵列的位线布线通道不足的问题,实现了节省版图面积、增加译码电路面积、提高存储器性能的效果。
[0005]第一方面,本发明提供了一种存储器阵列中位线引出电路,包括:
[0006]将所述存储器阵列中的位线划分为第一类位线和第二类位线;
[0007]所述第一类位线通过第一方向引出,并与第一译码电路连接;
[0008]所述第二类位线通过第二方向引出,并与第二译码电路连接。
[0009]进一步地,所述第一类位线为奇数位线,所述第二类位线为偶数位线。
[0010]进一步地,所述第一类位线和所述第二类位线的长度一致。
[0011]进一步地,所述第一方向和所述第二方向相反。
[0012]进一步地,所述第一方向为左,所述第二方向为右;或者所述第一方向为上,所述第二方向为下。
[0013]进一步地,所述存储器阵列中的位线与所述存储器阵列中的字线垂直。
[0014]第二方面,本发明提供了一种存储器,所述存储器包括译码电路、全局位线和存储器阵列,其中,所述译码电路包括第一译码电路和第二译码电路,所述存储器阵列包括字线阵列和位线阵列;
[0015]所述字线阵列中的字线与所述位线阵列中的位线垂直;
[0016]所述位线阵列的位线引出电路为上述第一方面所述的电路;
[0017]所述第一译码电路分别与所述存储器阵列中的位线阵列和所述全局位线连接;
[0018]所述第二译码电路分别与所述存储器阵列中的位线阵列和所述全局位线连接。
[0019]本发明提供的一种存储器阵列中位线引出电路和存储器,通过将存储器阵列的位线分为第一类位线和第二类位线,第一类位线通过第一方向引出并连接至第一译码电路,第二类位线通过第二方向引出并连接至第二译码电路,使存储器阵列的位线排列疏松,只占据了较少的存储器版图面积,相应的增加了译码电路的面积,并且在有限的布线通道中能够使位线全部连接至译码电路,能够有效解决存储器阵列的位线布线通道不足的问题,实现了节省版图面积、增加译码电路面积、提高存储器性能的效果。
【附图说明】
[0020]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0021]图1是本发明实施例一提供的一种存储器阵列中位线引出电路的流程图;
[0022]图2是本发明实施例一提供的一种存储器阵列中位线引出电路的示意图;
[0023]图3是本发明实施例一提供的存储器阵列中奇数位线引出电路的示意图;
[0024]图4是本发明实施例一提供的存储器阵列中偶数位线引出电路的示意图;
[0025]图5是本发明实施例二提供的存储器的示意图。
【具体实施方式】
[0026]为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0027]实施例一
[0028]参考图1,为本发明实施例一提供的一种存储器阵列中位线引出电路的流程图,本实施例的技术方案适用于存储芯片布线通道不够或者节省版图面积的情况。存储器可以为任意包含位线和字线的存储芯片,如NOR快闪存储器、NAND快闪存储器等。为了更加详尽的描述本发明实施例一提供的一种存储器阵列中位线引出电路,在此,将结合附图2?4进行详尽的说明。
[0029]本发明提供的一种存储器阵列中位线引出电路,包括:
[0030]步骤110、将所述存储器阵列中的位线划分为第一类位线和第二类位线;
[0031]步骤120、所述第一类位线通过第一方向引出,并与第一译码电路连接;
[0032]步骤130、所述第二类位线通过第二方向引出,并与第二译码电路连接。
[0033]进一步地,所述第一类位线为奇数位线,所述第二类位线为偶数位线。
[0034]进一步地,所述第一类位线和所述第二类位线的长度一致。
[0035]进一步地,所述第一方向和所述第二方向相反。
[0036]进一步地,所述第一方向为左,所述第二方向为右;或者所述第一方向为上,所述第二方向为下。
[0037]进一步地,所述存储器阵列中的位线与所述存储器阵列中的字线垂直。
[0038]如上所述,在存储器阵列的版图设计中,存储器阵列包含若干个存储单元和译码电路,假设译码电路具有X条地址输入线AO?A (x-1),译码电路具有y条译码输出线EO?E (y-Ι),每一条译码输出线被称之为字线,一条字线对应于存储器阵列中存储的一个“字”,当给定一组输入地址时,该输入地址对应一条译码输出线,译码电路从EO?E(y-l)条译码输出线中选取与该输入地址对应的一条译码输出线,根据该选中的字线从存储器阵列存储中找到对应的“字”,译码电路将该“字”中的m位信息D (m-Ι)?DO输出,其中,读出D(m-l)?DO中每一位信息的每一条数据输出线均被称为“位线”,每个字中信息的位数称为“字长”,因此存储器阵列中还包括多条位线(Bitline,BL)、字线(Wordline,WL)。存储器阵列的位线和字线相互垂直相交,存储单元位于位线和字线的交叉处,每一条位线上可连接多个存储单元,每个存储单元均位于字线和位线相交之处,若干个存储单元构成了存储器阵列的容量n,并且存储器阵列的具体位线数量、字线数量与存储器的容量相关,若存储器阵列的位线数量为m,存储器阵列的字线数量为n,则其存储器阵列容量为n*m。
[0039]参考图2,为本发明实施例一提供的一种存储器阵列中位线引出电路的示意图。如图所示,存储器阵
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1