多层型电感器的制造方法_2

文档序号:8320458阅读:来源:国知局
数量可具有与线圈的面数+0.5对应的值。当互相堆叠 且其上形成有导电图案211至216的陶瓷层113的总数在多层型电感器100中增加时,堆 叠的导电图案的数量和线圈的面数之间的差异可能会积累,从而存在使得堆叠的导电图案 的数量具有与线圈的面数+1. 5对应的值的堆叠层的数量的极限值。在线圈由小于90%的 环形的导电图案形成的情况下,堆叠层的数量的极限值可W小于上述值。
[0042] 另外,可W考虑基于多层型电感器100的设计所需的诸如电感值等的电特性来不 同地确定其上形成有导电图案211至216的堆叠的陶瓷层113的总数量。
[0043] 在本公开的示例性实施例中,因为线圈的总面数为5. 5,所W导电图案211至216 可W堆叠为六层。对应于5. 5的线圈的总面数可W为例如在2012尺寸电感器中可接受的 最大面数。在陶瓷主体具有诸如3216尺寸的增大的尺寸的情况下,陶瓷层的矩形长度可增 大。因此,可W进一步堆叠每个上形成有导电图案211至216中的一个的两个陶瓷层113, 使得线圈的最大面数可W为7. 5。
[0044] 此外,甚至在具有相同尺寸的多层型电感器中,可W通过调节线宽度或导电图案 的工艺精确的程度来使在多层型电感器中的线圈的最大面数不同。
[0045] 另外,至少两个导电图案可W分别为具有通过陶瓷主体110的两个端表面暴露的 引线部的第一连接图案211和第二连接图案212。
[0046] 引线部分别接触且电连接到形成在陶瓷主体110的两个端表面上的第一外电极 131和第二外电极132。
[0047] 另外,尽管本公开的示例性实施例示出了第一连接图案和第二连接图案分别设置 在陶瓷主体的上端和下端的情况,但本公开不限于此。
[0048] 通路电极221至225可将在竖直方向上设置的导电图案211至216彼此连接W形 成线圈。
[0049] 图2中示出的通路电极221至225可W与导电图案211至216的端部分隔开预定 的间隔。其原因为确保防止工艺缺陷的最低限度。
[0050] 通路电极221至225可通过在各陶瓷层113中形成通孔(未示出),并且用具有优 异的导电率的导电膏填充通孔来形成。
[0051] 另外,导电膏可W由银(Ag)、银-把(Ag-Pd)、媒(Ni)和铜(化)中的至少一种或其 合金形成。然而,本公开不限于此。
[0052] 第一外电极131和第二外电极132可分别形成在陶瓷主体110的两个端表面上, 并且可分别接触并电连接到线圈的两端,即,第一连接图案211和第二连接图案212的向外 暴露的引线部。
[0053] 第一外电极131和第二外电极132可W由具有优异的导电率的导电金属形成。
[0054] 例如,第一外电极131和第二外电极132可由包含银(Ag)和铜(化)中的至少一种 的材料或其合金形成。然而,本公开不限于此。
[005引另外,如果必要的话,则可在第一外电极131和第二外电极132的外表面上形成媒 (Ni )锻层(未示出),然后,可在其上形成锡(Sn )锻层(未示出)。
[0056] 根据本公开的示例性实施例,在竖直方向上设置的导电图案211至216可通过通 路电极221至225彼此连接,W形成整体地连接的单个螺旋状的线圈。在该种情况下,线圈 的总面数可为5. 5。
[0057] 另外,在本公开的示例性实施例中,通路电极221至225可分别仅形成在导电图案 211至216的与陶瓷主体110的一个侧表面相邻的一部分中。
[0058] 此外,在本公开的示例性实施例中,通路电极221至225可W沿着与各导电图案 211至216卷绕所沿的方向相反的方向W预定的间隔形成。
[0059] 通常,电感器的电感可W由电感器的材料和结构二者确定。
[0060] 将参照图5和下面的式1描述电感器的确定电感的材料和结构的特性。电感可与 材料的导磁率W及线圈的面数的平方成正比,并且可随着电感器的磁通量的路径缩短W及 随着磁通量穿过的面积增加而增大。
[006。[式 U
[0062]
【主权项】
1. 一种多层型电感器,所述多层型电感器包括: 陶瓷主体,具有堆叠在陶瓷主体中的多个陶瓷层; 多个导电图案,分别设置在所述多个陶瓷层上,并且W具有间隙的大体上的环形形状 形成; 多个通路电极,在导电图案形成所沿的一个方向上W预定的间隔设置,并且将在竖直 方向上设置的导电图案彼此连接,从而形成线圈;W及 第一外电极和第二外电极,分别设置在陶瓷主体的两个端表面上并且连接到线圈的两 个端部。
2. 根据权利要求1所述的多层型电感器,其中,通路电极仅形成在导电图案的与陶瓷 主体的一个侧表面相邻的部分中。
3. 根据权利要求1所述的多层型电感器,其中,通路电极在与导电图案卷绕所沿的方 向相反的方向上W预定的间隔形成。
4. 根据权利要求1所述的多层型电感器,其中,线圈的总面数为3. 5。
5. 根据权利要求1所述的多层型电感器,其中,线圈的总面数为4. 5。
6. 根据权利要求1所述的多层型电感器,其中,线圈的总面数为5. 5。
7. 根据权利要求1所述的多层型电感器,其中,导电图案包括第一连接图案和第二连 接图案,第一连接图案和第二连接图案分别通过陶瓷主体的两个端表面暴露并且连接到第 一外电极和第二外电极。
8. 根据权利要求1所述的多层型电感器,所述多层型电感器还包括:上覆盖层和下覆 盖层,分别堆叠在陶瓷主体的上表面和下表面上。
9. 一种多层型电感器,所述多层型电感器包括: 陶瓷主体,具有堆叠在陶瓷主体中的多个陶瓷层; 多个导电图案,分别设置在所述多个陶瓷层上,并且W 90%或更大的环形形成; 多个通路电极,在形成导电图案所沿的一个方向上W预定的间隔设置,并且将在竖直 方向上设置的导电图案彼此连接,从而形成线圈;W及 第一外电极和第二外电极,分别设置在陶瓷主体的两个端表面上,并且连接到线圈的 两个端部。
10. 根据权利要求9所述的多层型电感器,其中,通路电极仅形成在导电图案的与陶瓷 主体的一个侧表面相邻的部分中。
11. 根据权利要求9所述的多层型电感器,其中,通路电极在与导电图案卷绕所沿的方 向相反的方向上W预定的间隔设置。
12. 根据权利要求9所述的多层型电感器,其中,线圈的总面数为3. 5。
13. 根据权利要求9所述的多层型电感器,其中,线圈的总面数为4. 5。
14. 根据权利要求9所述的多层型电感器,其中,线圈的总面数为5. 5。
15. 根据权利要求9所述的多层型电感器,其中,导电图案包括第一连接图案和第二连 接图案,第一连接图案和第二连接图案分别通过陶瓷主体的两个端表面暴露并且连接到第 一外电极和第二外电极。
16. 根据权利要求9所述的多层型电感器,所述多层型电感器还包括:上覆盖层和下覆 盖层,分别堆叠在陶瓷主体的上表面和下表面上。
【专利摘要】本发明提供了一种多层型电感器,该多层型电感器可包括:陶瓷主体,具有堆叠在陶瓷主体中的多个陶瓷层;多个导电图案,分别形成在多个陶瓷层上,并且以具有间隙的大体上的环形形状形成;多个通路电极,在导电图案形成所沿的一个方向上以预定的间隔形成,并且将在竖直方向上设置的导电图案彼此连接,从而形成线圈;第一外电极和第二外电极,分别形成在陶瓷主体的两个端表面上并且连接到线圈的两个端部。
【IPC分类】H01F27-28, H01F17-00, H01F27-29
【公开号】CN104637650
【申请号】CN201410101315
【发明人】文炳喆
【申请人】三星电机株式会社
【公开日】2015年5月20日
【申请日】2014年3月18日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1