一种静电放电保护电路的制作方法

文档序号:11656666阅读:267来源:国知局
一种静电放电保护电路的制造方法与工艺

本发明属于半导体集成电路技术领域,具体涉及一种静电放电保护电路。



背景技术:

静电放电是在电子装配过程中电路板与元件损坏的一个熟悉且被低估的根源。它影响着每一个制造商,无论其大小。虽然很多人认为他们是在静电放电安全的环境中生产产品,但事实上静电放电有关的损坏继续给全世界电子制造工业带来每年数十亿美金的代价。

一颗静电放电设计良好的芯片,应该在每个输入和输出脚上都有专门的静电放电保护电路。传统的静电放电电路如图1所示,芯片引脚in端接nmos晶体管的漏极,nmos晶体管的栅极和源极都接地。这种传统的静电放电电路,在芯片引脚in和地之间,存在着一个反偏的寄生二极管。当芯片引脚上的电压为负压时,这个寄生二极管会导通,从而影响了芯片引脚上的电压,对芯片性能有不好的影响。



技术实现要素:

为解决现有静电放电电路在芯片引脚和地之间存在反偏寄生二极管而影响电路性能的技术问题,本发明提供了一种无反向漏电通路的静电放电保护电路。

一种静电放电保护电路,包括:三极管q1和nmos晶体管n1;芯片引脚in接三极管q1的基极和发射极;三极管q1的集电极接nmos晶体管n1的漏极;nmos晶体管n1的栅极和源极接地。

本发明的静电放电保护电路,通过三极管q1的引入,使得芯片引脚in和地之间形成了背靠背的两个寄生二极管,这两个寄生二极管的形成,就避免了芯片引脚in为负压时,从地到芯片引脚in的漏电流。从而使得芯片引脚in为负压时也能正常工作,大大扩展了芯片的工作范围。

附图说明

图1是传统的静电放电保护电路结构示意图;

图2是本发明实施例提供的静电放电保护电路结构示意图;

图3是本发明实施例提供的静电放电保护电路的寄生二极管的电路示意图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明了,下面结合具体实施方式并参照附图,对本发明进一步详细说明。应该理解,这些描述只是示例性的,而并非要限制本发明的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本发明的概念。

为了解决现有静电放电电路在芯片引脚和地之间存在反偏寄生二极管而影响电路性能的技术问题,本发明提供了一种无反向漏电通路的静电放电保护电路。如图2所示,该电路包括:三极管q1和nmos晶体管n1;芯片引脚in接三极管q1的基极和发射极;三极管q1的集电极接nmos晶体管n1的漏极;nmos晶体管n1的栅极和源极接地。

本发明的静电放电保护电路中通过三极管q1的引入,使得芯片引脚in和地之间形成了背靠背的两个寄生二极管,如图3所示,三极管q1的第一等效二极管d1,nmos晶体管n1的第二等效二极管d2,第一等效二极管d1的正端接引脚in,负端接第二等效二极管d2的负端,第二等效二极管d2的正端接地。这两个寄生二极管的形成,就避免了芯片引脚in为负压时,从地到芯片引脚in的漏电流。从而使得芯片引脚in为负压时也能正常工作,大大扩展了芯片的工作范围。

应当理解的是,本发明的上述具体实施方式仅仅用于示例性说明或解释本发明的原理,而不构成对本发明的限制。因此,在不偏离本发明的精神和范围的情况下所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。此外,本发明所附权利要求旨在涵盖落入所附权利要求范围和边界、或者这种范围和边界的等同形式内的全部变化和修改例。



技术特征:

技术总结
本发明提供了一种静电放电保护电路,属于半导体集成电路技术领域。该电路包括:三极管Q1和NMOS晶体管N1;芯片引脚IN接三极管Q1的基极和发射极;三极管Q1的集电极接NMOS晶体管N1的漏极;NMOS晶体管N1的栅极和源极接地。本发明的静电放电保护电路,通过三极管Q1的引入,使得芯片引脚IN和地之间形成了背靠背的两个寄生二极管,这两个寄生二极管的形成,就避免了芯片引脚IN为负压时,从地到芯片引脚IN的漏电流。从而使得芯片引脚IN为负压时也能正常工作,大大扩展了芯片的工作范围。

技术研发人员:不公告发明人
受保护的技术使用者:长沙方星腾电子科技有限公司
技术研发日:2017.05.30
技术公布日:2017.07.28
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1