一种数模转换器的内部时钟时序矫正控制系统的制作方法

文档序号:11253584阅读:来源:国知局

技术特征:

技术总结
本发明涉及一种数模转换器的内部时钟时序矫正控制系统,包括时序矫正数字电路、鉴相器、DAC芯片、外部数字电路、延时步长调节电路、模拟时钟产生电路和显示器,模拟时钟产生电路为DAC芯片提供模拟域时钟,延时步长调节电路产生与DAC芯片的模拟域时钟同频不同相的数字域时钟,鉴相器的输出端连接时序矫正数字电路的鉴相器反馈相位值输入端,时序矫正数字电路的延时步长输出端连接延时步长调节电路的输入端,时序矫正数字电路的实际相位值输出端连接显示器。本系统通过时序矫正数字电路对DAC芯片的数字域时钟进行矫正,通过鉴相器来反馈实时相位信息,自动的进行延时调整,最终把数字域时钟的相位调整到想要的位置,完成时序的矫正。

技术研发人员:张若平;张东亮
受保护的技术使用者:南京德睿智芯电子科技有限公司
技术研发日:2017.04.20
技术公布日:2017.09.15
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1