上电和断电时序控制电路的制作方法_2

文档序号:8829927阅读:来源:国知局
四电阻R4和第七电阻R7对电路的性能起一定的优化作用,必要时可以去掉。
[0019]电路中,第一电阻Rl和第二电阻R2主要对第一直流源进行分压,为第一 N沟道增强型MOS管VTl的导通提供门槛栅极电压,第五电阻R5和第六电阻R6主要起分压作用,为第二 P沟道增强型MOS管VT2的导通提供栅极门槛电压,同时R5起到上拉电阻的作用,为第一 N沟道增强型MOS管VTl提供一个确定电平,第九电阻和第十电阻主要为第四N沟道增强型MOS管VT2的导通提供一个栅极门槛电压。
[0020]电路工作原理:
[0021]在第一直流电源和第二直流电源同时上电的瞬间,第一电容Cl两端短路,第一 N沟道增强型MOS管VTl的栅极电压Va被下拉到低电平,此时,第一 N沟道增强型MOS管VTl的栅极与源极电压为0,VTl处于截止状态;第二 P沟道增强型MOS管VT2的栅极电压Vb被第五电阻R5上拉到高电平,此时,第二 P沟道增强型MOS管VT2的栅极与源极电压为0,VT2处于截止状态,相应的第三N沟道增强型MOS管VT3也处于截止状态;第四N沟道增强型MOS管VT4的栅极电压Vd被R12、R11、R10下拉到低电平,第四N沟道增强型MOS管VT4的栅极与源极电压为0,第四N沟道增强型MOS管VT4处于截止状态,相应的第五N沟道增强型MOS管VT5截止;由于第二 P沟道增强型MOS管VT2和第四N沟道增强型MOS管VT4均处于截止状态,所以第一供电端和第二供电端均无电压输出;随着第一电容Cl不断的充电,电压会不断升高,当达到第一 N沟道增强型MOS管VTl的门槛电压时,第一 N沟道增强型MOS管VTl导通,此时,第三N沟道增强型MOS管的栅极电压Vc为低电平,第三N沟道增强型MOS管VT3和第五N沟道增强型MOS管VT5均截止,当第二 P沟道增强型MOS管的栅极电压达到门槛电压时,第二 P沟道增强型MOS管VT2导通,此时,第一供电端输出电压,经过第二延时电路的延时,一段时间后第四N沟道增强型MOS管VT4导通,第二供电端输出电压,电源的上顺序为第一直流源、第一供电端、第二供电端。
[0022]断电时,第一直流源、第一供电端、第二供电端电压缓慢下降,当第一直流源电压下降到第一 N沟道增强型MOS管VTl导通的门槛电压以下时,第一 N沟道增强型MOS管VTl截止,第三N沟道增强型MOS管VT3和第五N沟道增强型MOS管VT5导通,第一供电端和第二供电端分别迅速通过第八电阻R8和第十三电阻R13放电,由于第二供电端比第一供电端放电速度快,所以断电时放电的先后顺序为第二供电端、第二供电端、第一直流源,实现了断电时序为上电时序的逆时序。
[0023]应用时,可以通过设置第三电阻R3、第一电容Cl以及第^^一电阻R11、第二电容C2来调整上电延时时间;另外,也可以通过设置第八电阻R8和第十三电阻R13来调整断电延时时间。
[0024]实施例2
[0025]在实施例1的基础上,可以将MOS管换成三极管。
【主权项】
1.一种上电和断电时序控制电路,包括第一、第二直流电源,第一、第二延时电路,第一、第二开关电路,第一、第二放电电路和第一、第二供电端,其特征在于,第一开关电路的输入端一方面直接连接第二直流电源,另一方面通过第一延时电路与第一直流电源相连接,用于接收电源;第一开关电路的输出端一方面通过第二延时电路与第二开关电路相连接,另一方面分别与第一、第二放电电路,第一供电端相连接;第二开关电路的输入端直接连接着第一直流电源,输出端连接着第二供电端;第一、第二供电端分别与第一、第二放电电路相连接。
2.根据权利要求1所述的上电和断电时序控制电路,其特征在于,第一延时电路包括第三电阻(R3)和第一电容(Cl),第二延时电路包括第^^一电阻(Rll)和第二电容(C2);第一开关电路主要包括第一 MOS管(VT1)、第二 MOS管(VT2)、第一电阻(R1)、第二电阻(R2)、第四电阻(R4)、第五电阻(R5)和第六电阻(R6);第二开关电路主要包括第四MOS管(VT4)、第九电阻(R9)、第十电阻(RlO)和第十二电阻(R12);第一放电电路主要包括第七电阻(R7)、第八电阻(R8)和第三MOS管(VT3),第二放电电路主要包括第十三电阻(R13)和第五MOS管(VT5)。
3.根据权利要求2所述的上电和断电时序控制电路,其特征在于,第一MOS管(VTl)的栅极连接第四电阻(R4)的第一端,第四电阻(R4)的第二端一方面通过第三电阻(R3)和第一电阻(Rl)的串联电路连接第一直流电源,另一方面通过第二电阻(R2)和第三电阻(R3)的串联电路并联第一电容(Cl)接地,第一 MOS管(VTl)的源极接地,第一 MOS管(VTl)的漏极通过第五电阻(R5)和第六电阻(R6)的串联电路连接第二直流电源;第二MOS管(VT2)的栅极连接第五电阻(R5)和第六电阻(R6)之间的节点,第二 MOS管(VT2)的源极连接第二直流电源,第二 MOS管(VT2)的漏极连接第一供电端;第三MOS管(VT3)的栅极通过第七电阻(R7)连接第一 MOS管(VTl)的漏极,第三MOS管(VT3)的源极直接接地,第三MOS管(VT3)的漏极通过第八电阻(R8)连接第一供电端;第四MOS管(VT4)的栅极连接第十二电阻(R12)的第一端,第十二电阻(R12)的第二端一方面通过第十一电阻(Rll)和第九电阻(R9)的串联电路连接第一供电端,另一方面通过第十一电阻(Rll)和第十电阻(RlO)的串联电路并联第二电容(C2)接地,第四MOS管(VT4)的源极连接第二供电端,第四MOS管(VT4)的漏极连接第一直流电源;第五MOS管(VT5)的栅极连接第三MOS管(VT3)的栅极和第七电阻(R7)之间的节点,第五MOS管(VT5)的源极直接接地,第五MOS管(VT5)的漏极通过第十三电阻(R13)连接第二供电端。
4.根据权利要求2所述的上电和断电时序控制电路,其特征在于,第一MOS管(VTl)、第三MOS管(VT3)、第四MOS管(VT4)和第五MOS管(VT5)为N沟道增强型MOS管,第二 MOS管(VT2)为P沟道增强型MOS管。
【专利摘要】本实用新型涉及一种印刷电路,具体涉及一种上电和断电时序控制电路,第一开关电路的输入端一方面直接连接第二直流电源,另一方面通过第一延时电路与第一直流电源相连接,用于接收电源;第一开关电路的输出端一方面通过第二延时电路与第二开关电路相连接,另一方面分别与第一、第二放电电路,第一供电端相连接;第二开关电路的输入端直接连接着第一直流电源,输出端连接着第二供电端;第一、第二供电端分别与第一、第二放电电路相连接;本实用新型电路形式简单,成本较低,适用于20到70V直流电源,能够防止烧坏芯片,此外,还能够实现两路同电压电源、一路不同电压电源分时上电以及断电的功能,具有较高的实用性。
【IPC分类】H03K17-296
【公开号】CN204539105
【申请号】CN201520261903
【发明人】任宪勇
【申请人】山东亚华电子有限公司
【公开日】2015年8月5日
【申请日】2015年4月27日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1