硅基液晶显示屏驱动装置制造方法

文档序号:7785697阅读:320来源:国知局
硅基液晶显示屏驱动装置制造方法
【专利摘要】本实用新型公开了一种硅基液晶显示屏驱动装置,包括电连接的视频信号转换模块、SSD1961芯片和主控模块,通过视频信号转换模块将外部视频信号转换为与SSD1961芯片的接口相匹配的MCU8080接口视频数字信号,SSD1961芯片将串行视频数字信号转换为相应的并行RGB视频数字信号并通过主控模块根据并行视频数字信号驱动硅基液晶显示屏。上述硅基液晶显示屏驱动装置,实现了不同类型的外部视频信号均可驱动硅基液晶显示屏,比较方便;且完善了数字信号之间的对接。
【专利说明】娃基液晶显示屏驱动装置【技术领域】
[0001]本实用新型涉及硅基液晶显示屏驱动【技术领域】,特别是涉及一种硅基液晶显示屏驱动装置。
【背景技术】
[0002]娃基液晶(Liquid Crystal on Silicon, LC0S)是一种基于反射模式,尺寸非常小的矩阵液晶显示装置。这种矩阵采用CMOS技术在硅芯片上加工制作而成。
[0003]传统的数字视频信号为MCU8080模式的视频信号,但是针对LCOS屏的特点,对LCOS屏进行驱动时需要使用并行的RGB视频数字信号进行驱动。在对LCOS屏进行驱动时,针对输入的不同格式的视频信号选择不同的驱动装置进行驱动。
[0004]针对不同格式的外部视频数字信号,需要使用通过不同的驱动装置进行驱动,数字信号之间的对接不够完善并且在输入不同格式的数字视频信号时需要选择驱动装置,t匕较麻烦。
实用新型内容
[0005]基于此,有必要针对数字信号对接不够完善、针对不同格式的视频信号需要选择不同驱动装置导致比 较麻烦的问题,提供一种能够完善数字信号对接、使用方便的硅基液晶显示屏驱动装置。
[0006]一种硅基液晶显示屏驱动装置,包括:
[0007]将外部视频信号转换为与SSD1961芯片的接口相匹配的MCU8080接口视频数字信号的视频信号转换模块;所述外部视频信号包括外部并行视频数字信号和外部串行视频数
字信号;
[0008]SSD1961芯片,电连接所述视频信号转换模块,所述SSD1961芯片接收所述视频信号转换模块输出的所述MCU8080接口视频数字信号并将所述MCU8080接口视频数字信号转换为相应的并行RGB视频数字信号;
[0009]主控模块,电连接所述SSD1961芯片,所述主控模块读取所述SSD1961芯片输出的所述并行RGB视频数字信号,并根据所述并行RGB视频数字信号驱动所述硅基液晶显示屏。
[0010]在其中一个实施例中,还包括视频信号接收模块,所述视频信号接收模块电连接所述视频信号转换模块,所述视频信号接收模块接收所述外部视频信号并将所述外部视频信号发送给所述视频信号转换模块。
[0011]在其中一个实施例中,所述视频信号接收模块包括:
[0012]并行视频信号接收单元,所述并行视频信号接收单元接收所述外部并行视频数字信号并将所述外部并行视频数字信号发送给所述视频信号转换模块;
[0013]串行视频信号接收单元,所述串行视频信号接收单元接收所述外部串行视频数字信号并将所述外部串行视频数字信号发送给所述视频信号转换模块。
[0014]在其中一个实施例中,所述外部并行视频数字信号为分辨率为640*480*18bit的并行RGB视频数字信号。
[0015]在其中一个实施例中,还包括视频信号选择模块,所述视频信号选择模块电连接所述视频信号接收模块、所述视频信号转换模块和所述SSD1961芯片;
[0016]所述视频信号选择模块对所述视频信号接收模块输出的所述外部视频信号进行选择,将所述外部并行视频数字信号发送给所述视频信号转换模块,将所述外部串行视频数字信号直接发送给所述SSD1961芯片。
[0017]在其中一个实施例中,所述SSD1961芯片输出的并行RGB视频数字信号为高帧频的分辨率为640*480*18bit的并行RGB视频数字信号。
[0018]在其中一个实施例中,所述主控模块包括:
[0019]按照预设顺序进行子场选择的子场选择单元,电连接所述SSD1961芯片,所述子场选择单元接收所述SSD1961芯片输出的所述并行RGB视频数字信号,进行R子场、G子场和B子场的选择并按照R子场、R子场、G子场、G子场、B子场、B子场的顺序轮流输出每个子场分辨率为640*480*6bit的视频数字信号;
[0020]信号缩放单元,电连接所述子场选择单元,所述信号缩放单元接收所述子场选择单元轮流输出的每个子场所述分辨率为640*480*6bit的视频数字信号,对所述分辨率为640*480*6bit的视频数字信号进行缩放,输出每个子场分辨率为480*480*6bit的视频数
字信号;
[0021]像素排列转换单元,电连接所述信号缩放单元,所述像素排列转换单元接收所述信号缩放单元输出的每个子场所述分辨率为480*480*6bit的视频数字信号,对所述分辨率为480*480*6bit的视频数字信号进行像素排列转换,输出分辨率为320*240*18bit的视
频数字信号;
[0022]时序彩色驱动单元,电连接所述像素排列转化单元和所述硅基液晶显示屏,所述时序彩色驱动单元根据所述像素排列转换单元输出的所述分辨率为320*240*18bit的视频数字/[目号广生娃基液晶驱动时序,驱动所述娃基液晶显不屏。
[0023]在其中一个实施例中,所述SSD1961芯片还输出场信号,所述子场选择单元根据所述场信号进行子场选择。
[0024]在其中一个实施例中,所述硅基液晶驱动时序包括串行总线配置信号、有效数据选通信号。
[0025]在其中一个实施例中,还包括初始化模块,所述初始化模块电连接所述SSD1961芯片,对所述SSD1961芯片进行初始化。
[0026]上述硅基液晶显示屏驱动装置,包括电连接的视频信号转换模块、SSD1961芯片和主控模块,通过视频信号转换模块将外部视频信号转换为与SSD1961芯片的接口相匹配的MCU8080接口视频数字信号,SSD1961芯片将串行视频数字信号转换为相应的并行RGB视频数字信号并通过主控模块根据并行RGB视频数字信号驱动硅基液晶显示屏。上述硅基液晶显示屏驱动装置,实现了不同类型的外部视频信号均可驱动硅基液晶显示屏,比较方便;且完善了数字信号之间的对接。
【专利附图】

【附图说明】
[0027]图1为一实施例的硅基液晶显示屏驱动装置示意图;[0028]图2为另一实施例的娃基液晶显不屏驱动装置不意图;
[0029]图3为图2所示实施例子场输出时序图;
[0030]图4为图2所示实施例R子场像素排列转换前示意图;
[0031]图5为图4所示实施例R子场像素排列转换后示意图;
[0032]图6为图5所示实施例R子场像素单元示意图;
[0033]图7为图2所示实施例G子场像素排列转换前示意图;
[0034]图8为图7所示实施例G子场像素排列转换后示意图;
[0035]图9为图8所示实施例G子场像素单元示意图;
[0036]图10为图2所示实施例B子场像素排列转换前示意图;
[0037]图11为图10所示实施例B子场像素排列转换后示意图;
[0038]图12为图11所示实施例B子场像素单元示意图;
[0039]图13为图2所不实施例娃基液晶驱动时序图。
【具体实施方式】
[0040]一种硅基液晶显示屏驱动装置,用于驱动硅基液晶显示屏,能够实现使用不同的外部视频信号均能驱动硅基液晶显示屏,使用方便;并且完善了数字信号之间的对接。
[0041]下面结合附图和实施例对本实用新型一种硅基液晶显示屏驱动装置进行进一步详细的说明。
[0042]图1所示,一种硅基液晶显示屏驱动装置100,用于驱动硅基液晶显示屏200,包括:电连接的视频信号转换模块120、SSD1961芯片140和主控模块160。通过视频信号转换模块120将外部视频信号转换为与SSD1961芯片140的接口相匹配的MCU8080接口视频数字信号,SSD1961芯片140将MCU8080接口视频数字信号转换为相应的并行RGB视频数字信号,主控模块160根据上述并行RGB视频数字信号驱动硅基液晶显示屏200。具体的,上述外部视频信号包括外部并行视频数字信号和外部串行视频数字信号。
[0043]上述硅基液晶显示屏200能够实现通过外部并行视频数字信号和外部串行视频数字信号均能驱动硅基液晶显示屏200,比较方便;避免了使用不同类型的外部视频信号驱动硅基液晶显示屏200时,需要使用不同的驱动装置进行驱动,完善了数字信号之间的对接。
[0044]图2,为另一实施例的娃基液晶显不屏驱动装置不意图。
[0045]参考图2,上述硅基液晶显示屏驱动装置100进一步包括视频信号接收模块110,视频信号接收模块110电连接上述视频信号转换模块120,视频信号接收模块110接收外部视频信号并将上述外部视频信号发送给视频信号转换模块120。
[0046]具体的,参考图2,上述视频信号接收模块110包括并行视频信号接收单元112和串行视频信号接收单元114,上述并行视频信号接收单元112和串行视频信号接收单元114分别接收外部并行视频数字信号和外部串行视频数字信号。
[0047]进一步的,上述硅基液晶显示屏驱动装置100进一步包括视频信号选择模块130。上述视频信号选择模块130分别连接上述并行视频信号接收单元112、串行视频信号接收单元114、视频信号转换模块120和SSD1961芯片140。视频信号选择模块130对并行视频信号接收单元112和串行视频信号接收单元114输出的外部并行视频数字信号和外部串行视频数字信号进行选择,将外部并行视频数字信号发送给视频信号转换模块120,将外部串行视频数字信号直接发送给SSD1961芯片140。
[0048]具体的,上述外部并行视频数字信号为分辨率为640*480*18bit的并行RGB视频数字信号。在其他的实施例中,上述SSD1961芯片140也可为其他芯片,例如SSD1960芯片等。当上述SSD1961芯片140为其他芯片时,上述外部并行视频数字信号也可为其他分辨率的并行RGB视频数字信号,例如,当上述SSD1961芯片140变为SSD1960芯片时,上述外部并行视频数字信号为分辨率为320*240*18bit的并行RGB视频数字信号。
[0049]具体的,上述SSD1961芯片140接口为串行8080接口,如果上述外部串行视频数字信号与串行8080接口相匹配即为MCU8080接口视频数字信号,那么视频信号选择模块130将上述外部串行视频数字信号直接发送给SSD1961芯片140,节省传送时间。如果上述外部串行视频数字信号与串行8080接口不匹配,例如是串行6800接口模式相匹配的串行视频数字信号,则视频信号选择模块130将上述外部串行视频数字信号发送给视频信号转换模块120,通过视频信号转换模块120将上述串行视频数字信号转换为与串行8080接口相匹配的MCU8080接口视频数字信号后再发送给SSD1961芯片140。
[0050]通过视频信号转换模块120可实现将不同类型的外部视频信号转换为与SSD1961芯片140相匹配的MCU8080接口视频数字信号,完善了数字信号之间的对接,使用方便。在其他实施例中,将上述SSD1961芯片140变为其他芯片时,上述视频信号转换模块120也可以将外部视频信号转换为与SSD1961芯片140不同的其他芯片相匹配的视频信号,例如SSD1960芯片等。
[0051]上述SSD1961芯片140接收经视频信号转换模块120发送的MCU8080接口视频数字信号,或经视频信号选择模块130直接接收的外部串行视频数字信号,并将接收到的MCU8080接口视频数字信号转换为分辨率为640*480*18bit的并行RGB视频数字信号。在上述主控制模块读取上述SSD1961芯片140输出的分辨率为640*480*18bit的并行RGB视频数字信号时,提高SSD1961的输出频率,从而上述SSD1961芯片140输出高帧频的分辨率为640*480*18bit的并行RGB视频数字信号。通过输出高帧频的并行RGB视频数字信号,实现巾贞频的提升,解决了在驱动娃基液晶显不屏200时驱动频率低与驱动巾贞率小的问题。
[0052]参考图2,上述主控模块160包括:电连接的子场选择单元162、信号缩放单元164、像素排列转换单元166和时序彩色驱动单元168。上述子场选择单元162电连接上述SSD1961芯片140,时序彩色驱动单元168电连接上述硅基液晶显示屏200。
[0053]通过子场选择单元162进行R子场、G子场和B子场的选择并按照R子场、R子场、G子场、G子场、B子场、B子场的顺序轮流输出每个子场分辨率为640*480*6bit的视频数字信号,信号缩放单元164对上述分辨率为640*480*6bit的视频数字信号进行图像缩放输出每个子场分辨率为480*480*6bit的视频数字信号,像素排列转换单兀166对上述分辨率为480*480*6bit的视频数字信号进行像素排列转换输出分辨率为320*240*18bit的视频数字信号,时序彩色驱动单元168根据上述分辨率为320*240*18bit的视频数字信号产生娃基液晶驱动时序,驱动娃基液晶显不屏200。
[0054]上述子场选择单元162接收上述SSD1961芯片140输出的并行RGB视频数字信号,并进行R子场、G子场和B子场的选择,按照R子场、R子场、G子场、G子场、B子场、B子场的顺序轮流输出每个子场分辨率为640*480*6bit的视频数字信号。在其他的实施例中,也可以按照其他的子场输出顺序进行输出,并不局限于上述子场输出顺序。按照R子场、R子场、G子场、G子场、B子场、B子场的顺序轮流输出视频数字信号,相较于按照R子场、G子场、B子场的顺序输出视频信号的脉冲宽度调制(Pulse Width Modulation, PWM)大,使硅基液晶显示屏200显示时画面显示较稳定;同时可以减小R子场、G子场和B子场各子场间的造成的掺色情况,即可保证各子场的颜色更加纯正,使硅基液晶显示屏200的显示效果更好。
[0055]图3所示,为图2所示实施例子场输出时序图。
[0056]具体的,上述SSD1961芯片140还输出场信号VS(参考图3),子场选择单元162按照SSD1961芯片140输出的场信号进行子场选择。参考图3,场信号VS高电平有效,在第一个高电平时,对输入的640*480*18bit的视频数据只选择R子场的数据,那么输出R子场数据位640*480*6bit (图未不),丢掉G子场和B子场的数据;在第二个高电平时同样选择输出R子场的视频数据;在第三个和第四个高电平时,对输入的640*480*18bit的视频数据只选择G子场的数据,那么输出G子场数据位640*480*6bit (图未示),丢掉R子场和B子场的数据;在第五个和第六个高电平时,对输入的640*480*18bit的视频数据只选择B子场的数据,那么输出B子场数据位640*480*6bit (图未示),丢掉R子场和G子场的数据。
[0057]图4所示,为图2所示实施例R子场像素排列转换前示意图。图5所示,为图4所示实施例R子场像素排列转换后示意图。图6所示,为图5所示实施例R子场像素单元示意图。
[0058]图7所示,为图2所示实施例G子场像素排列转换前示意图。图8所示,为图7所示实施例G子场像素排列转换后示意图。图9所示,为图8所示实施例G子场像素单元示意图。
[0059]图10所示,为图2所示实施例B子场像素排列转换前示意图。图11所示,为图10所示实施例B子场像素排列转换后示意图。图12所示,为图11所示实施例B子场像素单元示意图。
[0060]上述信号缩放单元164接收上述子场选择单元162轮流输出的每个子场分辨率为640*480*6bit的视频数字信号,对分辨率为640*480*6bit的视频数字信号进行图像缩放,输出每个子场分辨率为480*480*6bit的视频数字信号(参考图4、图7和图10)。具体的,进行图像缩放即对图像进行行缩放,可通过双线性算法或双立方算法完成上述图像行缩放。
[0061]参考图4至图12,上述像素排列转换单元166接收上述信号缩放单元164输出的每个子场分辨率为480*480*6bit的视频数字信号,对分辨率为480*480*6bit的视频数字信号进行像素排列转换,输出每个子场分辨率为320*240*18bit的视频数字信号。
[0062]参考图4、图5和图6,为图2所示实施例R子场像素排列转换前后示意图以及R子场像素单元示意图。图4所示,其中空白格代表丢掉的G子场和B子场的数据,在对R子场的视频数字信号进行像素排列转换时,将丢掉数据的G子场和B子场的数据删除,并将R子场的数据进行重新排列使每两个代表R子场视频数据的单元格之间没有间隔(参考图5)。参考图6,重新排列后的R子场中,第一行R1、第一行的R2和第二行的Rl重新形成一个“品字型”像素单元,每个单元格为6bit,所以每个像素单元为18bit,从而得到R子场分辨率为320*240*18bit的视频数字信号。
[0063]参考图7、图8和图9,为图2所示实施例G子场像素排列转换前后示意图以及G子场像素单元示意图。图7所示,其中空白格代表丢掉的R子场和B子场的数据,在对G子场的视频数字信号进行像素排列转换时,将丢掉数据的R子场和B子场的数据删除,并将G子场的数据进行重新排列使每两个代表G子场视频数据的单元格之间没有间隔(参考图8)。参考图9,重新排列后的G子场中,第一行G1、第一行的G2和第二行的Gl重新形成一个“品字型”像素单元,每个单元格为6bit,所以每个像素单元为18bit,从而得到G子场分辨率为320*240*18bit的视频数字信号。
[0064]参考图10、图11和图12,为图2所示实施例B子场像素排列转换前后示意图以及B子场像素单元示意图。图10所示,其中空白格代表丢掉的R子场和G子场的数据,在对B子场的视频数字信号进行像素排列转换时,将丢掉数据的R子场和G子场的数据删除,并将B子场的数据进行重新排列使每两个代表B子场视频数据的单元格之间没有间隔(参考图11)。参考图12,重新排列后的B子场中,第一行B1、第一行的B2和第二行的BI重新形成一个“品字型”像素单元,每个单元格为6bit,所以每个像素单元为18bit,从而得到B子场分辨率为320*240*18bit的视频数字信号。
[0065]图13所示,为图2所示实施例娃基液晶驱动时序图。
[0066]参考图13,上述时序彩色驱动单元168产生硅基液晶驱动时序,采用R子场、R子场、G子场、G子场、B子场、B子场的帧轮换方式,每一帧数据包含每个子场的视频数据信号,每场中包括320*240*18bit的像素。PWM_R、PWM_G、PWM_B信号分别控制硅基液晶显示屏200三色光机的R、G、B的LED灯点亮并且分别在高电平时有效,上述硅基液晶显示屏200三色光机控制硅基液晶显示屏200进行显示。在PWM_R为高电平时,三色光机中的红光灯点亮;在PWM_G为高电平时,三色光机中的绿光灯点亮;在PWM_B为高电平时,三色光机中的蓝光灯点亮。
[0067]参考图13,每两帧R子场的视频数据控制R灯点亮,每两帧的G子场的视频数据控制G灯点亮,每两帧的B子场数据控制B灯点亮。通过设置每两帧的视频数据控制相应的灯点亮,避免了相邻R、G、B子场之间掺色情况的发生,可保证各子场的颜色更加纯正,使硅基液晶显示屏200的显示效果更好。
[0068]时序彩色驱动单元168还产生DE信号,上述DE信号为有效数据选通信号,高电平有效。上述DE信号有效时,上述每个子场分辨率为320*240*18bit的视频信号数据有效。
[0069]具体的,上述娃基液晶驱动时序还包括串行总线配置/[目号(图未不),完成对娃基液晶显示屏200的初始配置设置。
[0070]参考图2,进一步的,上述娃基液晶显示屏驱动装置100还包括初始化模块150,初始化模块150电连接SSD1961芯片140,完成对SSD1961芯片140的初始化。
[0071]上述硅基液晶显示屏驱动装置100,实现使用不同的外部视频信号均能驱动硅基液晶显示屏200,使用方便;并且完善了数字信号之间的对接。
[0072]以上所述实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。
【权利要求】
1.一种硅基液晶显示屏驱动装置,其特征在于,包括: 将外部视频信号转换为与SSD1961芯片的接口相匹配的MCU8080接口视频数字信号的视频信号转换模块;所述外部视频信号包括外部并行视频数字信号和外部串行视频数字信号; SSD1961芯片,电连接所述视频信号转换模块,所述SSD1961芯片接收所述视频信号转换模块输出的所述MCU8080接口视频数字信号并将所述MCU8080接口视频数字信号转换为相应的并行RGB视频数字信号; 主控模块,电连接所述SSD1961芯片,所述主控模块读取所述SSD1961芯片输出的所述并行RGB视频数字信号,并根据所述并行RGB视频数字信号驱动所述硅基液晶显示屏。
2.根据权利要求1所述的硅基液晶显示屏驱动装置,其特征在于,还包括视频信号接收模块,所述视频信号接收模块电连接所述视频信号转换模块,所述视频信号接收模块接收所述外部视频信号并将所述外部视频信号发送给所述视频信号转换模块。
3.根据权利要求2所述的硅基液晶显示屏驱动装置,其特征在于,所述视频信号接收模块包括: 并行视频信号接收单元,所述并行视频信号接收单元接收所述外部并行视频数字信号并将所述外部并行视频数字信号发送给所述视频信号转换模块; 串行视频信号接收单元,所述串行视频信号接收单元接收所述外部串行视频数字信号并将所述外部串行视频数字信号发送给所述视频信号转换模块。
4.根据权利要求3所述的硅基液晶显示屏驱动装置,其特征在于,所述外部并行视频数字信号为分辨率为640*480*18bit的并行RGB视频数字信号。
5.根据权利要求2所述的硅基液晶显示屏驱动装置,其特征在于,还包括视频信号选择模块,所述视频信号选择模块电连接所述视频信号接收模块、所述视频信号转换模块和所述SSD1961芯片; 所述视频信号选择模块对所述视频信号接收模块输出的所述外部视频信号进行选择,将所述外部并行视频数字信号发送给所述视频信号转换模块,将所述外部串行视频数字信号直接发送给所述SSD1961芯片。
6.根据权利要求1所述的硅基液晶显示屏驱动装置,其特征在于,所述SSD1961芯片输出的并行RGB视频数字信号为高帧频的分辨率为640*480*18bit的并行RGB视频数字信号。
7.根据权利要求6所述的硅基液晶显示屏驱动装置,其特征在于,所述主控模块包括: 按照预设顺序进行子场选择的子场选择单元,电连接所述SSD1961芯片,所述子场选择单元接收所述SSD1961芯片输出的所述并行RGB视频数字信号,进行R子场、G子场和B子场的选择并按照R子场、R子场、G子场、G子场、B子场、B子场的顺序轮流输出每个子场分辨率为640*480*6bit的视频数字信号; 信号缩放单元,电连接所述子场选择单元,所述信号缩放单元接收所述子场选择单元轮流输出的每个子场所述分辨率为640*480*6bit的视频数字信号,对所述分辨率为640*480*6bit的视频数字信号进行缩放,输出每个子场分辨率为480*480*6bit的视频数字信号; 像素排列转换单元,电连接所述信号缩放单元,所述像素排列转换单元接收所述信号缩放单元输出的每个子场所述分辨率为480*480*6bit的视频数字信号,对所述分辨率为480*480*6bit的视频数字信号进行像素排列转换,输出分辨率为320*240*18bit的视频数字信号; 时序彩色驱动单元,电连接所述像素排列转化单元和所述硅基液晶显示屏,所述时序彩色驱动单元根据所述像素排列转换单元输出的所述分辨率为320*240*18bit的视频数字?目号广生娃基液晶驱动时序,驱动所述娃基液晶显不屏。
8.根据权利要求7所述的硅基液晶显示屏驱动装置,其特征在于,所述SSD1961芯片还输出场信号,所述子场选择单元根据所述场信号进行子场选择。
9.根据权利要求7所述的硅基液晶显示屏驱动装置,其特征在于,所述硅基液晶驱动时序包括串行总线配置信号、有效数据选通信号。
10.根据权利要求1所述的硅基液晶显示屏驱动装置,其特征在于,还包括初始化模块,所述初始化模 块电连接所述SSD1961芯片,对所述SSD1961芯片进行初始化。
【文档编号】H04N5/44GK203775322SQ201320535033
【公开日】2014年8月13日 申请日期:2013年8月29日 优先权日:2013年8月29日
【发明者】代永平, 范伟, 陈江峰, 万细苟 申请人:深圳市长江力伟股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1