制作具有再生长欧姆接触区的氮化物基晶体管的方法以及具有再生长欧姆接触区的氮化...的制作方法

文档序号:83823阅读:637来源:国知局
专利名称:制作具有再生长欧姆接触区的氮化物基晶体管的方法以及具有再生长欧姆接触区的氮化 ...的制作方法
技术领域
本发明涉及半导体器件并且,更具体地说,涉及包括氮化物基有源层的晶体管。
背景技术
本发明涉及由半导体材料形成的晶体管,其可以使得它们适合高功率、高温、和/或高频率应用。已经发现材料例如硅(Si)和砷化镓(GaAs)在更低功率和(在硅的情形下)更低频率应用的半导体器件中的广泛应用。然而,由于它们的相对小的带隙(例如在室温下Si为1.12eV以及GaAs为1.42)和/或相对小的击穿电压,这些更惯用的半导体材料可能并不很适合更高功率和/或高频率的应用。
考虑到用Si和GaAs的困难,对高功率、高温、和/或高频率应用和器件的兴趣已经转向宽带隙半导体材料例如碳化硅(在室温下α-SiC为2.996eV)和III族氮化物(例如在室温下GaN为3.36eV)。与砷化镓和硅相比,这些材料一般具有更高的电场击穿强度和更高的电子饱和速度。
对于高功率和/或高频率应用特别令人感兴趣的器件是高电子迁移率晶体管(HEMT),其也被称为调制掺杂场效应晶体管(MODFET)。在许多环境下这些器件可以提供操作优点,因为在两种具有不同的带隙能量的半导体材料的异质结处形成了二维电子气(2DEG),并且其中较小带隙的材料具有较高的电子亲和力。该2DEG是未掺杂的(非故意掺杂的)、较小带隙的材料中的积累层并且可以获得非常高的薄层电子浓度,例如超过1013载流子/cm2。另外,来源于较宽带隙的半导体的电子转移到该2DEG,由于减少的电离杂质散射而容许高的电子迁移率。
高载流子浓度和高载流子迁移率的该组合能够给予HEMT非常大的跨导并且可以在用于高频率应用时提供优于金属-半导体场效应晶体管(MESFET)的强大的性能优点。
由于包括上述的高击穿场、它们的宽带隙、大的导带偏移、和/或高饱和电子漂移速度的材料特性的组合,在氮化镓/氮化铝镓(GaN/AlGaN)材料体系中制作的高电子迁移率晶体管具有产生大量射频功率的潜能。该2DEG中的电子的主要部分是AlGaN中的极化的结果。已经阐述了在GaN/AlGaN体系中的HEMT。美国专利5,192,987和5,296,395描述了AlGaN/GaN HEMT结构和制造方法。美国专利NO.6,316,793,其被共同赋予Sheppard等人并在此被并入作为参考,描述了HEMT器件,该HEMT器件具有半绝缘碳化硅衬底,在该衬底上的氮化铝缓冲层,在该缓冲层上的绝缘氮化镓层、在该氮化镓层上的氮化铝镓阻挡层,以及在氮化铝镓有源结构上的钝化层。
氮化物基晶体管的制作的一个问题包括用于这些晶体管的欧姆接触的形成。常规地,通过反应离子刻蚀(RIE)欧姆接触被形成为用于接触的凹进。然而,在没有严格的过程控制实践的情况下,在氮化物基材料中的RIE可能会因均匀性和可重复性问题而受损害。这些问题可能导致难以控制制作过程。在没有RIE的情况下所形成的欧姆接触一般使用高的退火温度(例如,900℃)。这种高退火温度可能损伤材料和/或器件。

发明内容本发明的一些实施例提供了晶体管的制作,其包括在衬底上形成氮化物基沟道层、在氮化物基沟道层上形成阻挡层、在阻挡层中形成接触凹进以暴露该氮化物沟道层的接触区以及利用低温沉积工艺在该氮化物基沟道层的该暴露的接触区上形成接触层。制作也可以包括在该接触层上形成欧姆接触以及形成设置在阻挡层上与该欧姆接触相邻的栅接触。
在本发明的另外的实施例中,利用低温沉积工艺在该氮化物基沟道层的该暴露的接触区上形成接触层包括通过金属有机化学汽相沉积(MOCVD)、分子束外延(MBE)、等离子体增强化学汽相沉积(PECVD)、溅射和/或氢化物汽相外延(HVPE)形成接触层。此外,该低温沉积工艺可以是除了从其上形成晶体管的晶片显著质量传递(masstransport)以外的工艺。
在本发明的另外的实施例中,该晶体管的制作进一步包括在阻挡层上形成第一介电层以及在该第一介电层中形成凹进。形成栅接触包括在凹进中形成栅接触。形成接触凹进包括在第一介电层和暴露该氮化物基沟道层的一部分的阻挡层中形成接触凹进。在本发明的其它实施例中,栅接触可以被形成在第一介电层上。
在本发明的更进一步的实施例中,第一介电层包含氮化硅层。该氮化硅层可以为晶体管提供钝化层。
在本发明的另外的实施例中,该接触凹进延伸到该沟道层中。此外,形成欧姆接触可以包括在不对欧姆接触退火的情况下形成欧姆接触。形成欧姆接触可以包括图案化接触层上的金属层并且在大约850℃或更低的温度对该图案化的金属层退火。
在本发明的其它实施例中,在该氮化物基沟道层的被暴露的部分上形成接触层包括在该氮化物基沟道层的被暴露的部分上形成接触层至足以提供比在该沟道层和该阻挡层之间的界面处形成的二维电子气区域的薄层电阻率小的薄层电阻率的厚度。形成接触层可以包括形成n型InGaN、AlInN、AlInGaN和/或InN层。在本发明的一些实施例中,所形成的该n型氮化物基层是GaN和/或AlGaN。在形成期间可以利用Si、Ge和/或0对该InGaN、GaN、AlGaN、AlInN、AlInGaN和/或InN层掺杂。
在本发明的一些实施例中,该接触层包括除GaN和AlGaN之外的n型简并半导体材料。该接触层可以包括非氮化物III-V族半导体材料、IV族半导体材料和/或II-VI族半导体材料。
在本发明的另外的实施例中,该晶体管的制作进一步包括形成该沟道层的侧壁以在该沟道层和该n型接触层之间提供同平面界面相比增加表面面积的界面。在该接触层上形成欧姆接触可以包括在该接触层上形成欧姆接触,其延伸到该沟道层的一部分之上或者其在该沟道层的侧壁之前终止。
在本发明的另外的实施例中,该晶体管的制作包括在沟道层中形成与接触区相邻的孔并且在这些孔中放置n型氮化物基半导体材料。在该接触层上形成欧姆接触进一步包括在该接触层上以及在这些孔中的该氮化物基半导体材料上形成欧姆接触。
在本发明的另外的实施例中,该接触层延伸到该阻挡层上。
在本发明的其它的实施例中,制作晶体管包括在衬底上形成氮化物基沟道层、在该氮化物基沟道层上形成阻挡层、在该阻挡层上形成掩蔽层、图案化该掩蔽层和该阻挡层以提供暴露该氮化物基沟道层的一部分的接触开口、在该氮化物基沟道层的该暴露的部分和该掩蔽层上形成接触层、选择性地除去该掩蔽层和在该掩蔽层上的该接触层的一部分以提供接触区、在该接触区上形成欧姆接触以及形成设置在该阻挡层上与该欧姆接触相邻的栅接触。该晶体管的制作也可以包括在该阻挡层上形成第一介电层以及在该第一介电层中形成凹进。形成栅接触可以包括在该凹进中形成栅接触。在该阻挡层上形成掩蔽层可以包括在该第一介电层上形成掩蔽层。图案化该掩蔽层和该阻挡层以提供暴露该氮化物基沟道层的一部分的接触开口可以包括图案化该掩蔽层、该第一介电层和该阻挡层以提供暴露该氮化物基沟道层的一部分的接触开口。
在本发明的特定实施例中,该第一介电层包括氮化硅层。该氮化硅层可以为晶体管提供钝化层。该掩蔽层可以是介电层。该介电层可以是氧化硅层。该掩蔽层可以是光致抗蚀剂掩蔽层。
形成欧姆接触可以通过在不对欧姆接触退火的情况下形成欧姆接触来提供。可替换地,形成欧姆接触可以通过图案化该接触区上的金属层并且在大约850℃或更低的温度对该图案化的金属层退火来提供。
在该氮化物基沟道层的该暴露的部分和该氧化物层上形成接触层可以包括通过金属有机化学汽相沉积(MOCVD)、分子束外延(MBE)、等离子体增强化学汽相沉积(PECVD)、溅射和/或氢化物汽相外延(HVPE)形成接触层。在该氮化物基沟道层的被暴露的部分和该掩蔽层上形成接触层可以通过下述来提供在该氮化物基沟道层的被暴露的部分和该掩蔽层上形成接触层至足以提供比在该沟道层和该阻挡层之间的界面处形成的二维电子气区域的薄层电阻率小的薄层电阻率的厚度。形成接触层可以包括形成n型InGaN、AlInGaN、InAlN和/或InN层。在一些实施例中,该氮化物基接触层可以是GaN和/或AlGaN。在形成期间可以利用Si、Ge和/或O对该InGaN、AlInGaN、InAlN、GaN、AlGaN、和/或InN层掺杂。
在本发明的另外的实施例中,该晶体管的制作包括形成该沟道层的侧壁以在该沟道层和该n型接触层之间提供同平面界面相比增加表面面积的界面。在该接触层上形成欧姆接触可以包括在该接触层上形成欧姆接触,其延伸到该沟道层的一部分上或者其在该沟道层的侧壁之前终止。此外或可替换地,该晶体管的制作可以包括在沟道层中形成与接触区相邻的孔并且在这些孔中放置氮化物基半导体材料。在该氮化物基接触区上形成欧姆接触可以包括在该氮化物基接触区上以及在这些孔中的氮化物基半导体材料上形成欧姆接触。
在本发明的其它实施例中,提供高电子迁移率晶体管(HEMT)以及制作HEMT的方法。该HEMT包括衬底上的氮化物基沟道层、该氮化物基沟道层上的阻挡层、在该阻挡层中的延伸到该沟道层中的接触凹进、在该接触凹进中该氮化物基沟道层上的接触区、设置在该阻挡层上的栅接触。该接触区和该氮化物基沟道层包括表面面积扩大结构。
在本发明的一些实施例中,该表面面积扩大结构包括延伸到该沟道层中的接触凹进的部分的图案化的侧壁。在本发明的特定实施例中,欧姆接触被设置在没有延伸到在该侧壁区中的该沟道层上的接触区上。在本发明的其它实施例中,该欧姆接触延伸到在所述侧壁区中的该沟道层上。
在本发明的另外的实施例中,该表面面积扩大结构包括延伸到沟道层中的孔且其中具有n型氮化物基半导体材料,并且该欧姆接触与在这些孔中的该氮化物基半导体材料接触。
该n型氮化物基半导体材料可以包括InN、AlGaN、InGaN、AlInGaN、AlInN和/或GaN。可以利用Si、Ge和/或O对该n型氮化物基半导体材料掺杂。也可以在该阻挡层上设置氮化硅层并且可以在该氮化硅层中的凹进中设置该栅接触。
本发明的另外的实施例提供高电子迁移率晶体管以及制作包括在衬底上的氮化物基沟道层和在该氮化物基沟道层上的阻挡层的晶体管的方法。在该阻挡层中提供至少一个接触凹进,其延伸到该沟道层中。在该接触凹进中的该氮化物基沟道层上设置金属和/或金属合金的区域以提供欧姆接触。所设置的栅接触在该阻挡层上。该金属区域可以延伸到该阻挡层上。
本发明的另外的实施例提供高电子迁移率晶体管以及制作包括在衬底上的氮化物基沟道层和在该氮化物基沟道层上的阻挡层的晶体管的方法。在该阻挡层中提供至少一个接触凹进,其延伸到该沟道层中。在该接触凹进中的该氮化物基沟道层上设置除GaN或AlGaN以外的n型简并半导体材料的区域。在该n型简并半导体材料的区域上设置欧姆接触并且在该阻挡层上设置栅接触。该n型简并半导体材料的区域可以延伸到该阻挡层上。
图1A-1G是示出根据本发明的实施例晶体管中的欧姆接触的制作的示意图。
图2是根据本发明的另外的实施例的晶体管的示意图。
图3A和3B是根据本发明的另外的实施例的晶体管的示意图。
图4A-4C是根据本发明的另外的实施例的晶体管的制作的示意图。
具体实施方式在下文中即将参考附图更完全地描述本发明,其中示出了本发明的实施例。然而该发明可以被体现为多种不同的形式并且不应被解释为受限于在此阐明的实施例。更确切地说,提供这些实施例以便该公开是全面的和完整的,并且将本发明的范围完全地传达给本领域的技术人员。在附图中,为清楚起见可以扩大层和区域的尺寸和相对尺寸。将要理解的是,当元件或层被称作在另一元件或层“之上”、“连接到”或“耦接到”另一元件或层时,它可以是直接在该另一元件或层上面、连接或耦接到该另一元件或层或者可以存在插入的元件或层。相比之下,当元件被称作“直接在”另一元件或层“之上”、“直接连接到”或“直接耦接到”另一元件或层时,不存在插入的元件或层。类似的数字始终指的是类似的元件。如在此所用的,术语“和/或”包括相关联的所列项中的一个或多个的任意和所有组合。
将要理解的是,尽管术语第一、第二等在此可以被用来描述各种元件、部件、区域、层和/或部分,但是这些元件、部件、区域、层和/或部分不应被这些术语所限制。这些术语仅仅是被用来将一个元件、部件、区域、层和/或部分与另一区域、层或部分区别开。因此,在不脱离本发明的教导的情况下,第一元件、部件、区域、层或部分可以被称为第二元件、部件、区域、层或部分。
此外,相对的术语,例如“下部”或“底部”以及“上部”或“顶部”在此可以被用来描述如图所示的一个元件与另一元件的关系。将要理解的是,相对的术语旨在除了在图中示出的方向以外还包括该器件的不同方向。例如,如果在图中的该器件被翻转,那么被描述为在其它元件的“下”侧上的元件将取向于其它元件的“上”侧上。因此示例性术语“下部”可以包括“下部”和“上部”两个方向,取决于该图的具体取向。相似地,如果在其中一个图中的器件被翻转,那么被描述为在其它元件“下面”或“下方”的元件将取向于其它元件的“上方”。因此示例性术语“下面”或“下方”可以包括上方和下方两个方向。
在此将参考作为本发明的理想实施例的示意图的截面图描述本发明的实施例。因而,将预料到由于例如制作技术和/或容差引起的这些图解的形状的变化。因此,本发明的实施例不应被解释为受限于在此示出的区域的特定形状,而应包括由于例如制作产生的形状偏差。例如,图示为长方形的注入区在它的边缘处一般将具有圆形或弯曲的特征和/或注入浓度梯度而不是从注入到非注入区的二进制变化。同样,通过注入形成的掩埋区可以在该掩埋区和通过其进行注入的表面之间的区域中产生一些注入。因此,在图中示出的区域实际上是示意性的,并且它们的形状并不旨在说明器件的区域的精确形状并且并不旨在限制本发明的范围。
本发明的实施例提供在III族氮化物基晶体管的再生长接触区上的欧姆接触以及形成这种接触的方法。
本发明的实施例可以适合在氮化物基HEMT例如III族氮化物基器件中使用。正如在此所使用的,术语“III族氮化物”是指氮和周期表的III族中的元素(一般为铝(Al)、镓(Ga)、和/或铟(In))之间形成的那些半导体化合物。该术语也指三元和四元化合物,例如AlGaN和AlInGaN。正如本领域的技术人员所充分理解的,III族元素可以与氮组合形成二元(例如GaN)、三元(例如AlGaN、AlInN)、和四元(例如AlInGaN)化合物。这些化合物全部具有实验式,其中一摩尔氮与一摩尔III族元素的总和组合。因此,经常利用公式例如AlxGa1-xN来描述它们,其中0≤x≤1。
例如在共同赋予的美国专利6,316,793和在2001年7月12日提交的关于″ALUMINUM GALLIUM NITRIDE/GALLIUM NITRIDE HIGHELECTRON MOBILITY TRANSISTORS HAVING A GATE CONTACT ON AGALLIUM NITRIDE BASED CAP SEGMENT AND METHODS OF FABRICATINGSAME″的美国申请序列号no.09/904,333、在2001年5月11日提交的关于″GROUP III NITRIDE BASED HIGH ELECTRON MOBILITYTRANSISTOR(HEMT)WITH BARRIER/SPACER LAYER″的美国临时申请序列号no.60/290,195以及Smorchkova等人的题目为″GROUP-IIINITRIDE BASED HIGH ELECTRON MOBILITY TRANSISTOR(HEMT)WITHBARRIER/SPACER LAYER″的美国专利申请序列号No.10/102,272中,描述了用于可以利用本发明的实施例的GaN基HEMT的合适的结构,在此并入其公开的全部内容作为参考。
本发明的实施例的制作在图1A-1G中示意性地示出。正如在图1A中所见的,提供衬底10,其上可以形成氮化物基器件。在本发明的具体实施例中,该衬底10可以是半绝缘碳化硅(SiC)衬底,其可以是例如4H多型碳化硅。其它碳化硅候选多型包括3C、6H和15R多型。术语“半绝缘的”是描述性地使用而不是绝对意义上的。在本发明的具体实施例中,该碳化硅体晶体在室温下具有等于或高于约1×105Ω-cm的电阻率。
可以在衬底10上设置可选的缓冲、成核和/或过渡层(未示出)。例如,可以提供AlN缓冲层以在碳化硅衬底和器件的剩余部分之间提供合适的晶体结构过渡。另外,也可以提供应变平衡过渡层,如例如在2002年7月19日提交的题目为″STRAIN BALANCED NITRIDEHETROJUNCTION TRANSISTORS AND METHODS OF FABRICATING STRAINBALANCED NITRIDE HETEROJUNCTION TRANSISTORS”的共同赋予的美国专利申请序列号No.10/199,786、和在2001年12月3日提交的题目为″STRAIN BALANCED NITRIDE HETEROJUNCTION TRANSISTOR″的美国临时专利申请序列号No.60/337,687中所描述的,在此并入其公开的全部内容作为参考。
碳化硅比蓝宝石(Al2O3)具有与III族氮化物更接近的晶格匹配,其是用于III族氮化物器件的非常普通的衬底材料。与在蓝宝石上通常可用的那些相比,该更接近的晶格匹配可以产生更高质量的III族氮化物膜。碳化硅还具有很高的热导率以便在碳化硅上的III族氮化物器件的总输出功率一般不如同在蓝宝石上形成的同样的器件的情形下那样受该衬底的热耗散的限制。而且,半绝缘碳化硅衬底的可用性可以提供器件隔离以及减小的寄生电容。通过例如本发明的受让者Durham,N.C.的Cree,Inc.制作合适的SiC衬底,并且在例如美国专利Nos.Re.34,861;4,94 6,547;5,200,022;和6,218,680中描述了制造方法,在此并入其全部内容作为参考。类似地,在例如美国专利Nos.5,210,051;5,393,993;5,523,589;和5,292,501中已经描述了III族氮化物的外延生长技术,在此也并入其全部内容作为参考。
尽管碳化硅可以是优选的衬底材料,但是本发明的实施例可以利用任何合适的衬底,例如蓝宝石、氮化铝、氮化铝镓、氮化镓、硅、GaAs、LGO、ZnO、LAO、InP等。在一些实施例中,也可以形成合适的缓冲层。
回到图1A,沟道层20被设置在衬底10上。可以利用如上所述的缓冲层、过渡层和/或成核层在衬底10上沉积该沟道层20。沟道层20可以在压应变之下。此外,可以通过MOCVD或通过本领域技术人员已知的其它技术例如MBE或HVPE沉积沟道层和/或缓冲成核和/或过渡层。
在本发明的一些实施例中,该沟道层20是III族氮化物,例如AlxGa1-xN,其中0≤x<1,假设沟道层20的带隙小于阻挡层22的带隙。在本发明的特定实施例中,x=0,表示沟道层20是GaN。沟道层20也可以是其它III族氮化物例如InGaN、AlInGaN等。沟道层20可以不被掺杂(“非故意掺杂”)并且可以生长成大于约20_的厚度。该沟道层20也可以是多层结构,例如GaN、AlGaN的组合或超晶格等。
阻挡层22被设置在沟道层20上。沟道层20可以具有比阻挡层22的带隙小的带隙。阻挡层22可以被沉积在沟道层20上。在本发明的特定实施例中,阻挡层22是厚度在大约1和大约100nm之间的AlN、AlInN、AlGaN或AlInGaN。在本发明的一些实施例中,阻挡层22包括多层。例如,阻挡层22可以是大约1nm的AlN并且在该AlN层上是大约25nm的AlGaN。在Smorchkova等人的题目为″GROUP-IIINITRIDE BASED HIGH ELECTRON MOBILITY TRANSISTOR(HEMT)WITHBARRIER/SPACER LAYER″的美国专利申请序列号No.10/102,272中描述了根据本发明的特定实施例的阻挡层的实例,在此并入其公开的全部内容作为参考。
阻挡层22可以是III族氮化物并且具有比沟道层20的带隙大的带隙。因此,在本发明的特定实施例中,阻挡层22是AlGaN、AlInGaN和/或AlN或其层的组合。其它材料也可以用于阻挡层22。例如,也可以使用ZnGeN2、ZnSiN2和/或MgGeN2。阻挡层22例如可以是从约1到约100nm厚,但是没有厚到在其中引起破裂或大量缺陷形成。优选地,该阻挡层22不掺杂或利用n型掺杂剂掺杂到小于约1019cm-3的浓度。在本发明的一些实施例中,阻挡层22是AlxGa1-xN,其中0<x<1。在这些实施例中,阻挡层22可以是从约3到约30nm厚。在具体的实施例中,铝含量约为25%。然而,在本发明的其它实施例中,阻挡层22包括铝含量在约5%和约100%之间的AlGaN。在本发明的特定实施例中,铝含量大于约10%。在阻挡层22包括AlN层的本发明的实施例中,该阻挡层22可以是例如从约0.3nm到约4nm。
图1B示出可选的第一介电层24的形成。该第一介电层24可以是氮化硅层,例如SixNy层。该氮化硅层可以用作器件的钝化层。可以通过例如等离子体增强化学汽相沉积(PECVD)、低压化学汽相沉积(LPCVD)和/或溅射来沉积该氮化硅层。可以在与晶体管的其它层相同的反应器中沉积该氮化硅层。在本发明的一些实施例中,也可以利用其它电介质,例如氮氧化硅和/或二氧化硅。
图1C示出在第一介电层24上的掩模30的形成。该掩模30被形成在阻挡层22的随后将形成栅接触的区域上。如图1C中所示,可以从外延反应器(epi reactor)除去图1C的晶片并且利用掩模材料30图案化该晶片以暴露期望的凹进区域。该掩模材料30应当能够承受随后的处理的生长温度,包括如下所述的再生长接触区26的形成。在本发明的具体实施例中,该掩模30通过氧化物提供。在本发明的特定实施例中,利用剥离技术图案化该掩模30。替换地,可以利用湿法或干法刻蚀来图案化该掩模30。在本发明的特定实施例中,SiOx是掩模材料,尽管也可以使用其它材料例如AlN和SixNy基材料。也可以利用光致抗蚀剂、电子束抗蚀剂材料或有机掩模材料,如果其不被随后的处理步骤例如沉积温度等过度地损伤的话。
如图1D中所示,在形成和图案化掩模30以便在没有形成用于欧姆接触的接触凹进23的区域中留下掩模材料之后,穿过第一介电层24、穿过阻挡层22刻蚀所述凹进至沟道层20,并且在一些实施例中至并且进入沟道层20,或在一些实施例中甚至穿过沟道层20。可以通过例如湿法腐蚀、干法刻蚀和/或反应离子刻蚀等提供形成接触凹进23的刻蚀。可选地,可以对该结构退火以去除和/或减小由该刻蚀引起的损伤。此外,可选地,可以刻蚀该器件的外围以形成台面结构(未示出),例如,如果不提供或除了这些结构之外可以提供其它的端接结构,诸如场板、注入或其它端接结构。
如图1E中所示,在刻蚀接触凹进23之后,在沟道层20的被暴露的区域和掩模30之上形成接触层26’。例如,可以将图1D中的晶片放回外延反应器中用来沉积该接触层26’。在本发明的一些实施例中,通过金属有机化学汽相沉积(MOCVD)、分子束外延(MBE)、等离子体增强化学汽相沉积(PECVD)、溅射和/或氢化物汽相外延(HVPE)形成该接触层26’。在一些实施例中,在降低的沉积温度下再生长该接触层26’。特别地,可以利用低温沉积工艺。正如此处所利用的,“低温沉积”是指在低于从晶片到该再生长区域进行显著质量传递的温度的温度下形成层。例如,可以在从约室温到约950℃的温度下形成接触层26’。在一些实施例中,在低于960℃的温度下形成接触层26’。在本发明的具体实施例中,在非常低的温度下形成接触层26’,例如在低于约450℃的温度下,并且在一些实施例中是在低于约200℃的温度下。这种非常低的温度条件可以与例如溅射和/或PECVD生长技术一起使用。降低的沉积温度和/或低温沉积的使用可以降低俘获和/或可以提供改善的可靠性。
如以下所讨论的,可以不均匀地形成该接触层26’以便在掩模30上的部分是多孔的或不连续的。在一些实施例中,在掩模30上没有形成接触层26’。接触层26’的这种选择性形成可以取决于该接触层26’的组分、掩模30以及该接触层26’的生长条件。
在本发明的一些实施例中,该接触层26’可以是n型简并半导体材料。在本发明的特定实施例中,该接触层26’可以是重掺杂n型InN、InAlN、AlGaN、AlInGaN、GaN和/或InGaN。在本发明的其它实施例中,该接触层26’可以是除了GaN或AlGaN之外的n型简并半导体材料。例如,该接触层可以是非氮化物III-V族半导体材料、IV族半导体材料和/或II-VI族半导体材料。可能的接触层26’材料的实例包括例如ZnO、ZnGeN2和/或ZnSnN2。在本发明的其它实施例中,该接触层26’可以是能够在低温共形沉积的金属或金属合金,例如金属硅化物,其具有低的功函数并且不形成肖特基接触。例如,Al的MOCVD共形沉积,利用DMAlH在至少约200℃的温度下以接触2DEG。可以随后刻蚀掉在沟道和栅区中的金属。此外,可以在沉积金属之前沉积钝化层。
如果沟道层22也是GaN,那么GaN接触层26’的形成可以减小和/或消除与沟道层22的能带不连续性。接触层26’被形成为足以提供低薄层电阻率的厚度。例如,接触层26’可以被生长为足以提供比在沟道层20和阻挡层22之间的界面处形成的2DEG的薄层电阻率小的薄层电阻率的厚度。对接触层26’而言,例如几十纳米的GaN可以是足够的厚度,然而,较厚的层可以具有较低的电阻并且增加迁移长度(LT)。该接触层26’可以利用Si、Ge和/或O或其它合适的n型掺杂剂掺杂或可以是按照沉积的自然n型。接触层26’可以按照形成的来掺杂而不是通过随后的离子注入。在没有离子注入的情况下形成掺杂的接触层26’可以避免需要极高的温度退火以激活掺杂剂。在本发明的具体实施例中,接触层26’具有从约10到约400Ω/□的薄层电阻率。在本发明的特定实施例中,掺杂该接触层以提供从约1018到约1021cm-3的载流子浓度。在本发明的更进一步的实施例中,接触层26’是从约10nm到约1000nm厚。
对非III族氮化物材料的接触层26’而言,由于该材料可以被毯式沉积然后在沉积后被图案化以及被刻蚀,所以可以不需要掩模30。
图1F示出形成在掩模30上的接触层26’的部分的去除以及掩模30的去除以暴露第一介电层24,由此提供接触区26。例如可以通过在缓冲的HF或其它将除去掩模层30并且留下第一介电层24和接触区26的蚀刻剂中刻蚀掩模30来除去该掩模30和接触层26’的该部分。在本发明的一些实施例中,形成在掩模30上的接触层26’的该部分可以被形成为多孔的或不连续的以便允许通过接触层26’刻蚀掩模30。以这种方式,可以利用相对于接触层26’和第一介电层24具有刻蚀选择性的蚀刻剂刻蚀掩模30。对于较小几何形状的器件,例如,可以从各侧刻蚀掩模层30以除去该掩模层和在掩模层30上的接触层26’的该部分,如果在掩模层上的接触层26’的该部分不是多孔的或者是连续的。
图1G示出在第一介电层24中的栅凹进的形成和在该栅凹进中在阻挡层22的暴露部分之上的栅接触44的形成。例如,可以利用例如干法刻蚀、湿法腐蚀和/或RIE等通过第一介电层24刻蚀栅凹进。可选地,可以对该结构退火以修补由该栅凹进的刻蚀所引起的损伤中的一些或全部。合适的栅接触材料包括例如Ni、Pt、Pd或其它这种肖特基接触材料。也可以提供另外的迭层(overlayer)。在本发明的一些实施例中,栅接触44可以被形成在介电层24之上。
如图1G中进一步所见,欧姆接触40和42被形成在接触区26之上并且可以提供源和漏接触。可以在形成栅凹进和/或接触44之前或之后形成欧姆接触40和42。在本发明的一些实施例中,例如在约850℃或更低的温度下,欧姆接触40和42被退火。在其它实施例中,不执行欧姆接触的退火。使用降低的退火温度或不退火可以减少俘获和/或可以提供改善的可靠性。高掺杂的n型接触区的存在可以降低接触电阻,其可以提供增加的效率和/或射频功率密度。合适的欧姆接触材料包括,例如,可以使用Ti/Al/Ni/Au堆叠。相似地,可以使用Ti/Al/X/Au结构,其中X可以是Mo、Pt和/或Ti。
虽然已经参考接触层26’的毯式沉积描述了本发明的实施例,但是可替换地,在仍受益于本发明的教导的同时也可以利用接触区26的选择性再生长。此外,该再生长接触区26可以仅提供用于欧姆接触40和42中的一个并且常规的接触结构提供用于另一接触。因此,本发明的实施例不应被解释为受限于在图1A-1G中所示出的特定处理步骤。
此外,虽然已经描述了处理步骤的特定顺序,但是在仍在本发明的实施例的范围之内的同时可以提供从该顺序的偏移。例如,可以在形成欧姆接触之前或之后或者甚至在形成接触凹进之前形成栅凹进和栅接触。因此,本发明的实施例不应被解释为受限于以上所述的操作的特定顺序。
图2、3A和3B是包括接触面积扩大结构的本发明的实施例的图,其提供接触区26和沟道层20之间的界面的增加的垂直表面面积。图2示出包括在沟道层20的一部分的侧壁中的接触面积扩大面积结构的本发明的实施例,并且图3A和3B示出通过填充延伸到接触层20中的孔来提供该接触扩大面积结构的本发明的实施例。虽然在这里分别描述了每一个接触面积扩大结构,但是也可以彼此组合或与其它结构组合来提供接触面积扩大结构,其与平面垂直接触面积相比增加了沟道层20和接触区26之间的垂直接触面积。这些结构可以提供用于增加n型氮化物基半导体材料接触区26和氮化物基沟道层20的垂直部分之间的界面的表面面积的装置。
图2、3A和3B示出晶体管的局部部分,其示出单个欧姆接触区。正如本领域的技术人员所理解的,对应的部分可以被提供用于与栅接触相对的第二欧姆接触区以便提供源和漏接触。可替换地,本发明的实施例可以仅为所述欧姆接触中的一个提供接触面积扩大结构。
图2是根据本发明的另外的实施例的HEMT的一部分的顶视图。如图2中所见,可以通过提供沟道层20和/或阻挡层22的增加的表面面积侧壁200来增加接触区26与沟道层20和/或阻挡层22之间的界面的表面面积。该增加的表面面积侧壁200相对于直的侧壁具有增加的表面面积。增加接触区26与沟道层20之间的界面的表面面积可以降低接触区26与沟道层20之间的电阻。
可以在上述的接触凹进刻蚀期间通过将沟道层20图案化来提供图案化的侧壁200。例如,可以执行通过第一介电层24和阻挡层22的第一刻蚀并且可以接着利用在沟道层20的暴露的部分上的掩模执行进入沟道层22的第二刻蚀以提供侧壁的图案。可替换地,如果掩模30具有与想要得到的沟道层20的侧壁图案相对应的图案,那么可以执行单次刻蚀。
该侧壁可以具有规则的或不规则的重复或不重复的形状。在图2中示出的锯齿形状被提供作为可以使用的形状的实例。然而,也可以使用其它形状,例如可以使用凹口形状、一系列曲线等。因此,本发明的一些实施例不应局限于用于该增加的表面面积侧壁200的具体形状。
在图2中欧姆接触金属42’也被示出在接触区26上。该接触金属42’被示为在接触区26的外围前停止。然而,该接触金属42’可以比图示的更远地延伸并且可以例如延伸到沟道层22之上。
图3A是本发明的另外的实施例的顶视图并且图3B是沿图3A的线I-I’的截面。如在图3中所见的,可以通过提供延伸到沟道层20中的孔300增加再生长接触区26与沟道层20之间的界面的表面面积。这些孔300在其中具有如在接触区26中所提供的n型材料。欧姆接触42”延伸以覆盖这些孔300以便在这些孔300中的n型材料电连接到接触区26。
可以在上述的接触凹进刻蚀期间通过将沟道层20图案化来提供被填充的孔300,以便提供在形成接触层26’时出现的孔。例如,可以执行通过第一介电层24和阻挡层22的第一刻蚀并且接着可以利用在沟道层20的暴露部分上的掩模执行进入沟道层22的第二刻蚀以提供这些孔。
可替换地,如果掩模30具有与想要得到的沟道层20的孔相对应的图案,那么可以执行单次刻蚀。在这种情况下,这些孔将延伸通过阻挡层22并且到达或进入沟道层20。该接触金属然后将延伸到阻挡层22上以接触在孔300中的材料,如图3B中所示。
这些孔300可以具有规则的或不规则的重复或不重复的图案。此外,这些孔300也可以具有圆形或其它形状的外围。在图3A中示出的孔的图案和孔的形状被提供作为可以使用的图案和形状的实例。然而,也可以使用其它图案和/或形状。因此,本发明的一些实施例不应局限于用于这些孔300的具体图案和/或形状。
图4A-4C示出本发明的另外的实施例的制作,其中提供延伸到阻挡层上的接触区。在图4A-4C中示出的本发明的实施例的制作可以与图1A-1F中示出的相同,除了第一介电层24被调整大小为较小尺寸的第一介电层424以便例如通过利用各向同性刻蚀来钻蚀掩模30到第一介电层24中来暴露阻挡层22的一部分。可替换地,可以剥离掩模30并且施加另一掩模以及可以利用该第二掩模刻蚀第一介电层24。虽然在图4A中的第一介电层424在此被描述作为介电材料,但是可以利用其它可除去的材料,其可以承受用于沉积接触区的条件。
如在图4A中所见的,如以上所讨论的再生长接触区426并且除去掩模30。如在图4B中所见的,第一介电层424被除去并且第二介电层430被共形地沉积在接触层426和阻挡层22上。一般将各向同性地沉积第二介电层430。在该第二介电层430中的窗口可以被设置在接触层426上并且用于源和漏接触440和442的欧姆接触可以被形成在接触层426上。也可以在沉积第二介电层430之前形成欧姆接触。
如在图4C中所见的,各向异性地刻蚀第二介电层430以暴露阻挡层22并且提供侧壁空间430’和栅接触凹进。栅金属可以被沉积并且例如利用剥离技术被图案化,以提供栅接触444。该栅接触444的长度可以大约为第一介电层424的宽度,小于第二介电层430的厚度的两倍。在本发明的具体实施例中,第一介电层424可以具有约0.5到约1μm的宽度并且第二介电层430可以具有从约0.1到约0.5μm的厚度。
虽然已经利用用于源和漏接触的再生长接触区说明了本发明的实施例,但是这些再生长区域可以被提供仅用于源极或漏极中的一个。此外,虽然栅接触已经被示为基本上中心在源极和漏极之间,但是在本发明的特定实施例中,该栅接触可以例如向源接触偏移。
此外,虽然已经参考制作步骤的具体顺序描述了本发明的实施例,但是在仍落入本发明的范围内的同时可以利用步骤的不同顺序。因此,本发明的实施例不应被解释为局限于在此所述的步骤的具体顺序。
在附图和说明书中,已经公开了本发明的典型实施例,并且,尽管采用了特定的术语,但是它们只是一般和描述意义上的使用并且不是用于限制的目的,本发明的范围在下面的权利要求
中被阐明。
权利要求
1.一种制作晶体管的方法,包括在衬底上形成氮化物基沟道层;在该氮化物基沟道层上形成阻挡层;在该阻挡层中形成接触凹进以暴露该氮化物基沟道层的接触区;利用低温沉积工艺在该氮化物基沟道层的该暴露的接触区上形成接触层;在该接触层上形成欧姆接触;以及形成设置在阻挡层上与该欧姆接触相邻的栅接触。
2.如权利要求
1所述的方法,其中该低温工艺使用低于960℃的温度。
3.如权利要求
1所述的方法,其中该低温工艺使用低于约450℃的温度。
4.如权利要求
1所述的方法,其中该低温工艺使用低于约200℃的温度。
5.如权利要求
1所述的方法,其中该接触层包括除了GaN和AlGaN之外的n型简并半导体材料。
6.如权利要求
5所述的方法,其中该接触层包括非氮化物III-V族半导体材料、IV族半导体材料和/或II-VI族半导体材料。
7.如权利要求
1所述的方法,其中利用低温沉积工艺在该氮化物基沟道层的该暴露的接触区上形成接触层包括通过金属有机化学汽相沉积(MOCVD)、分子束外延(MBE)、等离子体增强化学汽相沉积(PECVD)、溅射和/或氢化物汽相外延(HVPE)形成氮化物基接触层。
8.如权利要求
1所述的方法,其中该低温沉积工艺是除了从在其上形成晶体管的晶片的质量传递以外的工艺。
9.如权利要求
1所述的方法,进一步包括在该阻挡层上形成第一介电层;在该第一介电层中形成栅凹进;其中形成栅接触包括在该接触凹进中形成栅接触;以及其中形成接触凹进包括在该第一介电层和该阻挡层中形成欧姆接触凹进,其暴露该氮化物基沟道层的一部分。
10.如权利要求
9所述的方法,其中该第一介电层包括氮化硅层。
11.如权利要求
10所述的方法,其中该氮化硅层为晶体管提供钝化层。
12.如权利要求
1所述的方法,进一步包括在该阻挡层上形成第一介电层;其中形成栅接触包括在该第一介电层上形成栅接触;以及其中形成接触凹进包括在该第一介电层和该阻挡层中形成欧姆接触凹进,其暴露该氮化物基沟道层的一部分。
13.如权利要求
1所述的方法,其中该接触凹进延伸到该沟道层中。
14.如权利要求
1所述的方法,其中形成欧姆接触包括在不对欧姆接触退火的情况下形成该欧姆接触。
15.如权利要求
1所述的方法,其中形成欧姆接触包括图案化该接触层上的金属层;以及在约850℃或更低的温度退火该图案化的金属层。
16.如权利要求
1所述的方法,其中在该氮化物基沟道层的该暴露的接触区上形成接触层包括在该氮化物基沟道层的该暴露的接触区上形成接触层至足以提供比在沟道层和阻挡层之间的界面处形成的二维电子气区域的薄层电阻率小的薄层电阻率的厚度。
17.如权利要求
1所述的方法,其中形成接触层包括形成n型InGaN、GaN、AlGaN、InAlGaN、InAlN和/或InN层。
18.如权利要求
17所述的方法,其中在形成期间利用Si、Ge和/或O对该InGaN、GaN、AlGaN、InAlGaN、InAlN和/或InN层掺杂。
19.如权利要求
1所述的方法,进一步包括形成该沟道层的侧壁以在该沟道层和该n型接触层之间提供与平面界面相比增加表面面积的界面。
20.如权利要求
19所述的方法,其中在该n型接触层上形成欧姆接触包括在延伸到沟道层的一部分之上的该n型接触层上形成欧姆接触。
21.如权利要求
19所述的方法,其中在该n型接触层上形成欧姆接触包括在在该沟道层的侧壁之前终止的该n型接触层上形成欧姆接触。
22.如权利要求
1所述的方法,进一步包括在该沟道层中形成与所述接触区相邻的孔;在这些孔中放置n型氮化物基半导体材料;以及其中在该n型接触层上形成欧姆接触包括在该n型接触层上以及在这些孔中的该n型氮化物基半导体材料上形成欧姆接触。
23.如权利要求
1所述的方法,其中该接触凹进包括第一接触凹进,该接触区包括第一接触区以及该欧姆接触包括第一欧姆接触,该方法进一步包括在该阻挡层中形成第二接触凹进以暴露该氮化物基沟道层的第二接触区;利用低温沉积工艺在该氮化物基沟道层的该暴露的第二接触区上形成接触层;在该接触层上形成第二欧姆接触;以及其中形成栅接触包括形成在该第一和第二欧姆接触之间设置在该阻挡层上的栅接触。
24.如权利要求
1所述的方法,其中形成接触凹进进一步包括形成暴露该阻挡层的一部分的接触凹进并且其中形成接触层包括形成延伸到该阻挡层的该暴露部分之上的接触层。
25.一种制作晶体管的方法,包括在衬底上形成氮化物基沟道层;在该氮化物基沟道层上形成阻挡层;在该阻挡层上形成掩蔽层;图案化该掩蔽层和该阻挡层以提供暴露该氮化物基沟道层的一部分的接触开口;在该氮化物基沟道层的该暴露部分和该掩蔽层上形成接触层;选择性地除去该掩蔽层和在该掩蔽层上的该接触层的一部分以提供氮化物基接触区;在该氮化物基接触区上形成欧姆接触;以及形成设置在阻挡层上与该欧姆接触相邻的栅接触。
26.如权利要求
25所述的方法,进一步包括在该阻挡层上形成第一介电层;在该第一介电层中形成凹进;其中形成栅接触包括在该凹进中形成栅接触;其中在该阻挡层上形成掩蔽层包括在该第一介电层上形成掩蔽层;以及其中图案化该掩蔽层和该阻挡层以提供暴露该氮化物基沟道层的一部分的接触开口包括图案化该掩蔽层、该第一介电层和该阻挡层以提供暴露该氮化物基沟道层的一部分的接触开口。
27.如权利要求
25所述的方法,其中该第一介电层包括氮化硅层。
28.如权利要求
27所述的方法,其中该氮化硅层为晶体管提供钝化层。
29.如权利要求
25所述的方法,其中该掩蔽层包括介电层。
30.如权利要求
29所述的方法,其中该介电层包括氧化硅层。
31.如权利要求
25所述的方法,其中该掩蔽层包括光致抗蚀剂和/或电子束抗蚀剂掩蔽层。
32.如权利要求
25所述的方法,其中形成欧姆接触包括在不对欧姆接触退火的情况下形成该欧姆接触。
33.如权利要求
25所述的方法,其中形成欧姆接触包括图案化该氮化物基接触区上的金属层;以及在低于约850℃的温度将该图案化的金属层退火。
34.如权利要求
25所述的方法,其中在该氮化物基沟道层的该暴露部分和该氧化物层上形成接触层包括通过金属有机化学汽相沉积(MOCVD)、分子束外延(MBE)、等离子体增强化学汽相沉积(PECVD)、溅射和/或氢化物汽相外延(HVPE)形成氮化物基接触层。
35.如权利要求
25所述的方法,其中在该氮化物基沟道层的该暴露部分和该掩蔽层上形成接触层包括在该氮化物基沟道层的该暴露部分和该掩蔽层上形成接触层至足以提供比在该沟道层和该阻挡层之间的界面处形成的二维电子气区域的薄层电阻率小的薄层电阻率的厚度。
36.如权利要求
18所述的方法,其中形成接触层包括形成n型的InGaN、GaN、AlGaN、InAlGaN、InAlN和/或InN层。
37.如权利要求
29所述的方法,其中在形成期间利用Si、Ge和/或0对该InGaN、GaN、AlGaN、InAlGaN、InAlN和/或InN层掺杂。
38.如权利要求
25所述的方法,其中该接触层包括除GaN和AlGaN之外的n型简并半导体材料。
39.如权利要求
38所述的方法,其中该接触层包括非氮化物III-V族半导体材料、IV族半导体材料和/或II-VI族半导体材料。
40.如权利要求
25所述的方法,进一步包括形成该沟道层的侧壁以在该沟道层和该接触层之间提供与平面界面相比增加表面面积的界面。
41.如权利要求
40所述的方法,其中形成欧姆接触包括在延伸到该沟道层的一部分之上的该氮化物基接触区上形成欧姆接触。
42.如权利要求
40所述的方法,其中形成欧姆接触包括在在该沟道层的侧壁之前终止的该氮化物基接触区上形成欧姆接触。
43.如权利要求
25所述的方法,进一步包括在该沟道层中形成与所述接触区相邻的孔;其中形成接触层进一步包括在这些孔中放置氮化物基半导体材料;以及其中在该氮化物基接触区上形成欧姆接触包括在该氮化物基接触区上以及在这些孔中的该氮化物基半导体材料上形成欧姆接触。
44.如权利要求
25所述的方法,其中该接触开口包括第一接触开口,该氮化物基接触区包括第一氮化物基接触区以及该欧姆接触包括第一欧姆接触,该方法进一步包括图案化该掩蔽层和该阻挡层以提供暴露该氮化物基沟道层的一部分的第二接触开口;在被第二接触开口暴露的该氮化物基沟道层的该部分之上形成接触层;其中选择性地除去该掩蔽层包括选择性地除去该掩蔽层以及在该掩蔽层上的接触层的一部分以提供该第一氮化物基接触区和第二氮化物基接触区;在该第二氮化物基接触区上形成第二欧姆接触;以及其中形成栅接触包括形成在该第一和第二欧姆接触之间设置在该阻挡层上的栅接触。
45.如权利要求
25所述的方法,其中该接触凹进暴露该阻挡层的一部分并且其中形成接触层包括形成延伸到该阻挡层的该暴露部分之上的接触层。
46.一种高电子迁移率晶体管,包括在衬底上的氮化物基沟道层;在该氮化物基沟道层上的阻挡层;在该阻挡层中延伸到该沟道层中的至少一个接触凹进;在该接触凹进中该氮化物基沟道层上的接触区;设置在该阻挡层上的栅接触;以及其中该接触区和该氮化物基沟道层包括表面面积扩大结构。
47.如权利要求
46所述的晶体管,其中该表面面积扩大结构包括延伸到该沟道层中的该接触凹进的部分的图案化的侧壁。
48.如权利要求
46所述的晶体管,进一步包括在该接触区上的欧姆接触。
49.如权利要求
48所述的晶体管,其中在所述侧壁的区域中该欧姆接触没有延伸到该沟道层上。
50.如权利要求
48所述的晶体管,其中在所述侧壁的区域中该欧姆接触延伸到该沟道层上。
51.如权利要求
48所述的晶体管,其中该表面面积扩大结构包括延伸到该沟道层中、在其中具有n型半导体材料的孔,并且其中该欧姆接触与这些孔中的该n型氮化物基半导体材料接触。
52.如权利要求
46所述的晶体管,其中该接触区包括InGaN、InAlGaN、InAlN和/或InN层。
53.如权利要求
46所述的晶体管,其中该接触区包括AlGaN。
54.如权利要求
46所述的晶体管,其中该接触区包括GaN。
54.如权利要求
4 6所述的晶体管,其中该接触区包括利用Si、Ge和/或O掺杂的InGaN、InAlGaN、InAlN、AlGaN、GaN和/或InN。
55.如权利要求
46所述的晶体管,进一步包括在该阻挡层上的氮化硅层,并且其中该栅接触被设置在该氮化硅层中的凹进中。
56.如权利要求
48所述的晶体管,其中该欧姆接触包括第一欧姆接触,该晶体管进一步包括与该栅接触相邻并且与该第一欧姆接触相对的第二欧姆接触。
57.如权利要求
46所述的晶体管,其中该接触区包括除了GaN和AlGaN之外的n型简并半导体材料。
58.如权利要求
57所述的晶体管,其中该接触区包括非氮化物III-V族半导体材料、IV族半导体材料和/或II-VI族半导体材料。
59.如权利要求
46所述的晶体管,其中该接触区包括金属和/或金属合金并且提供欧姆接触。
60.如权利要求
46所述的晶体管,其中该接触区延伸到该阻挡层上。
61.如权利要求
46所述的晶体管,进一步包括在该阻挡层上的介电层,并且其中该栅接触在该介电层上。
62.一种高电子迁移率晶体管,包括在衬底上的氮化物基沟道层;在该氮化物基沟道层上的阻挡层;在该阻挡层中延伸到该沟道层中的接触凹进;在该接触凹进中该氮化物基沟道层上的接触区;设置在该阻挡层上的栅接触;以及用于与平面界面相比增加该接触区和该氮化物基沟道层的垂直部分之间的界面的表面面积的装置。
63.一种制作高电子迁移率晶体管的方法,包括在衬底上形成氮化物基沟道层;在该氮化物基沟道层上形成阻挡层;在该阻挡层中形成延伸到该沟道层中的至少一个接触凹进;在该接触凹进中该氮化物基沟道层上形成接触区;形成设置在该阻挡层上的栅接触;以及其中形成该接触区和形成该氮化物基沟道层包括形成该接触区和形成该氮化物基沟道层以包括表面面积扩大结构。
64.如权利要求
63所述的方法,其中形成该接触区和形成该氮化物基沟道层包括形成该接触区和形成该氮化物基沟道层以包括表面面积扩大结构包括图案化延伸到该沟道层中的该接触凹进的部分的侧壁。
65.如权利要求
64所述的方法,进一步包括在该氮化物基接触区上形成欧姆接触。
66.如权利要求
65所述的方法,其中形成欧姆接触包括形成在所述侧壁的区域中没有延伸到该沟道层上的欧姆接触。
67.如权利要求
65所述的方法,其中形成欧姆接触包括形成在所述侧壁的区域中延伸到该沟道层上的欧姆接触。
68.如权利要求
63所述的方法,其中形成该接触区和形成该氮化物基沟道层包括形成该接触区和形成该氮化物基沟道层以包括表面面积扩大结构包括形成延伸到该沟道层中的孔;在这些孔中放置n型半导体材料;以及形成与这些孔中的该n型半导体材料接触的欧姆接触。
69.如权利要求
63所述的方法,其中该接角区包括InGaN、InAlGaN、InalN和/或InN层。
70.如权利要求
63所述的方法,其中该接触区包括AlGaN。
71.如权利要求
63所述的方法,其中该接触区包括GaN。
72.如权利要求
6 3所述的方法,其中该接触区包括利用Si、Ge和/或0掺杂的InGaN、InAlGaN、InAlN、AlGaN、GaN和/或InN。
73.如权利要求
63所述的方法,进一步包括在该阻挡层上形成氮化硅层,并且其中该栅接触被设置在该氮化硅层中的凹进中。
74.如权利要求
63所述的方法,其中形成接触区包括通过金属有机化学汽相沉积(MOCVD)、分子束外延(MBE)、等离子体增强化学汽相沉积(PECVD)、溅射和/或氢化物汽相外延(HVPE)形成氮化物基半导体材料接触区。
75.如权利要求
74所述的方法,形成接触区包括利用低温沉积工艺形成n型半导体材料接触区。
76.如权利要求
63所述的方法,进一步包括在该接触区上形成第一欧姆接触;以及形成与该栅接触相邻并且与该第一欧姆接触相对的第二欧姆接触。
77.如权利要求
63所述的方法,其中该接触区包括除了GaN和AlGaN之外的n型简并半导体材料。
78.如权利要求
77所述的方法,其中该接触区包括非氮化物III-V族半导体材料、IV族半导体材料和/或II-VI族半导体材料。
79.如权利要求
63所述的方法,其中该接触区包括金属和/或金属合金以提供欧姆接触。
80.如权利要求
63所述的方法,其中该接触区延伸到该阻挡层上。
81.一种高电子迁移率晶体管,包括在衬底上的氮化物基沟道层;在该氮化物基沟道层上的阻挡层;在该阻挡层中延伸到该沟道层中的至少一个接触凹进;在该接触凹进中该氮化物基沟道层上用以提供欧姆接触的金属和/或金属合金的区域;以及设置在该阻挡层上的栅接触。
82.如权利要求
81所述的晶体管,其中该金属的区域延伸到该阻挡层上。
83.一种高电子迁移率晶体管,包括在衬底上的氮化物基沟道层;在该氮化物基沟道层上的阻挡层;在该阻挡层中延伸到该沟道层中的至少一个接触凹进;在该接触凹进中该氮化物基沟道层上的除了GaN或AlGaN之外的n型简并半导体材料的区域;在该n型简并半导体材料的区域上的欧姆接触;以及设置在该阻挡层上的栅接触。
84.如权利要求
83所述的晶体管,其中该n型简并半导体材料的区域延伸到该阻挡层上。
专利摘要
晶体管制作包括在衬底上形成氮化物基沟道层、在该氮化物基沟道层上形成阻挡层、在该阻挡层中形成接触凹进以暴露该氮化物基沟道层的接触区、例如利用低温沉积工艺在该氮化物基沟道层的该暴露的接触区上形成接触层、在该接触层上形成欧姆接触并且形成设置在阻挡层上与该欧姆接触相邻的栅接触。也提供了高电子迁移率晶体管(HEMT)和制作HEMT的方法。该HEMT包括在衬底上的氮化物基沟道层、在该氮化物基沟道层上的阻挡层、在该阻挡层中延伸到该沟道层中的接触凹进、在该接触凹进中该氮化物基沟道层上的n型氮化物基半导体材料接触区、在该氮化物基接触区上的欧姆接触和设置在阻挡层上与该欧姆接触相邻的栅接触。该n型氮化物基半导体材料接触区和该氮化物基沟道层包括表面面积扩大结构。
文档编号H01L21/335GK1998085SQ20058002450
公开日2007年7月11日 申请日期2005年2月9日
发明者A·W·萨克斯勒, R·P·史密斯 申请人:克里公司导出引文BiBTeX, EndNote, RefMan
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1