用于在1个画面显示多个映像的显示装置的制作方法

文档序号:2602853阅读:168来源:国知局
专利名称:用于在1个画面显示多个映像的显示装置的制作方法
技术领域
本发明涉及一种在1个画面上显示信号源不同的多个映像的显示装置。
背景技术
过去的显示装置一般分别配置1组信号线驱动电路和栅极线扫描电路。因此,不论在显示什么样的格式的映像信号(例如需要照片等的高精细图像信号和携带设备的等候画面那样的即使精细度低也没有问题的图像信号等)的场合,也由相同的电路动作,消耗电力基本上不改变。
近年来,鉴于上述问题,提出了一种显示装置及使用其的电子设备,该显示装置及使用其的电子设备在使用时和等候时可进行符合各要求的驱动,另外,不预先合成多个图像数据即可重叠地显示。
US2002/75249(JP-A-2002-32048)记载了具有形成为不同构成的数据信号线驱动电路和扫描信号线驱动电路的图像显示装置。各数据信号线驱动电路或扫描信号线驱动电路的可显示格式不同。通过相应于输入的映像的种类和使用环境切换动作的驱动电路,可进行最佳的显示格式下的显示,而且可降低消耗电力。另外,通过使用多个驱动电路形成时间差地将映像信号写入到信号线,从而可进行图像的重写,所以,不在外部处理映像信号即可重叠地显示。
US2002/75249(JP-A-2002-32048)中,难以在1水平线上任意地控制映像的重叠(重写)。另外,为了合成显示映像数据和图像数据那样帧速不同的2个信号,需要各映像的同步,为了进行该同步,需要对外部系统(输出映像信号和图像信号的系统)施加负担。

发明内容
本发明的目的在于提供一种可在水平方向合成多个显示信号并显示的显示装置。
另外,本发明的目的在于提供一种可非同步地显示周期不同的多个显示信号的显示装置。
本发明具有水平显示控制电路,该水平显示控制电路与信号线并列地配置多条水平显示控制线,将控制连接于栅极线的多个像素的显示信号的重写的重写选择信号施加到水平显示控制线,像素至少由2个开关元件sw、ctl和液晶盒构成,包含于像素的开关元件sw由栅极线控制,另一开关元件ctl由水平显示控制线控制,在栅极线施加选择电压,对于开关元件sw成为接通状态的多个像素中的不进行显示信号的重写的像素,包含于该像素的开关元件ctl成为断开状态,不在该液晶盒施加显示信号,对于进行显示信号的重写的像素,由水平显示控制电路施加重写选择信号,使包含于该像素中的开关元件ctl为接通状态,通过将与信号电路输出的该像素对应的显示信号施加到该液晶盒从而进行显示信号的重写。
另外,本发明具有水平显示控制电路和公用驱动电路;该水平显示控制电路与对在栅极线施加了选择电压的多个像素中的重写显示信号的像素对应的信号线,输出信号电路生成的与该像素对应的显示信号,对与未重写显示信号的像素对应的信号线输出电位,该输出的电位至少高于(或低于)相对选择电压至少低(或高)与该TFT元件的阈值电压相应量的电位;该公用驱动电路对与在栅极线施加了选择电压的多个像素中的重写显示信号的像素对应的公用线,输出成为信号电路输出的显示信号的基准电位的公用电极电压,对与不重写显示信号的像素对应的公用线,以使该像素的像素电极电位至少高于(或低于)至少比选择电压低(或高)与该TFT元件的阈值电压相应量的电位的方式将电压施加到该公用线,对在该栅极线施加了选择电压的多个像素中的重写显示信号的像素,TFT元件成为接通状态,施加与该像素的液晶盒和补偿电容对应的显示信号而重写,对于在该栅极线施加了选择电压的多个像素中的不重写显示信号的像素,TFT元件成为断开状态,该像素进行保持动作。
按照本发明,可在水平方向合成多个显示信号并显示。
按照本发明,可非同步地显示周期不同的多个显示信号。


图1为示出实施例1的显示装置的构成的示意图。
图2为实施例1的像素的构成图。
图3为实施例1的映像信号与显示控制信号的时序图。
图4为实施例1的根据映像信号与显示控制信号获得的显示装置的显示画面。
图5为实施例1的DA变换电路与信号合成电路的时序图。
图6为实施例1的双重扫描电路的时序图。
图7为实施例1的双重扫描电路的时序图。
图8为实施例1的在各显示区域的像素的驱动的时序图。
图9为实施例1的在各显示区域的像素驱动的时序图。
图10为实施例1的在各显示区域的像素驱动的时序图。
图11为示出实施例2的显示装置的构成的示意图。
图12为示出实施例3的显示装置的构成的示意图。
图13为实施例3的在各显示区域的像素驱动的时序图。
图14为实施例3的在各显示区域的像素驱动的时序图。
图15为实施例3的在各显示区域的像素驱动的时序图。
具体实施例方式
在下面的实施例的说明中,示出在像素部分使用液晶材料的液晶显示装置的例子,但其基本的构造和驱动方法也可适用于在像素部分使用电致发光材料和发光二极管元件的显示装置。
首先,参照图1~图10说明本发明的显示装置和驱动方法的实施例1。
图1为示出本发明显示装置的构成的示意图。以下说明显示装置的构成。在图1中,第1信号源101将作为第1映像信号的数字显示信号DATA1和控制信号SYNC1输出到显示装置103。第2信号源102将作为第2映像信号的数字显示信号DATA2和控制信号SYNC2输出到显示装置103。显示装置103具有第1DA变换电路104、第2DA变换电路105、显示控制电路106、信号合成电路107、双重扫描电路108、水平显示控制电路109、像素阵列110。信号源的数量也可为3或其以上。
在这里,像素阵列110具有水平方向n个(n为自然数)、垂直方向m个(m为自然数)排列成矩阵状的像素114,用于将显示信号供给到像素列而配置了n根的信号线D1、D2、…Dn,为了控制水平方向的显示区域而配置了n根的水平显示控制线CTL1、CLT2、…CTLn,为了选择配置成矩阵状的像素中的水平方向的n个像素(以下称1水平线)而配置了m根的栅极线G1、G2、…、Gm。
在这里,说明像素114。像素114具有2个开关元件sw、cnt、液晶电容Clc、施加公用电极电压Vcom的公用电极。在这里,作为开关元件,举例说明了n型薄膜晶体管(TFT),但开关元件不限于此。另外,虽然图中未示出,但实际上设置了用于保持液晶电容Clc的有效电压的保持电容(或补偿电容)。在图1中,开关元件sw的栅极端子连接到栅极线G,漏极端子(或源极端子)连接到信号线D,源极端子(或漏极端子)连接到开关元件cnt。另一方面,开关元件cnt的的栅极端子连接到水平显示控制线CTL,漏极端子(或源极端子)连接到开关元件sw,源极端子(或漏极端子)连接到将显示信号施加到液晶电容Clc的像素电极。液晶电容Clc的另一方的电极为公用电极。在这里,液晶电容Clc施加像素电极与公用电极的电位差。在这里,像素114在栅极线G和水平显示控制线CTL处于选择状态的场合,将从信号线D传送的模拟显示信号施加到像素电极。在这里,图2为实施例1的像素114的另一构成图。在图2中,开关元件cnt的栅极端子连接到水平显示控制线CTLx,漏极端子(或源极端子)连接到信号线Dx,源极端子(或漏极端子)连接到开关元件sw。开关元件sw的栅极端子连接到栅极线Gy,漏极端子(或源极端子)连接到开关元件cnt,源极端子(或漏极端子)连接到将模拟显示信号施加到液晶电容Clc的像素电极。即使在图2所示像素114中,在栅极线Gy和水平显示控制线CTLx处于选择状态的场合,将从信号线Dx传送的模拟显示信号施加到像素电极。包含于本实施例的的像素阵列110的像素114成为图1或图2任一个的构造。模拟显示信号最好为对各灰度确定的电压(灰度电压)。
另外,在图1所示显示装置的示意图中,显示控制电路106接受第1信号源101输出的控制信号SYNC1、第2信号源102输出的控制信号SYNC2、控制显示装置103的第1和第2映像信号的显示状态的显示控制信号DCNT,输出控制第1映像信号的显示定时的定时信号111、控制第2映像信号的显示定时的定时信号112、控制显示区域的显示区域控制信号113。另外,第1DA变换电路104接受作为第1映像信号的数字显示信号DATA1,变换成模拟显示信号ANA1后输出到信号合成电路107。第2DA变换电路105接受作为第2映像信号的数字显示信号DATA2,变换成模拟显示信号ANA2后输出到信号合成电路107。信号合成电路107接受作为第1映像信号的ANA1和作为第2映像信号的ANA2,根据显示控制电路106输出的定时信号111、112合成信号,输出到信号线D1、D2、…、Dn。另外,双重扫描电路108接受显示控制电路106输出的定时信号111、112和显示区域控制信号113,根据这些信号选择栅极线G1、G2、…、Gm。另外,水平显示控制电路109接受显示控制电路106输出的显示区域控制信号113,驱动水平显示控制线CTL1、CTL2、…CTLn。
因此,在图1所示显示装置中,将信号合成电路107输出的显示信号施加到连接于由双重扫描电路108施加选择电压的栅极线G的像素中的、由水平显示控制电路109将选择信号施加到水平显示控制线CTL的像素。
在这里,图1所示显示装置可由非晶硅将像素阵列110形成到玻璃基板上,将余下的电路设置到玻璃周边,也可通过使用多晶硅将像素阵列110、双重扫描电路108、水平显示控制电路109形成于玻璃基板,将余下的电路设置到玻璃周边,或通过使用多晶硅将包含于显示装置103的电路和像素阵列110形成于玻璃基板上,形成于与像素阵列110相同的基板上的显示装置的电路不受限定。
下面,根据图3和图4说明图1所示显示装置103。
图3为示出第1信号源101输出的与第1映像相关的信号、第2信号源102输出的与第2映像相关的信号、及显示控制信号DCNT中的垂直方向的显示控制信号VDCNT的时序图。图4简易地示出根据与第1映像相关的信号、与第2映像相关的信号、显示控制信号DCNT由本发明实施例1的显示装置103显示的画面。
在图3中,第1映像信号如上述那样包括数字显示信号DATA1和控制信号SYNC1,包含于SYNC1的信号具有垂直同步信号VCLK1和水平同步信号HCLK1。虽然在图3中未示出,但实际上SYNC1包含用于传送数字显示信号的点时钟和用于判定数字显示信号的有效范围的显示(ディスプ)信号等。在这里,第1映像信号为以作为垂直同步信号VCLK1的周期的帧周期Tf1、作为水平同步信号HCLK1的周期的水平周期Th1的速度输出的信号。在这里,水平周期Th1包含与n个像素对应的数字显示信号,另外,帧周期Tf1包含m线量的数字显示信号。另一方面,第2映像信号的信号构成(种类)如图3所示那样与第1映像信号相同。第2映像信号为作为垂直同步信号VCLK2的周期的帧周期Tf2、作为水平同步信号HCLK2的周期的水平周期Th2的速度输出的信号。在这里,水平周期Th2包含与n个像素对应的数字显示信号,帧周期Tf2包含m线量的数字显示信号。在这里,m、n为自然数。另外,在本发明的实施例的说明中,说明了第1映像信号和第2映像信号的像素数与水平线数相同的场合,但也可为不同的场合。
在这里,第1映像信号的帧周期Tf1(或水平周期Th1)在第2映像信号的帧周期Tf2(或水平周期Th2)或其以上。为了使得说明容易,设水平行数m为10、第2映像信号的帧周期Tf2(水平周期Th2)为第1映像信号的帧周期Tf1(水平周期Th1)的2倍进行了说明,但不限于此。另外,第1映像信号的相位与第2映像信号的相位不限于图3所示关系。
另外,VDCNT1、VDCNT2为包含于显示控制信号DCNT的垂直方向的显示控制信号,前者在第1映像信号中仅将显示于显示装置103的水平期间作为显示电平,其它为非显示电平,后者在第2映像信号中仅将显示于显示装置103的水平期间作为显示电平,其它为非显示电平。图3例如将VDCNT信号的高电平作为显示电平,将低电平作为非显示电平示出,VDCNT1为显示电平(高电平),VDCNT2将与从第4水平线到第7水平线相当的水平期间作为显示电平(高电平),将此外的期间作为非显示电平(低电平)。
图4简易地示出显示装置103显示的画面。图4所示画面的垂直方向(扫描方向)的控制由图3所示垂直方向的显示控制信号VDCNT1、VDCNT2控制,第1~3水平线和第8~10水平线成为仅显示第1映像信号的显示区域(单一显示区域),第4~7水平线的VDCNT1和VDCNT2都为显示电平,所以,成为显示第1映像信号和第2映像信号的合成显示区域。另一方面,画面的水平方向(沿水平线的方向)的控制由包含于显示控制信号DCNT的水平方向的显示控制信号HDCNT进行。控制信号HDCNT为用于区别存在于1水平线上的像素中的显示第1映像信号的像素和显示第2映像信号的像素的信号。在图3中未示出控制信号HDCNT,但在第1~3、8~10水平线的单一显示区域中,进行在所有像素显示第1映像信号的控制,在第4~7水平线的合成显示区域中,进行区别显示第1映像信号的区域A和显示第2映像信号的区域B的控制。如以上那样,本发明的显示装置103在由显示控制信号DCNT指定的区域显示第2映像信号,在此外的区域显示第1映像信号。
下面根据图5~图10说明显示上述图4那样的画面的场合的显示装置103的动作。
首先,图5为示出第1DA变换电路104、第2DA变换电路105、信号合成电路107的动作的时序图。第1DA变换电路104一时存储第1信号源输出的1水平线量的数字显示信号DATA1,此后,输出1水平线量的模拟显示信号ANA1。在图5中,第1DA变换电路104例如存储在1水平周期Th1内传送的1水平线量的数字显示信号,在下一水平周期,输出与该存储的数字显示信号对应的模拟显示信号。与此同样,第2DA变换电路105一时存储第2信号源输出的1水平线量的数字显示信号DATA2,此后输出1水平线量的模拟显示信号ANA2。在图5中,第2DA变换电路105例如存储在1水平周期Th2内传送的1水平线量的数字显示信号,在下一水平周期中,输出与该存储的数字显示信号对应的模拟显示信号。图5所示DATA1、DATA2、ANA1、及ANA2的数字表示对应的水平线的编号。
信号合成电路107根据包含于显示控制电路106输出的定时信号111的第1映像信号的显示定时信号DTM1和包含于定时信号112的第2映像信号的显示定时信号DTM2,合成第1DA变换电路104和第2DA变换电路105输出的模拟显示信号ANA1和ANA2,输出施加到信号线D的模拟显示信号ANA。
在这里,说明显示控制电路106输出的显示定时信号DTM1和DTM2。显示控制电路106将第1映像信号和第2映像信号中的水平周期短的水平周期按时间分割成多个期间。在这里,当第1映像信号和第2映像信号的水平周期相同时,对任一方的映像信号的水平周期按时间进行分割。因此,在本实施例的说明中,例如由于Th1比Th2短,所以,将第1映像信号的水平周期Th1分割成多个期间(ThA、ThB)。显示控制电路106将在各水平周期Th1中按时间分割的期间的任一方的期间ThA(或ThB)分配给分割了水平周期的映像信号(在本实施例的说明的场合为第1映像信号)的显示,在此期间,将显示定时信号DTM1的信号电平作为显示电平输出。在图5示出的场合,例如将DTM1的显示电平设为高电平,将进行了时间分割的水平周期Th1的前半期间分配给第1映像信号的显示。另一方面,显示控制电路106从前面对Th1进行时间分割获得的多个期间中的、除去分配给第1映像信号(对水平周期进行了时间分割的映像信号)的显示的期间外的期间中,在第2映像信号的Th2内选择1个期间,分配为第2映像信号(未进行水平周期的时间分割的映像信号)的显示期间,将该相应的期间作为显示电平输出第2映像信号的显示定时信号DTM2。在图5所示场合,例如将DTM2的显示电平设为高电平,从未成为第1映像信号的显示期间的进行了时间分割的期间的后半期间中,在第2水平周期Th2内选择1个第2映像信号的显示期间进行分配。
因此,信号合成电路107根据显示控制电路106输出的定时信号,在第1映像信号的显示定时信号DTM1为显示电平的期间,选择第1映像信号的模拟显示信号ANA1,作为施加到信号线D的模拟显示信号ANA输出,在第2映像信号的显示定时信号DTM2为显示电平的期间,选择第2映像信号的模拟显示信号ANA2,作为施加于信号线D的模拟显示信号ANA输出。
图6为说明第2映像信号的帧周期Tf2为第1映像信号的帧周期Tf2的2倍的场合的双重扫描电路108的动作的时序图。下面使用图6说明双重扫描电路的动作。符号VDSP1和VDSP2为显示控制电路106参照垂直方向的显示控制信号VDCNT1和VDCNT2的定时生成的垂直显示期间信号。VG1、VG2、…、VG10分别示出双重扫描电路108在各对应的水平线(第1水平线、第2水平线、…、第10水平线)的栅极线(G1、G2、…、G10)施加的栅极线扫描电压。在本实施例的说明中,示出例如作为开关元件sw使用n型的MOS晶体管的场合,但不限于此。在这里,当栅极线扫描电压VG为高电平时开关元件sw接通,当为低电平时开关元件sw断开。
双重扫描电路108按第1映像信号的显示定时信号DTM1和第2映像信号的显示定时信号DTM2这样2个定时水平扫描。首先,基于第1映像信号的DTM1的双重扫描电路108的动作以DTM1为时钟,依次选择水平线。此时,仅在垂直显示期间信号VDSP1为显示电平的场合,将选择电平的栅极线扫描电压施加到已选择水平线的栅极线。在这里,双重扫描电路由基于DTM1的动作将选择电平的栅极线扫描电压施加到栅极线期间与DTM1的显示电平的期间对应。另外,如上述那样,在DTM1为显示电平的期间,信号合成电路107将与第1映像信号对应的模拟显示信号ANA1施加到信号线D。因此,在双重扫描电路108根据DTM1将选择电平的门扫描电压施加于某一水平线的栅极线的期间,从信号合成电路107将与该水平线对应的第1映像信号的模拟显示信号ANA1施加到信号线D。在图6中,例如将VDSP1的显示电平作为高电平,VDSP1在帧期间Th1为显示电平,所以,在所有水平线(在这里为第1~第10水平线)施加选择电平的门扫描电压。然后,基于第2映像信号的DTM2的双重扫描电路108的动作将DTM2作为时钟,依次选择水平线。此时,仅在垂直显示期间信号VDSP2为显示电平的场合,将选择电平的栅极线扫描电压施加到已选择的水平线的栅极线。在这里,双重扫描电路用基于DTM2的动作在栅极线施加选择电平的栅极线扫描电压期间与DTM2的显示电平的期间对应。另外,如上述那样,信号合成电路107在DTM2为显示电平的期间将与第2映像信号对应的模拟显示信号ANA2施加于信号线D。因此,在双重扫描电路108根据DTM2将选择电平的门扫描电压施加于某一水平线的栅极线的期间,从信号合成电路107将与该水平线对应的第2映像信号的模拟显示信号ANA2施加于信号线D。在图6中,例如设VDSP2的显示电平为高电平,在第4~第7水平线的期间,VDSP2为显示电平,所以,在第4~第7水平线施加选择电平的栅极线扫描电压。另外,作为参考,在图7中示出第1映像信号的帧周期Tf1和第2映像信号的帧周期Tf2相同的场合的驱动的时序图。
在这里,双重扫描电路108可为主要具有移位寄存器的电路,也可为主要具有解码器的电路。在移位寄存器为主体的电路的场合,定时信号111、112至少包含在第1和第2映像信号中规定各帧的起始的起始脉冲。另外,在主要具有解码器的电路的场合,定时信号111、112至少包含在第1和第2映像信号中限定各帧的起始的起始脉冲或指定水平线的位置的地址信息。双重扫描电路108在主要具有解码器的电路中,也可在包含于定时信号111、112的信号包含指定水平线的位置的地址信息时任意地选择水平线进行显示。
下面,根据图8~图10说明水平显示控制电路109的动作和显示装置103的水平方向的显示动作。
显示装置103的水平方向的显示动作由水平显示控制电路109控制。显示控制电路106根据显示控制信号DCNT生成的显示区域控制信号113包含由双重扫描电路108控制属于已成为选择状态的水平线的像素的动作状态(信号写入或信号非写入)的水平方向的显示区域控制信号。水平显示控制电路109接收该水平方向的显示区域控制信号,双重扫描电路108将可写入电平的信号施加到连接成为选择状态的水平线的像素中的进行信号写入动作的像素的水平显示控制线CTL,将不可写入电平的信号施加到连接进行信号非写入动作的像素的显示控制线CTL(以下例如设水平显示控制线CTL的可写入电平为高电平,不可写入电平为低电平,包含于像素114的开关元件cnt为n型TFT)。
在这里,根据图8说明在显示装置103中如图4所示那样仅显示第1映像信号(仅一种映像信号)的单一显示区域(例如本实施例的说明中的第1~第3、第8~第10水平线)的像素(例如第i水平线、第j列的像素PIXij)的动作。在图8中,在由栅极线扫描信号VGi施加选择电平的期间ThA,信号合成电路107将像素PIXij的与第1映像信号对应的模拟显示信号ANA1ij施加到第j列的信号线Dj。在该期间,水平显示控制电路109将高电平施加到连接像素PIXij的水平显示控制线CTLj。这样,与第1映像信号对应的ANA1ij施加到像素PIXij的液晶Clc,保持与显示信号对应的有效电压。
下面,根据图9说明在显示装置103中如图4所示那样在包含显示第1映像信号的像素与显示第2映像信号的像素的水平线的区域(合成显示区域例如本实施例的说明的第4~第7水平线)的显示第1映像信号的区域(图中区域A)的像素(例如第s水平线、第t列的像素PIXst)的动作。在图9中,在从信号合成电路107输出第1映像信号的模拟显示信号ANA1st施加到第t列的信号线Dt的期间ThA1,双重扫描电路108将高电平输出到第s水平线的栅极线扫描信号VGs。在该期间,像素PIXst为了显示第1映像信号,由水平显示控制电路109将高电平施加到连接像素PIXst的第t列的水平显示控制线CTLt。这样,将与第1映像信号对应的ANA1st施加到像素PIXst的液晶Clc,保持与显示信号对应的有效电压。另一方面,在从信号合成电路107输出第2映像信号的模拟显示信号ANA2st、施加到第t列的信号线Dt的期间ThB2,双重扫描电路108将高电平输出到水平线的栅极线扫描信号VGs。在该期间,像素PIXst不显示第2映像信号,所以,水平显示控制电路109将低电平施加到第t列的水平显示控制线CTLt。这样,即使在期间ThB2第t水平线成为选择状态,也不将第2映像信号的模拟显示信号ANA2st施加到像素PIXst,在液晶Clc保持与第1映像信号的ANA1st对应的有效电压。
下面,根据图10说明在显示装置103中在图4所示合成显示区域显示第2映像信号的区域(图中区域B)的像素(例如第p水平线、第q列的像素PIXpq)的动作。在图10中,在从信号合成电路107输出第2映像信号的模拟显示信号ANA2pq施加到第q列的信号线Dq的期间ThB1,双重扫描电路108将高电平输出到第p水平线的栅极线扫描信号VGp。在此期间,像素PIXpq为了显示第2映像信号,水平显示控制电路109将高电平施加到像素PIXpq连接的第q列的水平显示控制线CTLq。这样,将与第2映像信号对应的ANA2pq施加到像素PIXpq的液晶Clc,保持与显示信号对应的有效电压。另一方面,在第1映像信号的模拟显示信号ANA1pq从信号合成电路107输出施加到第q列的信号线Dq的期间ThA2,双重扫描电路108将高电平输出到第p水平线的栅极线扫描信号VGp。在该期间,为了像素PIXpq不显示第1映像信号,水平显示控制电路109将低电平施加到第q列的水平显示控制线CTLq。这样,即使在期间ThA2第q水平线成为选择状态,也不将第1映像信号的模拟显示信号ANA1pq施加到像素PIXpq,在液晶Clc保持与第2映像信号的ANA2pq对应的有效电压。
另外,在上述例子中,在合成显示区域中的某一显示信号的显示区域进行该映像信号的写入动作后,水平显示控制电路109动作,使得停止另一方的映像信号的写入动作。然而,在输入的2个映像信号的帧频不同的场合,也可在合成显示区域中的显示帧频高的映像信号的显示区域不进行帧频低的映像信号的非写入动作,而是进行使另一方的帧频高的映像信号重写的处理。
如上述那样,将从2个信号源供给的2个映像信号和控制该2个映像信号的显示区域的信号作为输入,使用本发明实施例1的显示装置103,从而可将相应的映像显示到由控制显示区域的信号任意指定的各区域。
另外,在由1个信号源显示的映像信号中,作为帧频低的背景映像信号输出背景等静画区域,将其它的字符和文字等的动画区域的映像作为帧频高的动画映像信号,与指定该动画区域的控制信号一起输出,从而可在本发明第1实施形式的显示装置103降低驱动频率,实现低电力化。
另外,即使在将帧频不同的2个映像信号作为输入信号源的场合,也可不使2个映像信号的帧同步化,而是对由控制显示区域的信号指定的各显示区域非同步地显示分别对应的映像信号。由此使得不需要同步化(图像合成)所需要的帧存储器(可存储1画面量的显示数据的容量的存储器),可实现低成本化、由周边电路面积的缩小获得的窄画框化等。
下面,根据图11说明本发明的显示装置和驱动方法的实施例2。图11为示出作为本发明实施例2的显示装置的构成的示意图。下面使用图11说明显示装置的构成,与实施例1的显示装置相同的部分采用相同编号和记号,省略说明。
第1DA变换电路104和第2DA变换电路105可如图1所示那样相对像素阵列110仅位于单侧(仅上侧),也可相对像素阵列110分别位于两侧(上侧和下侧)(图中未示出)。另外,第1DA变换电路104、第2DA变换电路105、信号合成电路107、双重扫描电路108、水平显示控制电路109的一部分或全部也可位于像素阵列110中,即构成像素阵列110的玻璃基板上。另外,第1DA变换电路104、第2DA变换电路105、信号合成电路107及水平显示控制电路109的一部分或全部可由1个LSI(信号电路)构成,第2DA变换电路105、信号合成电路107、及水平显示控制电路109也可由分别的LSI构成。在第1DA变换电路104和第2DA变换电路105具有接口电路的场合,如图1所示那样,第1DA变换电路104和第2DA变换电路105从第1信号源101和第2信号源102直接接收DATA1、SYNC1、DATA2、SYNC2,在第1DA变换电路104和第2DA变换电路105没有接口电路的场合,最好第1DA变换电路104和第2DA变换电路105从第1信号源101和第2信号源102通过显示控制电路106间接地接收DATA1、SYNC1、DATA2、SYNC2。
信号合成电路107可如图1所示那样位于第1DA变换电路104和第2DA变换电路105的后段侧(像素阵列110侧),合成模拟显示信号ANA1和ANA2,也可位于第1DA变换电路104和第2DA变换电路105的前段侧(第1信号源101和第2信号源102侧),合成数字显示信号DATA1和数字显示信号DATA2(图中未示出)。
本发明实施例2的显示装置1103与实施例1的显示装置103相比,显示信号的处理路径不同。在显示装置1103中,第1数据锁存电路1104一时存储从第1信号源101传送的作为第1映像信号的数字显示信号DATA1,将数字显示信号LDATA1输出到信号合成电路1107。另外,第2数据锁存电路1105一时存储从第2信号源102传送的作为第2映像信号的数字显示信号DATA2,将数字显示信号LDATA2输出到信号合成电路1107。信号合成电路1107根据在本发明实施例1说明的显示定时信号DTM1和DTM2,选择从第1数据锁存电路1104输入的数字显示信号LDATA1和从第2数据锁存电路1105输入的数字显示信号LDATA2这2个数字显示信号中的的任一方输出到DA变换电路1115。DA变换电路1115将信号合成电路1107输出的数字显示信号变换成模拟显示信号ANA,输出到信号线Dx。
下面,说明显示装置1103的电路的动作。第1数据锁存电路1104至少具有2个存储单元。一方的存储单元起到依次存储从第1信号源传送的数字显示信号DATA1的作用,另一方的存储单元起到在任意的时刻存储前者的存储单元依次存储的显示信号、将数字显示信号LDATA1输出到外部装置的作用。因此,例如前者的存储单元依次存储与1水平线相当的数字显示信号DATA1,此后,在传送接下来的1水平线的显示信号之前的任意的时刻,后者的存储单元存储在前者中存储的1水平线量的显示信号,作为数字显示信号LDATA1输出。在后者的存储单元输出LDATA1的过程中,前者的存储单元依次存储接下来的1水平线的数字显示信号DATA1。第1数据锁存电路1104反复进行该动作。另外,第2数据锁存电路1105也至少具有2个存储单元。一方的存储单元起到依次存储从第2信号源传送的数字显示信号DATA2的作用,另一方的存储单元起到在任意的时刻存储前者的存储单元依次存储的显示信号、将数字显示信号LDATA2输出到外部装置的作用。因此,例如前者的存储单元依次存储与1水平线相当的数字显示信号DATA2,此后,在传送接下来的1水平线的显示信号之前的任意的时刻,后者的存储单元存储在前者中存储的1水平线量的显示信号,作为数字显示信号LDATA2输出。在后者的存储单元输出LDATA2的过程中,前者的存储单元又依次存储接下来的1水平线的数字显示信号DATA2。第2数据锁存电路1105也反复进行该动作。信号合成电路1107在显示控制电路106输出的第1映像信号的显示定时信号DTM1为显示电平的期间内选择第1数字显示信号DATA1,输出到DA变换电路1115,在显示控制电路106输出的第2映像信号的显示定时信号DTM2为显示电平期间内,选择数字显示信号LDATA2输出到DA变换电路1115。DA变换电路1115变换成与信号合成电路1107输出的数字显示信号对应的模拟显示信号ANA,施加到信号线Dx。
如上述那样,与包含于本发明实施例1的显示装置103的第1DA变换电路104、第2DA变换电路、信号合成电路107生成模拟显示信号ANA相同的作用可由包含于本发明实施例2的显示装置1103的第1数据锁存电路1104、第2数据锁存电路1105、信号合成电路1107、DA变换电路1115进行。
因此,通过将从2个信号源供给的2个映像信号和控制该2个映像信号的显示区域的信号作为输入,使用本发明实施例2的显示装置1103,从而可将相应的映像显示到由控制显示区域的信号任意指定的各区域。
另外,在由1个信号源显示的映像信号中,将背景等静画区域作为帧频低的背景映像信号输出,将其它的字符和文字等的动画区域的映像作为帧频高的动画映像信号,与指定该动画区域的控制信号一起输出,从而可在本发明第2实施形式的显示装置1103降低驱动频率,实现低电力化。
另外,即使在将帧频不同的2个映像信号作为输入信号源的场合,也可不使2个映像信号的帧同步化,而是在由控制显示区域的信号指定的各显示区域非同步地显示各对应的映像信号。这样,不需要同步化(图像合成)所需要的帧存储器,可实现低成本化、由周边电路面积的缩小获得的窄画框化等。
下面,根据图12~图15说明本发明的显示装置和驱动方法的实施例3。
图12为示出作为本发明实施例3的显示装置的构成的示意图。下面使用图12说明显示装置的构成,与实施例1的显示装置相同的部分采用相同编号和记号,省略说明。
本发明的实施例3的显示装置1203的区别根据各信号源到生成模拟显示信号ANA的方法和利用双重扫描电路108进行的垂直方向的显示区域的控制方法与实施例1的显示装置103相同,但水平方向的显示区域的控制方法不同。另外,水平方向的显示区域的控制方法不同使像素阵列1210的构成和像素1214也不同。
首先,像素阵列1210具有水平方向n个(n为自然数)、垂直方向m个(m为自然数)排列成矩阵状的像素1214,为了将显示信号供给到像素列而配置了n根的信号线D1、D2、…Dn,为了将公用电极电压供给到像素列而配置了n根的公用线COM1、COM2、…、COMn,为了选择配置成矩阵状的像素中的水平方向的n个像素(以下称1水平线)而配置成m根的栅极线G1、G2、…、Gm。
下面说明包含于该像素阵列1210的像素1214的构成。像素1214具有1个开关元件sw、液晶电容Clc、保持电容Cst。在这里,作为开关元件sw举例说明了n型薄膜晶体管(TFT),但开关元件不限于此。在图中,开关元件sw连接到栅极线Gy,漏极端子(或源极端子)连接到信号线Dx,源极端子(或漏极端子)连接到将信号电压施加到液晶电容Clc、保持电容Cst的像素电极。作为液晶电容Clc和保持电容Cst的另一方的电极的公用线COM连接到公用线COMx,施加公用电极电压Vcom。在像素1214中,当开关元件sw为接通状态时,将施加到信号线Dx的模拟显示信号施加到像素电极。另外,在开关元件sw为断开状态的场合,将像素电极与公用线COM的电位差保持在液晶电容Clc和保持电容Cst。
另一方面,在图12所示本发明第3实施形式的显示装置1203的构成中,控制水平方向的显示区域的电路为水平显示控制电路1215和公用驱动电路1209。水平显示控制电路1215根据包含于显示控制电路106输出的显示区域控制信号113的水平方向的显示区域控制信号,选择信号合成电路107输出的模拟显示信号ANA或不可写入电平任一方施加到信号线Dx。另外,公用驱动电路1209也根据包含于显示控制电路106输出的显示区域控制信号113中的水平方向的显示区域控制信号选择可写入电平的公用电极电压Vcom和不可写入电平的公用电极电压Vcom_n中的任一方的电压,施加到公用线COMx。
下面根据图4所示显示装置1203的显示画面的简易图和图13~图15所示各区域的像素1214的驱动电压的时序图说明水平方向的显示区域控制的方法。
在显示装置1203中,根据图13说明如图4所示那样仅显示第1映像信号(仅一种映像信号)的单一显示区域(例如本实施例的说明中的第1~第3、第8~第10水平线)的像素(例如第i水平线、第j列的像素PIXij)的动作。由于第i水平线为仅显示第1映像信号的单一显示区域,所以,显示控制电路106生成和输出包含于显示区域控制信号113的水平方向的显示区域控制信号,使得在显示第1映像信号期间ThA由公用驱动电路1209选择可写入电平的公用电极电压Vcom施加到公用线COM,由水平显示控制电路1215选择信号合成电路107输出的模拟显示信号ANA输出到信号线D。为此,在图13中,在期间ThA,由栅极线扫描信号VGi将选择电平施加到第i水平线的栅极线,由水平显示控制电路1215选择在相同期间内信号合成电路107输出的像素PIXij的与第1映像信号对应的模拟显示信号ANA1ij输出到第j列的信号线Dj,公用驱动电路1209选择可写入电平的公用电极电压Vcom输出到第j列的公用线COMj。在这里,当像素1214的开关元件为n型的TFT时,例如栅极线扫描信号VG的选择电平为比DA变换电路输出的模拟显示信号中最高电位的电压电平还高开关元件sw的阈值电压Vth或其以上的电位电平。这是因为,在施加选择电平时,包含于像素的开关元件sw成为接通状态,将从信号线D传送的模拟显示信号ANA施加到液晶电容Clc的像素电极。这样,将模拟显示信号ANA1ij施加到像素PIXij的像素电极VSij,将公用电极电压Vcom施加到公用电极COMij,将与显示信号对应的有效电压VLCDij保持于液晶电容Clc和保持电容Cst。
下面,根据图14说明在显示装置1203中如图4所示那样在包含显示第1映像信号的像素与显示第2映像信号的像素的水平线的区域(合成显示区域例如本实施例的说明的第4~第7水平线)显示第1映像信号的区域(图中区域A)的像素(例如第s水平线、第t列的像素PIXst)的动作。由于像素PIXst为显示第1映像信号的像素,所以,显示控制电路106生成和输出包含于显示区域控制信号113的水平方向的显示区域控制信号,使得在显示第1映像信号的期间ThA1由公用驱动电路1209选择可写入电平的公用电极电压Vcom施加到公用线COMt,另外,由水平显示控制电路1215选择信号合成电路107输出的与第1映像信号对应的模拟显示信号ANA1st输出到第t列的信号线Dt,另一方面,在显示第2映像信号的期间ThB2,公用驱动电路1209选择不可写入电平的公用电极电压Vcom_n,施加到第t列的公用线COMt,另外,水平显示控制电路1215选择不可写入电平,输出到第t列的信号线Dt。为此,在图14中,在期间ThA1,由栅极线扫描信号VGs将选择电平施加到第s水平线的栅极线,由水平显示控制电路1215选择在相同期间内信号合成电路107输出的像素PIXst的与第1映像信号对应的模拟显示信号ANA1st输出到第t列的信号线Dt,公用驱动电路1209选择可写入电平的公用电极电压Vcom输出到第t列的公用线COMt。这样,将模拟显示信号ANA1st施加到像素PIXst的像素电极VSst,在公用电极COMst施加可写入电平的公用电极电压Vcomt,与显示信号对应的有效电压VLCD1st保持于液晶电容Clc和保持电容Cst。另一方面,在显示第2映像信号的期间ThB2,由栅极线扫描信号VGs将选择电平施加到第s水平线的栅极线,在相同期间内,水平显示控制电路1215选择不可写入电平VD_n,输出到第t列的信号线Dt,公用驱动电路1209也将不可写入电平的公用电极电压Vcom_n输出到第t列的公用线COMt。在这里,例如水平显示控制电路1215选择的不可写入电平VD_n的电压电平在栅极线扫描信号VG的选择电平或其以上。另外,例如设定水平显示控制电路1215选择的不可写入电平Vcom_n的电压电平,使得公用电极电压变动后的像素电极VSst′成为门扫描信号VG的选择电平或其以上。这样,即使在期间ThB2,像素PIXst的开关元件sw也成为断开状态,在像素PIXst保持在期间ThA1写入的有效电压VLCD1st。
下面,根据图15说明在显示装置1203中如图4所示那样在包含显示第1映像信号的像素与显示第2映像信号的像素的水平线的区域(合成显示区域例如本实施例的说明的第4~第7水平线)显示第2映像信号的区域(图中区域B)的像素(例如第p水平线、第q列的像素PIXpq)的动作。由于像素PIXpq为显示第2映像信号的像素,所以,显示控制电路106生成和输出包含于显示区域控制信号113的水平方向的显示区域控制信号,使得在显示第2映像信号的期间ThB1由公用驱动电路1209选择可写入电平的公用电极电压Vcom施加到第q列的公用线COMq,由水平显示控制电路1215选择信号合成电路107输出的与第2映像信号对应的模拟显示信号ANA2pq输出到第q列的信号线Dq,另一方面,在显示第1映像信号的期间ThA2,公用驱动电路1209选择不可写入电平的公用电极电压Vcom_n,施加到第q列的公用线COMq,水平显示控制电路1215选择不可写入电平,输出到第q列的信号线Dt。为此,在图15中,在期间ThB1,由栅极线扫描信号VGp将选择电平施加到第p水平线的栅极线,由水平显示控制电路1215选择在相同期间内信号合成电路107输出的像素PIXpq的与第2映像信号对应的模拟显示信号ANA1pq输出到第q列的信号线Dq,公用驱动电路1209选择可写入电平的公用电极电压Vcom输出到第q列的公用线COMq。这样,将模拟显示信号ANA2pq施加到像素PIXpq的像素电极VSpq,在公用电极COMpq施加可写入电平的公用电极电压Vcomq,与显示信号对应的有效电压VLCD2pq保持于液晶电容Clc和保持电容Cst。另一方面,在显示第1映像信号的期间ThA2,由栅极线扫描信号VGp将选择电平施加到第p水平线的栅极线,在相同期间内,水平显示控制电路1215选择不可写入电平VD_n,输出到第q列的信号线Dq,公用驱动电路1209也将不可写入电平的公用电极电压Vcom_n输出到第q列的公用线COMq。这样,即使在期间ThA2,像素PIXpq的开关元件sw也成为断开状态,在像素PIXpq保持在期间ThB1写入的有效电压VLCD2pq。
另外,在上述例子中,在合成显示区域中的某一显示信号的显示区域进行该映像信号的写入动作后,水平显示控制电路1215和公用驱动电路1209动作,使得停止另一方的映像信号的写入动作。然而,在输入的2个映像信号的帧频不同的场合,也可在合成显示区域中的显示帧频高的映像信号的显示区域,不进行帧频低的映像信号的非写入动作,进行使另一方的帧频高的映像信号重写的处理。
如上述那样,将从2个信号源供给的2个映像信号和控制该2个映像信号的显示区域的信号作为输入,使用本发明实施例3的显示装置1203,从而可将相应的映像显示到由控制显示区域的信号任意指定的各区域。
另外,在由1个信号源显示的映像信号中,作为帧频低的背景映像信号输出背景等静画区域,将其它的字符和文字等的动画区域的映像作为帧频高的动画映像信号,与指定该动画区域的控制信号一起输出,从而可在本发明第3实施形式的显示装置1203降低驱动频率,实现低电力化。
另外,即使在将帧频不同的2个映像信号作为输入信号源的场合,也可不使2个映像信号的帧同步化,而是对由控制显示区域的信号指定的各显示区域非同步地显示各对应的映像信号。这样,不需要同步化(图像合成)所需要的帧存储器,可实现低成本化、由周边电路面积的缩小获得的窄画框化等。
另外,将包含于本发明第3实施形式的显示装置1203的第1DA变换电路104、第2DA变换电路105、信号合成电路107如本发明第2实施形式的显示装置1103那样置换成第1数据锁存电路1104、第2数据锁存电路1105、信号合成电路1107、DA变换电路1115也可获得与上述同样的效果。
通过使用本发明实施例的显示装置和驱动方法,在将从2个信号源供给的2个映像信号和控制该2个映像信号的显示区域的信号作为输入的场合,可将相应的映像显示到由控制显示区域的信号任意指定的各区域。换言之,可选择任意的区域,在该区域显示任意的映像。另外,在由1个信号源显示的映像信号中,将背景等静画区域作为帧频低的背景映像信号输出,将其它的字符和文字等的动画区域的映像作为帧频高的动画映像信号,与指定该动画区域的控制信号一起输出,从而可降低驱动频率,实现降低了消耗电力的显示装置。另外,即使在将帧频不同的2个映像信号作为输入信号源的场合,也可不使2个映像信号的帧同步化,而是对由控制显示区域的信号指定的各显示区域非同步地显示各对应的映像信号。这样,不需要同步化(图像合成)所需要的帧存储器,获得低成本化、由周边电路面积的缩小实现了窄画框化的显示显示装置。
权利要求
1.一种显示装置,具有像素阵列、扫描电路、信号电路、多根水平显示控制线、及水平显示控制电路;该像素阵列具有相互交叉的多根信号线和多根栅极线及对应于其交叉部分配置的像素;该扫描电路将选择电压施加于上述栅极线;该信号电路将与连接到施加了上述选择电压的上述栅极线的像素对应的显示信号输出到上述信号线;该多根水平显示控制线沿上述信号线配置到上述像素阵列;该水平显示控制电路将控制连接到上述栅极线的各像素的上述显示信号的重写的重写信号输出到上述水平显示控制线;上述像素具有由来自上述栅极线的上述选择电压控制的第1开关元件和由来自上述水平显示控制线的上述重写信号控制的第2开关元件,其中,上述水平显示控制电路对于上述第1开关元件接通的多个像素中的、不进行上述显示信号的重写的像素,使包含于上述像素的上述第2开关元件断开,对于进行上述显示信号的重写的像素,根据上述重写信号使包含于上述像素的上述第2开关元件接通。
2.一种显示装置,具有像素阵列、扫描电路、信号电路、水平显示控制电路、及公用驱动电路;该像素阵列具有相互交叉的多根信号线和多根栅极线、与上述栅极线交叉而且沿上述信号线配置的多根公用线、及对应于其交叉部分配置的像素,该像素具有液晶盒、与上述液晶盒对应的补偿电容、及n型TFT元件,该n型TFT元件的栅极连接于上述栅极线,漏极连接于上述信号线,源极连接于上述液晶盒和上述补偿电容的像素电极,上述液晶盒和上述补偿电容的公用电极连接到上述公用线;该扫描电路将选择电压施加于上述栅极线;该信号电路生成与由上述栅极线施加了上述选择电压的上述像素对应的显示信号;该水平显示控制电路将上述信号电路生成的与上述像素对应的显示信号输出到与在上述栅极线施加了上述选择电压的多个像素中的、重写上述显示信号的像素对应的上述信号线,将高于相对上述选择电压低与上述TFT元件的阈值电压相应量的电位的电位输出到与不重写上述显示信号的像素对应的上述信号线;该公用驱动电路对与在栅极线施加了上述选择电压的多个像素中的、重写上述显示信号的像素对应的公用线,输出成为上述信号电路输出的上述显示信号的基准电位的公用电极电压,对与不重写显示信号的像素对应的公用线,以使上述像素的像素电极电位高于相对上述选择电压低与上述TFT元件阈值电压相应量的电位的方式将电压施加到该公用线;上述水平显示控制电路使在栅极线施加了选择电压的多个像素中的、进行上述显示信号的重写的像素的上述TFT元件接通,使不重写上述显示信号的像素的上述TFT元件断开。
3.一种显示装置,具有像素阵列、扫描电路、信号电路、水平显示控制电路、及公用驱动电路;该像素阵列具有相互交叉的多根信号线和多根栅极线、与上述栅极线交叉而且沿上述信号线配置的多根公用线、及对应于其交叉部分配置的像素,该像素具有液晶盒、与上述液晶盒对应的补偿电容、及p型TFT元件,该p型TFT元件的栅极连接于上述栅极线,漏极连接于上述信号线,源极连接于上述液晶盒和上述补偿电容的像素电极,上述液晶盒和上述补偿电容的公用电极连接到上述公用线;该扫描电路将选择电压施加于上述栅极线;该信号电路生成与由上述栅极线施加了上述选择电压的上述像素对应的显示信号;该水平显示控制电路将上述信号电路生成的与上述像素对应的显示信号输出到与在上述栅极线施加了上述选择电压的多个像素中的、重写上述显示信号的像素对应的上述信号线,将低于相对上述选择电压高与上述TFT元件阈值电压相应量的电位的电位输出到与不重写上述显示信号的像素对应的上述信号线;该公用驱动电路对与在栅极线施加了上述选择电压的多个像素中的、重写上述显示信号的像素对应的公用线,输出成为上述信号电路输出的上述显示信号的基准电位的公用电极电压,对与不重写显示信号的像素对应的公用线,以使上述像素的像素电极电位低于相对上述选择电压高与上述TFT元件阈值电压相应量的电位将电压施加到该公用线;上述水平显示控制电路使在栅极线施加了选择电压的多个像素中的、进行上述显示信号的重写的像素的上述TFT元件接通,使不重写上述显示信号的像素的上述TFT元件断开。
4.根据权利要求1所述的显示装置,其特征在于还具有控制信号源不同的第1显示信号和第2显示信号的显示区域及上述第1显示信号和第2显示信号的显示定时的显示控制电路;上述信号电路具有信号将上述第1显示信号变换成模拟的第1显示信号的第1DA变换电路、将上述第2显示信号变换成模拟的第2显示信号的第2DA变换电路、及合成来自上述第1DA变换电路的上述第1显示信号和来自上述第2DA变换电路的上述第2显示信号的信号合成电路,上述扫描电路根据上述显示控制电路输出的控制信号,按上述第1显示信号的第1扫描频率在上述栅极线施加上述选择电压,并按上述第2显示信号的第2扫描频率将选择电压施加于上述栅极线。
5.根据权利要求1所述的显示装置,其特征在于还具有控制信号源不同的第1显示信号和第2显示信号的显示区域及上述第1显示信号和第2显示信号的显示定时的显示控制电路;上述信号电路具有锁存上述第1显示信号的第1锁存电路、锁存上述第2显示信号的第2锁存电路、合成来自上述第1锁存电路的上述第1显示信号和来自上述第2锁存电路的上述第2显示信号的信号合成电路、及将合成的上述显示信号变换成模拟的显示信号的DA变换电路,上述扫描电路根据上述显示控制电路输出的控制信号,按上述第1显示信号的第1扫描频率在上述栅极线施加上述选择电压,并按上述第2显示信号的第2扫描频率将选择电压施加于上述栅极线。
6.根据权利要求4所述的显示装置,其特征在于上述显示控制电路分割上述第1显示信号的第1水平周期和上述第2显示信号的第2水平周期中的较短一个的水平周期的期间,至少将1个分割区域分配为在上述扫描电路按上述第1显示信号的上述第1扫描频率扫描上述栅极线的场合将上述选择电压施加于上述栅极线的第1期间,至少将另1个分割区域分配为在上述扫描电路按上述第2显示信号的上述第2扫描频率扫描上述栅极线的场合将上述选择电压施加于上述栅极线的第2期间。
7.根据权利要求6所述的显示装置,其特征在于上述扫描电路根据上述显示控制电路输出的垂直显示期间信号,选择按上述第1扫描频率和上述第2扫描频率施加上述选择电压的上述栅极线;上述水平显示控制电路根据上述显示控制电路输出的水平方向的显示区域控制信号,选择连接到由上述扫描电路施加了上述选择电压的上述栅极线的上述像素中的、写入上述第1显示信号的上述像素或写入上述第2显示信号的上述像素;上述像素阵列的第1区域显示上述第1显示信号;上述像素阵列的第2区域显示上述第2显示信号。
8.根据权利要求4所述的显示装置,其特征在于上述扫描电路、上述信号电路、上述水平显示控制电路、及上述显示控制电路中的至少1个形成在与上述像素阵列相同基板上。
9.一种显示装置,其特征在于具有包含配置成矩阵状的多个像素的像素阵列,将来自外部的显示信号输出到上述像素阵列的像素的信号电路,选择应输出上述显示信号的像素行的扫描电路,及选择应输出上述显示信号的像素列的水平显示控制电路。
10.根据权利要求9所述的显示装置,其特征在于来自上述外部的显示信号包含信号源不同的多个显示信号中的各个显示信号,上述显示控制电路在更新上述信号源不同的多个显示信号中的一部分的显示信号的场合,选择与上述一部分的显示信号对应的上述像素列,不选择与上述其它显示信号对应的上述像素列。
11.根据权利要求10所述的显示装置,其特征在于上述信号电路在时间上对上述信号源不同的多个显示信号中的各个显示信号进行分割,输出到上述像素阵列的像素。
12.根据权利要求10所述的显示装置,其特征在于上述信号源不同的多个显示信号的水平同步信号的周期和垂直同步信号的周期中的至少1个相互不同,上述扫描电路按上述信号源不同的显示信号中的各个显示信号的上述水平同步信号的周期和上述垂直同步信号的周期而选择上述像素行。
全文摘要
本发明提供一种用于在1个画面显示多个映像的显示装置。与信号线(D)并列地配置多条水平显示控制线(CTL),并连接于像素的开关(ctl),根据来自栅极线(G)的选择电压使开关元件(sw)成为接通状态的像素中的不进行显示信号的重写的像素将开关元件(ctl)断开,这样,不进行显示信号在该液晶盒的施加,而进行显示信号的重写的像素由水平显示控制电路(109)施加重写选择信号,从而接通开关元件(ctl),这样,将信号电路输出的与该像素对应的显示信号施加到该液晶盒,从而进行显示信号的重写。
文档编号G09G3/36GK1598906SQ200410058668
公开日2005年3月23日 申请日期2004年7月27日 优先权日2003年9月17日
发明者万场则夫, 工藤泰幸, 佐藤秀夫 申请人:株式会社日立显示器
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1