偏差消除装置、ic芯片以及驱动ic的制作方法

文档序号:2531924阅读:240来源:国知局
专利名称:偏差消除装置、ic芯片以及驱动ic的制作方法
技术领域
本发明涉及用于以根据输入信号输出规定的输出信号的放大器为对
象,消除该放大器的偏差的偏差消除装置、IC芯片以及驱动IC。
背景技术
以往,通过增大构成放大器(运算放大器)的晶体管的栅极面积, 来减小制造偏差的可见程度,抑制运算放大器的偏差。
因此,作为与偏差消除电路相关的现有技术,提出了不增大运算放 大器的晶体管的栅极面积而消除运算放大器的偏差的技术(参照专利文 献l)。
详细地 说,当电压被输入到输入端子时,各开关元件进行切换,从 而在电容元件内蓄积存在偏差的电压。之后,各开关元件进行切换,从 而根据蓄积在电容元件内的电压来施加反馈,以使运算放大器的栅极电 压为相同值,因而消除了运算放大器的偏差。
专利文献1日本特开2001—292041号公报
然而,在用于设定放大率的电容元件或电阻元件等的反馈元件与运 算放大器的外部连接的情况下,由该电容和电阻值引起的偏差有必要进 行放大率的校正,在现有的偏差消除电路中进行应对是困难的。
并且,在现有的偏差消除电路中,在偏差消除动作中不能进行信号 输出。换句话说,必须设定偏差消除模式,从而招致作业效率的下降。

发明内容
本发明是鉴于上述事实而作成的,本发明的目的是提供一种即使在 电容元件或电阻元件等的反馈元件与放大器主构成部的外部连接的情况 下也能容易地消除偏差,而且可同时进行偏差消除动作和通常信号输出动作的偏差消除装置、IC芯片以及驱动IC。
发明1所述的发明是一种偏差消除装置,其跨越驱动显示装置的多 个驱动IC而构成,其特征在于,各个上述驱动IC具有比显示数据输
出数多的输出电路;基准电压生成部;以及设置在各个上述输出电路中
的存储部,在进行动作时,与上述显示数据输出数对应的上述输出电路 向上述显示单元输出与显示数据对应的输出,剩余的上述输出电路中的 至少一方将上述输出电路的输出和上述基准电压生成部相比较,把与上 述输出电路的偏差量对应的值存储在上述存储部内,依次消除上述输出
电路的偏差,各个上述驱动IC的基准电压生成部经由各个上述驱动IC
的输出焊盘而连接。
发明2所述的发明,其特征在于,该偏差消除装置具有用于驱动装 置的多个输出电路,用于在动作中针对各个输出电路可具有偏差消除功 能的装置,对上述多个输出电路进行N分割,其中N是自然数,使各方 具有生成偏差消除用的基准电压的基准电压生成部,选择上述分割单元 的多个单位,使由所选择的上述多个单位的上述基准电压生成部所生成 的上述偏差消除用的基准电压全部短路,成为其他所有电路的偏差消除 用的基准电压。
发明7所述的发明是一种IC芯片,其具有多个输出电路,其特征在 于,上述IC芯片具有偏差消除功能,在进行该偏差消除时,对上述多个 输出电路进行N分割,其中N是自然数,针对各方生成偏差消除基准电 压生成单元,选择该分割单位中的1个,把利用进行了分割的单位生成 的偏差消除用基准电压用作其他单位的偏差消除基准电压。
发明8所述的发明是一种IC芯片,其具有多个输出电路,其特征在 于,上述IC芯片具有偏差消除功能,在进行该偏差消除时,对上述多个 输出电路进行N分割,其中N是自然数,针对各方生成偏差消除基准电 压生成单元,选择该分割单位中的多个,使利用进行了分割的多个单位 生成的偏差消除用基准电压全部短路,用作其他单位的偏差消除基准电 压。
发明13所述的发明是一种驱动IC,其是驱动显示装置的多个驱动IC中的一个驱动IC,其特征在于,该驱动IC具有比显示数据输出数 多的输出电路;基准电压生成部,其根据比较用的数据生成基准电压; 存储部,其设置在各个上述输出电路中;比较器,其将上述输出电路的 输出和上述基准电压相比较;开关单元,其设置在上述基准电压生成部 和上述比较器之间;第10焊盘,其被输入控制上述开关单元的信号;以 及第12焊盘,其与将上述开关单元和上述比较器连接的节点连接,在进 行动作时,与上述显示数据输出数对应的上述输出电路向上述显示装置 输出与显示数据对应的输出,剩余的上述输出电路中的至少一方将上述 输出电路的输出和上述基准电压相比较,把与上述输出电路的偏差量对 应的值存储在上述存储部内,依次进行上述输出电路的偏差电压的消除。 如以上说明那样,根据本发明,获得以下优良效果,目卩能提供即 使在电容元件或电阻元件等的反馈元件与放大器主构成部的外部连接的 情况下也能容易地消除偏差,而且可同时进行偏差消除动作和通常信号 输出动作的偏差消除装置、IC芯片以及驱动IC。


图1是根据基本方式的液晶驱动电路即驱动电路的整体概略结构图。图2是根据基本方式的驱动电路内的输出电路的结构图。图3是根据基本方式的驱动电路内的图2的输出电路的变形例。图4是根据第1实施方式的第1驱动电路的结构图。图5是根据第2实施方式的第2驱动电路的结构图。图6是根据第3实施方式的第3驱动电路的结构图。图7是根据图5的第2实施方式的第2 IC的布局的结构图。符号说明16:输出电路(1) 输出电路(n+l)(输出电路);20:输出选择 电路(1) 输出选择电路(n)(选择单元);30:判定电路(比较单元); 210:运算放大器(放大器);220、 226:电容元件(反馈元件);222: 电容电路(反馈元件);230:增益调节用锁存器(存储部、存储单元、偏差消除单元);340:锁存电路(存储部、存储单元、偏差消除单元);RA1、 RA2、 RA3、 RA4:电阻元件(反馈元件);RB1、 RB2、 RB3、 RB4:电阻元件(反馈元件);420:输出选择电路(1) 输出选择电路(n)(选 择单元);424:第1基准输出电路(基准电压生成部);426:运算放大 器(放大器);428:输出电路(1) 输出电路(n+l)(输出电路);430: 判定电路(比较单元);534:第2基准输出电路(基准电压生成部);536: 运算放大器(放大器);624:第3基准输出电路(基准电压生成部);626: 运算放大器(放大器);628:输出电路(1) 输出电路(n+l)(输出 电路);630:判定电路(比较单元);658:开关(开关单元)。
具体实施方式
图1是根据基本方式的液晶驱动电路即驱动电路10的整体概略结构图。图1是根据基本方式的驱动电路10,是驱动LCD的驱动器的驱动 电路的整体结构。并且,用于驱动LCD的液晶驱动用集成电路(输出电 路16)具有多个运算放大器。驱动电路10具有输出电路(1) 16 输出电路(n+l) 16 (总称 为输出电路16),输出选择电路(1) 20 输出选择电路(n) 20 (总称为 输出选择电路20),输出端子(1) 12 输出端子(n) 12 (总称为输出端 子12),以及判定电路30(其中,n是自然数)。并且,判定电路30具有比较器34和判定输出电路42。 另外,多个输出电路16也可以比多个输出选择电路20多设置2个 以上,而不仅仅是多设置l个,因而在该情况下,多个输出选择电路20 变更并选择对应的输出电路16。并且,多个输出端子12与例如液晶显示 面板等连接。而且,在图1中,为了避免图的繁杂,向输出电路16输入 的输入信号的输入端子省略图示。图2是根据基本方式的驱动电路10内的输出电路16的结构图。 输出电路16具有运算放大器210,电容元件220,开关214,输 入端子组200,电容型数字/模拟转换电路(以下称为CDAC。) 202,电容电路222,以及增益调节电容用锁存器230。另外,所有输出电路16是相同结构,电容元件是反馈元件的一种。 CDAC 202构成为包含多个开关204和多个电容元件206。 电容电路222构成为包含多个开关224和多个电容元件226。 输入端子组200是输入数字信号的多个输入用端子,按各位而存在。 在CDAC 202中,各个输入开关204和电容元件206的一个端子按规定的各位串联连接,串联连接的输入开关204和电容元件206按规定的位数并联连接了多个。并且,在CDAC 202中,这些电容元件206的另一端子全部与输出CDAC 202的输出电压即模拟信号(输出信号)的第4信号线208连接。而且,在运算放大器210中, 一个输入与第4信号线208连接,另一输入与第5信号线212连接, 一个输出部与一个信号线14连接。并且,电容元件220的一端与一个信号线14连接,电容元件220的另一端与第4信号线208连接,经由第4信号线208,与CDAC 202的输出侧和运算放大器210的一个输入反馈连接。并且,在电容电路222中,开关224和电容元件226分别串联连接成多组。另外,在增益调节电容用锁存器230内存在数量与开关224数量相 当的锁存电路,该锁存电路输出用于控制开关224的接通/断开的信号。 所谓的内置于增益调节电容用锁存器230内的多个锁存电路与多个开关 224分别一对一对应,由于从1个锁存电路与1个开关224连接,因而第 6信号线232实际上按多个开关224的数量存在多个。并且,在增益调节 电容用锁存器230内包含锁存控制电路(省略图示),该锁存控制电路控 制内置于增益调节电容用锁存器230内的多个锁存电路的接通/断开,利 用该锁存控制电路,将经由第3信号线40输入来的判定输出信号保持在 多个锁存电路内,控制多个开关224。以下,对根据基本方式的驱动电路10的输出电路16的作用进行说明。首先,使输出电路(1) 16内的开关214接通,使除此以外的输出电路(2) 16 输出电路(n+l) 16内的开关214全部断开。此时,开关214的控制也由内置于增益调节电容用锁存器230内的 锁存控制电路来控制。另外,在增益调节电容用锁存器230内还内置有 存储控制等(例如与偏差量对应的值)的数据的存储部(例如锁存电路)。并且,输出选择电路20使输出电路(2) 16与输出端子(1) 12连 接,使输出电路(3) 16与输出端子(2) 12连接,以下同样连接,进行 切换,直到将输出电路(n+l) 16连接在输出端子(n) 12上。在该连接状态下进行输出电路(1) 16的偏差消除动作。详细地说, 首先,在电容电路222内的开关224由增益调节电容用锁存器230全部 切换到断开状态的状态下,由作为反馈电容的电容元件220决定了增益 的运算放大器210将输出信号输出。该输出的输出信号经由一个信号线 14和开关214,通过另一信号线18被输入到判定电路30。然后,输入到 判定电路30的输出信号被输入到比较器34,比较器34根据将经由另一 信号线18发送来的输出信号内出现的电压与经由第1信号线32发送来 的信号内出现的基准电压相比较而得到的差值,将输出信号经由第2信 号线36输出到判定输出电路42。因此,判定输出电路42根据所输入的 信号,将判定结果的判定输出信号按规定的定时输出到第3信号线40。从判定电路30所输出的判定输出信号经由第3信号线40被输入到 各个输出电路16。然后,输入有判定输出信号的输出电路(1) 16将经 由第3信号线40从判定电路30所输出的判定输出信号存储在增益调节 电容用锁存器230的存储部内。此时,增益调节电容用锁存器230使电容电路222的开关224的任 意一方接通。该状态下的判定电路30将经由第3信号线40从判定电路 30所输出的判定输出信号再次存储在增益调节电容用锁存器230的存储 部内。依次重复这些动作,增益调节电容用锁存器230使电容电路222的 开关224的任意一方继续依次接通,逐一追加电容电路222的电容。然后,判定电路30每次重复以下动作,即将经由另一信号线18 发送来的输出信号内出现的电压与经由第l信号线32发送来的信号内出现的基准电压相比较,把该比较结果作为判定输出信号经由第3信号线40反馈到输出电路16。因此,当在判定电路30中,经由另一信号线18发送来的输出信号 内出现的电压比经由第1信号线32发送来的信号内出现的基准电压低 时,输出电路(1) 16的偏差消除结束。然后,当输出电路(1) 16的偏差消除结束时,输出电路(1) 16的 开关214断开,然后输出电路(2) 16的开关214接通。并且,输出选择 电路(1) 20与输出电路(2) 16和输出端子(1) 12连接。根据该连接 状态,如上所述进行输出电路(2) 16的偏差消除动作。这样在输出电路16的各个输出电路16进行偏差消除,当输出电路 (n+l) 16的偏差消除动作也结束时,再次重复输出电路16的偏差消除 动作。并且,切换以上的锁存电路、偏差消除动作以及输出电路16来进行 偏差消除的控制由增益调节电容用锁存器230的锁存控制电路来控制。另外,在不进行如上所述进行的偏差消除动作的定时存在若干个输 出电路16的情况下,在不进行偏差消除动作的各个输出电路16中,通 过CDAC 202将输入到输入端子组200的规定位数的数字信号(输入信 号)转换成模拟信号(输出信号)。之后,该模拟信号经由第4信号线208 被输入到运算放大器210的一个输入,根据经由第5信号线212输入到 运算放大器210的另一输入的基准电压,按照蓄积在电容元件220和电 容电路222内的电容并行进行对所输入的模拟信号的放大。图3是根据基本方式的驱动电路10内的图2的输出电路16的变形在输出电路16中形成有运算放大器,该运算放大器包含差动晶体 管,即成对的第1 N型场效晶体管(以下称为第1 NMOS晶体管)302 和第2N型场效晶体管(以下称为第2NMOS晶体管)304。并且,在输出电路16中形成有运算放大器,该运算放大器包含电流 镜(current mirror)电路,即成对的第1 P型场效晶体管(以下称为第l PMOS晶体管)330和第2 P型场效晶体管(以下称为第2 PMOS晶体管)332。而且,在输出电路16中,输出电路16由以下部分构成,g口电阻元件RA1、 RA2、 RA3、 RA4、…(总称为电阻元件RA系),电阻元件 RB1、 RB2、 RB3、 RB4、…(总称为电阻元件RB系),开关310、 214, 以及锁存电路340。另外,电阻元件全部为反馈元件的一种,锁存电路 340的结构与图2的增益调节电容用锁存器230相同。并且,输出电路16由以下部分构成,即第3P型场效晶体管(以 下称为第3 PMOS晶体管)338,第3 N型场效晶体管(以下称为第3 NMOS 晶体管)350,以及第4N型场效晶体管(以下称为第4NMOS晶体管) 352。并且,在输出电路16中,在第1 NMOS晶体管302和节点306之间 连接有电阻元件RA1,在第2 NMOS晶体管304和节点306之间连接有 电阻元件RB1。而且,在输出电路16中,在第1 NMOS晶体管302和节点306之间 分别并联连接有多组电阻元件RA2、 RA3、 RA4、…和开关310 (电阻元 件和开关分别逐一串联连接)。同样,在第2 NMOS晶体管304和节点 306之间分别并联连接有多组电阻元件RB2、 RB3、 RB4、…和开关310 (电阻元件和开关分别逐一串联连接)。并且,在输出电路16中,第1 NMOS晶体管302和第2 NMOS晶 体管304的各漏极经由第1 P型场效晶体管(以下称为第1 PMOS晶体管) 330和第2 P型场效晶体管(以下称为第2 PMOS晶体管)332与第1连 接线334连接。而且,在输出电路16中,第1 NMOS晶体管302和第1 PMOS晶体 管330的第2连接点336与第3 P型场效晶体管(以下称为第3 PMOS晶 体管)338的栅极连接。并且,在输出电路16中,第3 PMOS晶体管338的漏极与第2 NMOS 晶体管304的栅极连接,并作为输出电路16的输出与一个信号线14连 接。该一个信号线14与开关214连接,开关214的另一信号线18与判 定电路30连接。而且,在输出电路16中,与多个电阻元件RA2、 RA3、 RA4、…和 多个电阻元件RB2、 RB3、 RB4、…分别连接的开关310经由第10信号 线342与锁存电路340的输出侧连接。以下,对根据基本方式的图3的输出电路16的作用进行说明。首先,配置在第l级的输出电路(1) 16使其内部的开关214接通, 使除此以外的输出电路(2) 16 输出电路(n+l) 16内的开关214全部 断开。并且,输出选择电路20与基本方式一样,使输出电路(2) 16与 输出端子(1) 12连接,以下,同样连接,进行切换,直到将输出电路(n + 1) 16连接到输出端子(n) 12上。此时的开关214的控制也由内置于锁存电路340中的锁存控制电路 来控制。另外,锁存控制电路的控制进行与根据图2的基本方式的锁存 控制电路相同的动作。并且,锁存电路340控制与电阻元件RA2、 RA3、 RA4、…和电阻元件RB2、 RB3、 RB4、…连接的开关310的接通/断开。 而且,与图2的增益调节电容用锁存器230 —样,在锁存电路340内还 内置有存储控制等的数据的存储部。电源电压(以下称为VDD)被提供给第1连接线334。并且,与节 点306连接的第3 NMOS晶体管350、和与第3 PMOS晶体管338的漏极 连接的第4 NMOS晶体管352的各自的栅极经由第11信号线354被施加 偏置电压而形成电流源。在该状态下进行输出电路(1) 16的偏差消除动作。详细地说,首 先,使与电阻元件RA2、 RA3、 RA4、…分别连接的开关310全部处于 接通状态,使与电阻元件RB2、 RB3、 RB4、…分别连接的开关310全部 处于断开状态。然后,在该状态下进行输出电路(1) 16的输出。详细地说,由电 阻元件RB1决定了增益的图3的输出电路(1) 16将输出信号输出。另外,该输出电路16还能置换成运算放大器,作为INPUT的一个 输入经由第12信号线320被输入,表示基准电压的另一输入经由NMOS 晶体管304的栅极部分被输入,并且其输出经由一个信号线14或另一信 号线18被输出。由于连接第1 NMOS晶体管302的电阻元件RA2、 RA3、 RA4、… 的合成电阻与连接第2NM0S晶体管304的电阻元件RB1并联连接,因 而电阻元件RA2、 RA3、 RA4、…的合成电阻小于电阻元件RB1 。这里,当在第1 NMOS晶体管302和第2 NMOS晶体管304上流过 相同值的电流时,第2 NMOS晶体管304的源极和节点306之间的电压 变得比第1 NMOS晶体管302的源极和节点306之间的电压大。因此,当第1 NMOS晶体管302和第2NMOS晶体管304的栅极电 压处于分别相同的无偏差的状态时,输出电路16的输出电压在比作为输 入(INPUT)的第12信号线320的输入电压高的状态下稳定。在该状态下,输入到判定电路30的输出信号被输入到比较器34。 并且,比较器34将经由开关214和另一信号线18发送来的输出信号内 出现的电压与经由第1信号线32发送来的信号内出现的基准电压相比 较。而且,比较电路30根据比较后的差值,将输出信号经由第2信号线 36输出到判定输出电路42。然后,在经由开关214和另一信号线18作 为输出信号而出现的电压比经由第1信号线32所输入的基准电压高的情 况下,从判定输出电路42把其判定结果的判定输出信号按规定定时输出 到第3信号线40。经由第3信号线40所输出的判定输出信号被提供给各 输出电路16,第1输出电路(1) 16的锁存电路340的存储部存储经由 第3信号线40所输出的判定输出信号。然后,在将电阻元件RA2控制在断开状态、使输出电路16的输出 电压稍微降低的状态下,与上述一样进行判定动作。当结束了基于电阻 元件RA2的断开状态的判定动作时,接着使与电阻元件RA系连接的开 关310的开关全部断开,然后使电阻元件RB2、 RB3、…和电阻元件RB 系的电阻元件依次成为接通状态。其间,输出电路16的输出电压逐渐下 降,与运算放大器的偏差量合并,在作为输入(INPUT)的向第12信号 线320输入的输入电压与从另一信号线14输出的输出电压相等时,输出 电路(1) 16中的偏差消除动作结束。当输出电路(1) 16中的偏差消除动作结束时,其内部的开关214被切换到断开状态,然后配备在下一级的输出电路(2) 16内的开关214被切换到接通状态。另外,在进行该切换时,根据内置于输出电路(1)16的锁存电路340中的存储部,利用控制多个锁存电路的接通/断开的锁 存控制电路,当偏差消除动作结束时,将其内部的开关214切换到断开 状态。并且,接下来还对如下动作进行控制根据内置于输出电路(2) 16中的锁存电路340的存储部,利用控制多个锁存电路的接通/断开的锁 存控制电路,将配备在下一级的输出电路(2) 16内的开关214切换到接 通状态。并且,输出选择电路20的切换动作也与第1实施方式一样地进行, 输出电路(1) 16的输出连接至输出端子(1) 12。之后,依次进行下一 级或下一级之后的输出电路(2) 16 输出电路(n+l) 16中的偏差消除 动作,当输出电路(n+l) 16的偏差消除动作结束时,再次从输出电路 (1) 16开始重复进行偏差消除动作。并且,由锁存电路340的锁存控制电路来进行依次切换以上的锁存 电路、偏差消除动作以及输出电路16来进行偏差消除的控制。图4是第1实施方式的第1驱动电路400的结构图。第1驱动电路400设置在基板上,由第l IC 410、电子部件(省略 图示)以及第1IC410以外的IC芯片(省略图示)等构成。第1IC410包括第1焊盘412,第2焊盘414,第3焊盘416,信 号分割电路438,第1基准输出电路424,输出电路(1) 428 输出电路 (n+l) 428 (总称为输出电路428),输出选择电路(1) 420 输出选择 电路(n) 420 (总称为输出选择电路420),输出端子(1) 422 输出端 子(n) 422 (总称为输出端子422),以及判定电路430。第1基准输出电路424构成为包含运算放大器426以及由电阻元件和电容元件等电子部件等的组合构成的反馈元件。 并且,判定电路430构成为内置有比较器434。 另外,输出端子422是第1IC410的输出用焊盘。 并且,输出电路428与图2或图3的输出电路16的结构相同。 第7信号线800经由第3焊盘416与信号分割电路438连接。经由第3焊盘416与信号分割电路438连接的第7信号线800经由节点416(0) 和分割信号线456 (0)与第l基准输出电路424连接。并且,经由 第3焊盘416与信号分割电路438连接的第7信号线800经由节点416(1) 和分割信号线456 (1),与输出电路(1) 428连接。以下同样,第 7信号线800经由节点416 (n+l)和分割信号线456 (n+l),与输出电 路(n+l) 428连接。第8信号线810经由第2焊盘414、第13信号线454以及节点414 (0),与第1基准输出电路424连接。并且,第8信号线810经由第2 焊盘414、第13信号线454以及节点414 (1),与输出电路(1) 428连 接。以下同样,第8信号线810经由第2焊盘414、第13信号线454以 及节点414 (n+l),与输出电路(n+l) 428连接。 第9信号线820与焊盘412连接。第1基准输出电路424的输出部经由节点458和第14信号线442, 与焊盘412连接。并且,第1基准输出电路424的输出部经由节点458 与判定电路430连接。在判定电路430中,在判定电路430的比较器434的输入侧连接了 第16信号线418和第14信号线442的判定电路430的比较器434经由 比较器434的输出侧的第17信号线440,与多个输出电路428连接。输出电路428经由第16信号线418与判定电路430连接,并经由第 15信号线444与输出选择电路420连接。然后,多个输出选择电路420与多个输出端子422分别一对一地连接。以下,对第1实施方式的第1驱动电路400的第1 IC 410的作用进 行说明。另外,第1IC410是用于驱动显示装置(例如LCD等)的多个驱动 IC之一。对输出电路428采用图2的输出电路16的情况进行说明。 从外部经由第7信号线800发送GMA信号,GMA信号经由第3焊 盘416被输入到信号分割电路438,与第1基准输出电路424对应的模拟信号经由节点416 (0),通过分割信号线456 (0)被输入到第1基准输 出电路424。另外,在信号分割电路438中,由电阻元件对经由第3焊盘 416所输入的GMA信号进行分割,使与各个输出电路(1) 428 输出电 路(n+l) 428对应的模拟信号经由节点416 (1)、 416 (2)、…以及分 割信号线456 (1)、 456 (2)、…而输入。并且,经由第8信号线810从外部发送作为直流电压的VOP信号作 为基准信号,VOP信号经由第2焊盘414和节点414 (0)被输入到第l 基准输出电路424。以后,经由第2焊盘414所输入的VOP信号经由节 点414 (1)、 414 (2)、…输入到各个输出电路(1) 428 输出电路(n + 1) 428。另外,VOP信号是比较用的基准电压,是2.5V左右的电压。因此,第1基准输出电路424被输入经由信号分割电路438所输入 的GMA信号、以及经由第8信号线810和第2焊盘414从外部所输入的 基准信号即VOP信号,通过内置的运算放大器426来决定增益,生成表 示偏差消除用的基准电压的REFIO信号。另外,在图4的情况下,把 REFIO信号设定为l个单位。而且,从第1基准输出电路424所输出的REFIO信号经由节点458 被输入到判定电路430。并且同时,从第1基准输出电路424所输出的 REFIO信号经由第14信号线442和第1焊盘412,通过第9信号线820 被发送到外部。另外,REFIO信号也是用于作为其他IC等的基准信号而 输入的信号。并且,输出电路428还被输入VOP信号以及从GMA信号所分割出 的模拟信号,在输出电路428的内部进行与图2中的输出电路16的作用 相同的动作。使多个输出电路428内的1个开关214接通,使除此以外的剩余的 输出电路428的开关214全部断开。此时,开关214的控制也由内置于增益调节电容用锁存器230中的 锁存控制电路和存储部来控制。输出电路428将输出信号经由第15信号线444输出到输出选择电路 420。并且同时,输出电路428将输出信号经由第16信号线418输出到判定电路430。
在输出选择电路420中,选择从相互相邻的2个输出电路428经由 第15信号线444所发送的输出信号中的任一方。然后,将输出选择电路 420所选择的输出信号发送到与该输出选择电路420对应的输出端子 422。
在判定电路430中,对于比较器434比较的结果,通过经由第17信 号线440将作为比较的结果的信号的判定输出信号发送到输出电路428, 从而使信号反馈。
详细地说,比较器434将由输出电路428从第16信号线418所输入 的输出信号和从第14信号线442所输入的基准电压相比较,生成表示比 较结果的信号(输出电压)的判定输出信号,将该判定输出信号在规定 的定时经由第17信号线440发送到多个输出电路428。因此,使作为判 定结果的判定输出信号反馈到多个输出电路428,根据判定输出信号,再 次形成从输出电路428经由第16信号线418输出输出信号的反馈电路, 因而信号被反馈。
在该状态下进行多个输出电路428中的一个输出电路的偏差消除动 作,依次地,当偏差消除动作结束,立即在输出电路428中依次进行偏 差消除,直到输出电路(n+l) 428为止,当偏差消除动作结束时,再次 重复进行输出电路428的偏差消除动作。
另外,即使在不进行如上所述进行的偏差消除动作的定时存在若干 输出电路428的情况下,也进行与图2中的输出电路16相同的动作。
因此,即使在电容元件或电阻元件等反馈元件与放大器主构成部的 外部连接的情况下,也能容易地消除偏差,而且可同时进行偏差消除动 作和通常信号输出动作。具体地说,在第1驱动电路400中,在多个输 出电路428进行通常的输出动作的同时,例如,可一边进行驱动LCD的 驱动信号的输出动作, 一边依次进行偏差消除。并且,通过进行偏差消 除,可在所有输出端子422获得均等的输出电压。而且,通过使增益调 节用的电容元件226的电容等级更细来进一步提高偏差的精度,可在所 有输出端子422获得更均等的输出电压。并且,可消除内置于多个输出电路428中的运算放大器的平均输出
偏差的差异。对于所谓的内置于全部输出电路428中的运算放大器,通 过使用相同的从第1基准输出电路424所输出的基准电压的REFIO信号 来进行偏差消除,因而不会发生多个输出电路428间的各自的相对偏差。
而且,由于偏差的校正范围有限制,因而如果第1基准输出电路424 输出的基准电压与内置于输出电路428中的运算放大器的输出电压相比 偏离较大时将超出校正范围,输出电路428的运算放大器的偏差不进行 偏差消除也不会残留。所谓的内置于第1基准输出电路424中的运算放 大器和多个输出电路428通过相同的工序制造,为相同结构,因可期待 相同的输出电压,因而不会发生由于第1基准输出电路424输出的基准 电压偏差引起的偏差消除功能不全。
另外,多个输出电路428不仅可以比多个输出选择电路420多具有 l个输出电路428,也可以多具有2个以上输出电路428。
而且,输出电路428采用图3的输出电路16的情况也和输出电路 428采用图2的输出电路16的情况一样,可通过把图2的输出电路16的 说明部分变更为图3的输出电路16的动作部分来进行说明。
因此,即使在电容元件或电阻元件等反馈元件与放大器主构成部的 外部连接的情况下,也能容易地消除偏差,而且可同时进行偏差消除动 作和通常的信号输出动作。
例如,对于由LCD驱动器使用的电压跟随器类型的偏差,不使用电 容元件,也能消除偏差。并且,通过增大比较器434的精度,并把电阻 元件RA系和电阻元件RB系的电阻元件的等级设定为更细的幅度,可进 行精度高的偏差消除。而且,本发明的偏差消除动作可在该动作中进行 信号输出。
并且,可消除内置于多个输出电路428中的运算放大器的平均输出 偏差的差异。
而且,由于偏差的校正范围有限制,因而如果第l基准输出电路424 输出的基准电压与内置于输出电路428中的运算放大器的输出电压相比 偏差较大时将超出校正范围,输出电路428的运算放大器的偏差不进行偏差消除也不会残留。
图5是第2实施方式的第2驱动电路500的结构图。
第2驱动电路500设置在基板上,由第2 IC 510、电子部件(省略 图示)以及第1IC410以外的IC芯片(省略图示)等构成。
第2IC510构成为在图4的第1IC410的结构上追加了第4焊盘512、 第5焊盘514、第6焊盘516以及第2基准输出电路534。
所追加的第2基准输出电路534具有与第1基准输出电路424相同 的结构,并构成为包含运算放大器536以及由电阻元件和电容元件等电 子部件等的组合构成的反馈元件。
图5的第2实施方式的连接关系与图4的第1实施方式的连接关系 相同,然而追加了在第1IC410的结构上追加的第4焊盘512、第5焊盘 514、第6焊盘516以及第2基准输出电路534的连接。
以下示出所追加的连接关系。
第7信号线800与第6焊盘连接,第6焊盘经由信号分割电路438 (通过节点516 (O))和分割信号线556与第2基准输出电路534连接。
并且,第8信号线810与第5焊盘514连接,第5焊盘514经由第 19信号线554与第2基准输出电路534连接。
而且,分割信号线556和第19信号线554与第2基准输出电路534 的运算放大器536的输入侧连接,第20信号线542与第2基准输出电路 534的运算放大器536的输出侧连接。并且,第20信号线542与第4焊 盘512连接,第4焊盘512与第9信号线820连接。
以上是所追加的连接关系,仅追加连接了第2基准输出电路534。
以下,对第2实施方式的第2驱动电路500的第2 IC 510的作用进 行说明。
另外,与第1IC410—样,第2IC510是用于驱动显示装置的多个 驱动IC之一。
对输出电路428采用图2的输出电路16的情况进行说明。 从第1基准输出电路424所输出的偏差消除用的基准输出信号即 REFIO信号也被从第2基准输出电路534输出,第2基准输出电路534被设置在第2 IC 510的两端,在这一点上第1实施方式和第2实施方式 不同。
从第7信号线800发送来的GMA信号在信号分割电路438中通过 电阻元件被分割以便与第2基准输出电路534(或第1基准输出电路424) 对应,从信号分割电路438的节点516 (0)输出模拟信号。然后,在第 2基准输出电路534中,经由信号分割电路438的节点516 (0)和分割 信号线556输入模拟信号,经由第8信号线810和第5焊盘514输入来 自外部的基准信号即VOP信号,由内置的运算放大器536决定增益,生 成表示偏差消除用的基准电压的REFIO信号。
并且,从第1基准输出电路424输出的REFIO信号和从第2基准输 出电路534输出的REFIO信号经由第9信号线820连接而短路。另外, 在图5的情况下也将REFIO信号作为1个单位,尽管存在多个单位的 REFIO信号,然而全部短路。
因此,从第1基准输出电路424所输出的REFIO信号和从第2基准 输出电路534所输出的REFIO信号由于在距离上隔开,因而产生的信号 特性中完全没有差异和偏差,因而可把稳定的基准信号提供给各输出电 路428。
在制造所谓的第2 IC 510方面,可消除在第2 IC 510上由于距离隔
开而产生由误差引起的特性差异的情况。
图7是根据图5的第2实施方式的第2 IC的布局700的结构图。 因此,在图7中示出在实际制造图5的第2实施方式的第2 IC 510
的情况下的布局700的详细图。
图7示出成为实际基准的运算放大器的布局配置的例子。
布局700由多个输出电路单元的集合体即多个输出电路单元710、
720构成。
多个输出电路单元710由基准输出电路单元710A、 710B以及多个 输出电路单元710C构成,多个输出电路单元720由基准输出电路单元 720A、 720B以及多个输出电路单元720C构成。
在实际进行IC化时,如图7所示,各单元被并列排列设置,各布线等未作图示,但在各个单元的内部外部使用铝布线或铜布线等进行布线, 将各个单元进行连接。
在布局700中,如图所示,配置成多个输出电路单元710C被基准输
出电路单元710A、 710B夹持,同样,配置成多个输出电路单元720C被 基准输出电路单元720A、 720B夹持。
另夕卜,可以是以下的方式没有基准输出电路单元710B、 720A,输 出电路单元710C和输出电路单元720C在布局700的中央连接,被基准 输出电路单元710A、 720B夹持着并列配置。
例如,在图5的第2IC510中,假定输出电路428有720个沟道(以 下将沟道记为ch)。
在该情况下,输出电路(1) 428 输出电路(360) 428成为具有多 个的输出电路单元的集合体即输出电路单元710C,成为表示第1基准输 出电路424的基准输出电路单元710A,成为表示第1基准输出电路424 的成对的基准输出电路的基准输出电路单元710B。并且,输出电路(361) 428 输出电路(720) 428成为具有多个的输出电路单元的集合体即输出 电路单元720C,成为表示第2基准输出电路534的基准输出电路单元 720A,成为表示第2基准输出电路534的成对的基准输出电路的基准输 出电路单元720B。而且,基准输出电路单元710A、 710B、 720A、 720B 的各自的输出被布线成全部短路,与输出电路单元710C、 720C的输入基 准信号的一侧连接。
通过按以上所述来配置基准输出电路单元710A、 710B、 720A、 720B、 以及输出电路单元710C、 720C,可最短地将各方连接,可极力抑制距离 性的特性变化。
并且,基准输出电路单元710A、 710B、 720A、 720B的各自的输出 被布线成全部短路,从而消除距离导致的特性变化。因此,基准输出电 路单元710A、 710B、 720A、 720B的各自的输出与输出电路单元710C、 720C的输入基准信号的一侧连接,因而可相对地消除输出电路单元 710C、 720C的偏差。
而且,还能实现IC芯片的小型化,可并列地制造相同结构的IC芯片,因而还能抑制由偏差以外的距离要因引起的特性偏差。
另夕卜,第4焊盘512、第5焊盘514、第6焊盘516以及第2基准输 出电路534那样的基准输出电路也可以另行设置多个。 图6是第3实施方式的第3驱动电路600的结构图。 第3驱动电路600由第3 IC 610和第4 IC 602构成。 第3 IC 610的结构与第1 IC 410的结构相同。 另外,第3 IC 610的结构也可以与第2 IC 510的结构相同。 第4 IC 602的结构与第3 IC 610的结构或第1 IC 410的结构基本相 同,然而在第3 IC 610的节点458的部分和第1基准输出电路424之间 存在开关658。该开关658是常时断开状态。换句话说,尽管未作图示, 但第3 IC 610具有与开关658相同的开关,并连接成处于常时接通状态。 另外,在图6的情况下,将IC芯片作为1个单位,存在多个IC芯片。
详细地说,第4IC602包括第7焊盘612,第8焊盘614,第9焊 盘616,信号分割电路638,第3基准输出电路624,输出电路(1) 628 输出电路(n+l) 628 (总称为输出电路628),输出选择电路(1) 620 输出选择电路(n) 620 (总称为输出选择电路620),输出端子(1) 622 输出端子(n) 622 (总称为输出端子622),开关658,以及判定电路630。 第3基准输出电路624构成为包含运算放大器626。 判定电路630构成为包含比较器634。
并且,输出电路628与图2或图3的输出电路16的结构相同。详细 地说,与图4或图5—样,将图2或图3的输出电路16进行了IC芯片 化,使图6的输出电路628小型化(微细化)。
而且,输出选择电路620也与图1的输出选择电路20的结构相同。 详细地说,将图1的输出选择电路20进行了 IC芯片化,使图6的输出 选择电路620小型化(微细化)。
并且,输出端子622也与图1的输出端子12的结构相同。详细地说, 图6的输出端子622的具体情况是,将图1的输出端子12进行了 IC芯 片化,输出端子622全部成为焊盘,被小型化(微细化)。
而且,判定电路630也与图1的判定电路30的结构相同。详细地说,将图1的判定电路30进行了 IC芯片化,使图6的判定电路630小型化 (微细化)。
第7信号线800经由第9焊盘616与信号分割电路638连接。经由 第9焊盘616与信号分割电路638连接的第7信号线800经由节点616
(0) 和分割信号线656 (0)与第3基准输出电路624连接。并且,以下 同样,经由第3焊盘616与信号分割电路638连接的第7信号线800经 由节点616 (1)、 616 (2)、…以及分割信号线656 (1)、分割信号线656
(1) 、…,与输出电路(1) 628、输出电路(2) 628、…连接。
第8信号线810经由第8焊盘614、第21信号线654以及节点614 (0),与第3基准输出电路624连接。并且,以下同样,第8信号线810 经由第8焊盘614、第21信号线654以及节点614(1)、节点614(2)、…, 与输出电路(1) 628、输出电路(2) 628、…连接。
第3基准输出电路624的输出部与常时开路状态的开关658连接。 并且,第3基准输出电路624的输出部经由开关658与判定电路630连 接。
经由第9信号线820、第7焊盘612以及第24信号线624与判定电 路630的一个输入侧连接。
在判定电路630中,在比较器634的输入侧,第24信号线642与连 接了第23信号线618的判定电路630的比较器634连接,在比较器634 的输出侧,经由第25信号线640与多个输出电路628连接。
输出电路628经由第22信号线644与输出选择电路620连接,并经 由第23信号线618与判定电路630的另一输入侧连接。另外,从输出电 路628分别输出的第23信号线618作为一个布线全部短路。
详细地说,输出电路(1) 628经由第22信号线644与输出选择电 路(1) 620连接,输出电路(n+l) 628经由第22信号线644与输出选 择电路(n) 620连接。并且,输出电路(2) 628 输出电路(n) 628经 由第22信号线644与输出选择电路(1) 620 输出选择电路(n) 620中 的相互相邻的2个输出选择电路620连接。
输出选择电路620与输出端子622 —对一地连接。以下,对图6的第3实施方式的第3 IC 610和第4 IC 602的作用进 行说明。
另外,第3 IC 610和第4 IC 602是用于驱动显示装置的驱动IC。
第3 IC 610的动作与图4的第1 IC 410或图5的第2 IC 510的动作 相同,尽管未作图示,第3 IC 610具有与开关658相同的开关(开关单 元),处于常时接通状态。另外,尽管未作图示,在第3IC610内存在被 输入控制常时接通状态的开关的信号的第10焊盘,从第10焊盘输入信 号,该信号用于进行控制以使开关成为常时接通状态。
第4 IC 602的动作基本上与图4的第1 IC 410或图5的第2 IC 510 的动作相同,然而在第3基准输出电路624和判定电路630之间有开关 658 (常时开路),由于未连接,因而第3基准输出电路624生成的信号 不被传递到判定电路630。
另外,开关在第一级连接的IC (例如,第3IC610)的情况下接通, 在第2级或第2级之后连接的IC (例如,第4IC602)的情况下断开。
从外部提供的VOP信号与图4、图5和图6的信号分割电路438 — 样被输入到第4IC 602。详细地说,VOP信号经由第8焊盘614和节点 614 (0)、 614 (1)、 614 (2)、…被输入到第3基准输出电路624和多个 输出电路628。
信号分割电路638进行与图4、图5和图6的信号分割电路438相 同的动作,在节点616 (0)、节点616 (1)、节点616 (2)…通过电阻元 件对经由第9焊盘616输入来的多个GMA信号进行分割。并且,与第3 基准输出电路624和各个输出电路628对应而被分割的模拟信号被输入 到第3基准输出电路624和各个输出电路628。
第3 IC 610的第1基准输出电路424生成的REFIO信号通过节点458 和第14信号线442,从第3IC610经由第9信号线820被输出。另外, REFIO信号也可以经由与将未作图示的开关和判定电路430连接的节点 458连接的第1焊盘412 (第12焊盘)被输出。
在第3 IC 610,在第1基准输出电路424和判定电路430之间没有 第4 IC 602的开关658那样的开关,由于经由第14信号线442和节点458连接,因而第1基准输出电路424生成的REFIO信号直接被输入到判定 电路430的基准信号输入侧。
并且,第3 IC 610生成的REFIO信号经由第7焊盘612和第24信 号线642被输入到判定电路630的输入侧,直接被输入到第4 IC 602的 判定电路630的基准信号输入侧。
另外,第1基准输出电路424生成的REFIO信号和图5的第2基准 输出电路534生成的REFIO信号也可以短路。并且,开关658也可以是 二极管,以使信号不会进入,也可以不进行布线连接而完全出于开路状 态。
因此,在判定电路630中,通过将比较器634比较的结果经由第25 信号线640,将作为比较的结果的信号即判定输出信号发送到输出电路 628,来使信号反馈。
详细地说,比较器634将由输出电路628从第23信号线618所输入 的信号和从第24信号线642所输入的基准电压相比较,生成表示比较结 果的判定输出信号,将该判定输出信号在规定的定时经由第25信号线640 发送到多个输出电路628。因此,使作为判定结果的判定输出信号反馈到 多个输出电路628,根据判定输出信号,再次形成从输出电路628经由第 23信号线618将输出信号输出的反馈电路。
所谓的生成REFIO信号的IC芯片有1个,该1个IC芯片生成的 REFIO信号由其他多个IC芯片共享使用。例如,第3驱动电路600具有 第3 IC 610和第4 IC 602等20个IC芯片,在构成为LCD驱动电路的情 况下,为了将第3 IC 610生成的REFIO信号用作第4 IC 602的判定电路 630的比较器634的REFIO信号(基准信号),其他19个IC芯片作为 19个IC芯片各自的比较器的REFIO信号来使用。
并且,输出选择电路620选择从相互相邻的2个输出电路620经由 第22信号线644发送的输出信号中的任一方。然后,将输出选择电路620 所选择的输出信号发送到与该输出选择电路620 —对一对应的输出端子 622。
而且,输出选择电路620接收从输出电路628的第22信号线644发送来的输出信号。
然后,在动作时,例如,与显示装置的显示数据输出数对应的输出
电路428、 628等向显示装置输出与显示数据对应的输出,剩余的输出电 路428、 628等中的至少一方将输出电路428、 628等的输出与基准电压 相比较,将与输出电路的偏差量对应的值存储在内置于输出电路中的存 储部内,依次消除输出电路的偏差。
另外,多个输出电路628不仅可以比多个输出选择电路620多具有 l个输出电路628,还可以多具有2个以上输出电路628,因而在该情况 下,多个输出选择电路620可以变更选择对应的输出电路628。并且,多 个输出端子622是第1 IC410的焊盘,例如,连接液晶显示面板等。而 且,为了降低成本、简化制造、容易设计等,IC芯片在相同的结构、制 造工序、生产过程中进行制造、生产。并且,在1个IC芯片中可以构成 为如图5所示可输出多个基准输出信号。
如果简单地进行说明,则也可按以下进行说明。
首先,对第3IC610的动作进行说明。
当在输出期间时,基准放大器接收作为直流电压的VOP信号和GMA 信号来生成REFIO信号。
最初,把输出电路(1) 428 (可以是Chl,以下,输出电路(2) 428 可以说是Ch2、…)的输出输入到判定电路430的比较器434,与REFIO 信号相比较并进行判定。根据该结果调节Chl的输出,并在比较器中对 输出进行比较和判定。重复该动作直到没有Chl的偏差,接下来进行Ch2、 Ch3、…和其他输出的调节。在第3IC610以外的IC芯片中,对于REFIO 信号,把在第3IC610中生成的信号原样输入到比较器,进行偏差消除。
另外,在同时使用多个芯片的LCD驱动器中,由于芯片间的平均输 出偏差的差异成为重要特性,因而进行偏差消除。
如上所述,根据第1实施方式和第2实施方式,由于在1个芯片或 所有芯片中使用相同的基准电压即基准输出信号的REFIO信号来进行偏 差消除,因而不会发生芯片间的相对偏差。
并且,第1基准输出电路424的运算放大器426 (基准运算放大器)采用与输出电路428的运算放大器(输出运算放大器)相同的结构,从 而可期待消除输出运算放大器和运算放大器自身的偏差,输出相同的输 出电压。因此,不会发生由作为基准的信号即电压的偏差引起的偏差消 除功能不全。
如图5所示,在包含运算放大器的多个输出电路428的两端配置了 包含作为基准的运算放大器的第1基准输出电路424和第2基准输出电 路534,从而可在左右抵消在IC芯片上的由场所依赖引起的偏差。
并且,通过使图5的第1基准输出电路424的运算放大器426和第 2基准输出电路534的运算放大器536中的至少一方的输出信号短路来使 用,减少了作为图5的第1基准输出电路424的运算放大器426和第2 基准输出电路534的运算放大器536中的至少一方的基准的运算放大器 自身的偏差,从而还能充分获得驱动能力。
因此,利用从图5所示的第1基准输出电路424的运算放大器426 和第2基准输出电路534的运算放大器536中的至少一方输出的基准电 压来决定输出电压的精度,可使芯片间的基准电压的电位差不会直接成 为IC芯片间的平均输出偏差的差而被输出。
简单地进行表达,可抑制基准电压的芯片间的相对精度的制造上的 输出电压偏差(误差),即所谓的相对偏差。
并且,由于偏差的校正范围有限制,因而如果从图5的第1基准输 出电路424的运算放大器426和第2基准输出电路534的运算放大器536 中的至少一方输出的基准电压与各个运算放大器426、536相比偏差较大, 则超出偏差的校正范围的界限,IC芯片间的偏差不被消除而残留。
因此,如图7所示在制造上,由于同样地进行制造和生产,还可抑 制偏差以外的输出电压的偏差,可实现成本降低、生产简化、设计容易。
并且,通过共享各IC芯片的基准电压,从l个以上的多个基准电压 生成部与其他芯片连接,基准电压统一 (相同),因而可消除偏差。
而且,使用图5的第1基准输出电路424的运算放大器426和第2 基准输出电路534的运算放大器536中的至少一方,使其输出短路,从 而在IC芯片的内外全都可抵消各自的特性的差异。另外,图6的作为基准的运算放大器仅使第3IC610动作,然而还 能使作为所有IC芯片的基准的运算放大器全部动作而使其输出短路,使 其成为偏差消除用的基准信号。或者,还能从中选出包含具有作为基准 的运算放大器的第3 IC 610的若干IC芯片,使该选出的运算放大器动作, 使其输出短路来进行偏差消除。而且,包含常时断开的开关658的第4IC 602那样的IC芯片的开关可进行控制,还能成为可进行接通/断开的切换 的状态。
权利要求
1.一种偏差消除装置,其跨越驱动显示装置的多个驱动IC而构成,其特征在于,各个上述驱动IC具有比显示数据输出数多的输出电路;基准电压生成部;以及设置在各个上述输出电路中的存储部,在进行动作时,与上述显示数据输出数对应的上述输出电路向上述显示单元输出与显示数据对应的输出,剩余的上述输出电路中的至少一方将上述输出电路的输出和上述基准电压生成部相比较,把与上述输出电路的偏差量对应的值存储在上述存储部内,依次消除上述输出电路的偏差,各个上述驱动IC的基准电压生成部经由各个上述驱动IC的输出焊盘而连接。
2. —种偏差消除装置,其特征在于,该偏差消除装置具有用于驱动 装置的多个输出电路,用于在动作中针对各个输出电路可具有偏差消除 功能的装置,对上述多个输出电路进行N分割,其中N是自然数,使各方具有生 成偏差消除用的基准电压的基准电压生成部,选择上述分割单元的多个 单位,使由所选择的上述多个单位的上述基准电压生成部所生成的上述 偏差消除用的基准电压全部短路,成为其他所有电路的偏差消除用的基 准电压。
3. 根据权利要求2所述的偏差消除装置,其特征在于,该偏差消除 装置具有多个放大器,其包含用于进行增益调节的反馈元件,并根据输入信 号而输出规定的输出信号;动作对象,其通过比上述多个放大器少的输出信号的组合而进行动作;选择单元,其选择上述动作对象的动作所需要的多个上述放大器; 比较单元,其将未被上述选择单元选择的上述放大器的上述输出信 号与作为基准的基准信号相比较;以及偏差消除单元,其根据上述比较单元比较的结果,校正上述增益调 节量,消除上述放大器的偏差。
4. 根据权利要求3所述的偏差消除装置,其特征在于,上述偏差消除单元具有存储上述反馈元件数的增减数或设定数的存储单元,根据上述比较单元的比较结果,从上述存储单元中读出增减数或设 定数,根据该读出的增减数或设定数来决定增益调节量。
5. 根据权利要求4所述的偏差消除装置,其特征在于,重复上述反 馈元件数的增减直到输出信号变得适当为止。
6. 根据权利要求3 权利要求5中的任一项所述的偏差消除装置, 其特征在于,上述选择单元使用对分法检索功能,所有上述放大器可成 为未被上述选择单元选择的对象。
7. —种IC芯片,其具有多个输出电路,其特征在于,上述IC芯片 具有偏差消除功能,在进行该偏差消除时,对上述多个输出电路进行N分割,其中N是 自然数,针对各方生成偏差消除基准电压生成单元,选择该分割单位中 的1个,把利用进行了分割的单位生成的偏差消除用基准电压用作其他 单位的偏差消除基准电压。
8. —种IC芯片,其具有多个输出电路,其特征在于,上述IC芯片 具有偏差消除功能,在进行该偏差消除时,对上述多个输出电路进行N分割,其中N是 自然数,针对各方生成偏差消除基准电压生成单元,选择该分割单位中 的多个,使利用进行了分割的多个单位生成的偏差消除用基准电压全部 短路,用作其他单位的偏差消除基准电压。
9. 根据权利要求7或权利要求8所述的IC芯片,其特征在于,该 IC芯片具有多个放大器,其包含用于进行增益调节的反馈元件,并根据输入信 号而输出规定的输出信号;动作对象,其通过比上述多个放大器少的输出信号的组合而进行动作;选择单元,其选择上述动作对象的动作所需要的多个上述放大器; 比较单元,其将未被上述选择单元选择的上述放大器的上述输出信号与作为基准的基准信号相比较;以及偏差消除单元,其根据上述比较单元比较的结果,校正上述增益调 节量,消除上述放大器的偏差。
10. 根据权利要求9所述的IC芯片,其特征在于, 上述偏差消除单元具有存储上述反馈元件数的增减数或设定数的存储单元,根据上述比较单元的比较结果,从上述存储单元中读出增减数或设 定数,根据该读出的增减数或设定数来决定增益调节量。
11. 根据权利要求IO所述的IC芯片,其特征在于,重复进行上述反馈元件数的增减直到输出信号变得适当为止。
12. 根据权利要求9 权利要求11中的任一项所述的IC芯片,其特 征在于,上述选择单元使用对分法检索功能,所有上述放大器可成为未 被上述选择单元选择的对象。
13. —种驱动IC,其是驱动显示装置的多个驱动IC中的一个驱动 IC,其特征在于,该驱动IC具有比显示数据输出数多的输出电路;基准电压生成部,其根据比较用的数据生成基准电压;存储部,其设置在各个上述输出电路中;比较器,其将上述输出电路的输出和上述基准电压相比较;开关单元,其设置在上述基准电压生成部和上述比较器之间;第10焊盘,其被输入控制上述开关单元的信号;以及第12焊盘,其与将上述开关单元和上述比较器连接的节点连接,在进行动作时,与上述显示数据输出数对应的上述输出电路向上述显示装置输出与 显示数据对应的输出,剩余的上述输出电路中的至少一方将上述输出电路的输出和上述基准电压相比较,把与上述输出电路的偏差量对应的值存储在上述存储部 内,依次进行上述输出电路的偏差电压的消除。
14.根据权利要求13所述的驱动IC,其特征在于,在连接到第一 级的IC的情况下,上述开关单元接通,在连接到第2级或第2级以后的 IC的情况下,上述开关单元断开。
全文摘要
本发明提供一种即使在电容元件或电阻元件与运算放大器的外部连接的情况下也能消除偏差,并且还可在消除偏差的动作中进行信号输出的偏差消除装置、IC芯片以及驱动IC。具有包含多个输出电路(428、628)的IC芯片(602、610)(也存在其他IC芯片),IC芯片(602、610)具有偏差消除功能。在该偏差消除时,对多个输出电路(428、628)进行N分割(N是自然数),由第1基准输出电路(424)生成偏差消除用的REFIO信号(基准信号)。然后,选择该分割单位(以IC芯片作为1个单位)中的一个,将利用所分割的单位生成的偏差消除用的基准信号用作其他单位的偏差消除用的基准信号。
文档编号G09G3/20GK101290739SQ20081008292
公开日2008年10月22日 申请日期2008年3月7日 优先权日2007年4月19日
发明者樋口钢儿 申请人:冲电气工业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1