扫描驱动器及使用该扫描驱动器的有机发光显示器的制造方法

文档序号:2545657阅读:166来源:国知局
扫描驱动器及使用该扫描驱动器的有机发光显示器的制造方法
【专利摘要】本实用新型提供一种扫描驱动器及使用该扫描驱动器的有机发光显示器,该扫描驱动器包括:多个接收具有相反相位的第一时序时钟线的信号和第二时序时钟线的信号的级联结构,级联结构依次产生输出信号,其中每个级联结构包括:与起始信号线或前一级联结构的扫描输出线相连的第一晶体管;与第二时序时钟线及扫描输出线相连的第二晶体管;与电源高电平VGH相连的第三晶体管;与电源低电平VGL及第三晶体管的输出端相连的第四晶体管;与电源高电平VGH及扫描输出线相连的第五晶体管;连接于第一晶体管输出端和扫描输出线之间的第一电容器。通过在M1的输出端及扫描输出线之间增加第一电容器C1,阻止了M2微导通,从而减少了扫描驱动器的反向电流,减小功耗。
【专利说明】扫描驱动器及使用该扫描驱动器的有机发光显示器

【技术领域】 [0001]
[0002] 本实用新型涉及有机发光管显示器,特别是涉及一种能够减少扫描驱动器功耗的 扫描驱动器及使用该扫描驱动器的有机发光显示器。

【背景技术】 [0003]
[0004] 有机发光显示器中所使用的发光器件为有机发光二极管(Organic Light-Emitting Diode,简称0LED)。相比现在的主流平板显示技术薄膜晶体管(Thin Film Transistor,简称TFT)液晶显示器,0LED具有高对比度,广视角,低功耗,体积更薄等优点, 有望成为继LCD之后的下一代平板显示技术,是目前平板显示技术中受到关注最多的技术 之一。现有扫描驱动电路由多个晶体管、起始信号线IN,时序时钟线CLK1、CLK2,电源高电 平VGH和电源低电平VGL组成。当时序时钟线CLK1、CLK2发生跳变时,由于晶体管存在寄 生电容,会造成该电路产生微弱的反向电流。因此当整个屏体N行共同工作时,会产生几毫 安甚至更高的反向电流,使得屏体显示不均,且功耗过高。
[0005] 实用新型内容
[0006] 针对传统技术中存在的扫描驱动器功耗过高的问题,提供一种减少0LED显示器 扫描驱动器的反向电流的装置。
[0007] -种扫描驱动器包括:多个接收具有相反相位的第一时序时钟线的信号和第二时 序时钟线的信号的级联结构,级联结构依次产生输出信号,其中每个级联结构包括:与起始 信号线或前一级联结构的扫描输出线相连的第一晶体管,第一晶体管包括与第一时序时钟 线相连的栅极;与第二时序时钟线及扫描输出线相连的第二晶体管,第二晶体管包括与第 一晶体管的输出端相连的栅极;与电源高电平VGH相连的第三晶体管,第三晶体管包括与 第二晶体管的输出端相连的栅极;与电源低电平VGL及第三晶体管的输出端相连的第四 晶体管,第四晶体管包括第一时序时钟线相连的栅极;与电源高电平VGH及扫描输出线相 连的第五晶体管,第五晶体管包括与第四晶体管的输出端及第三晶体管的输出端相连的栅 极;连接于第一晶体管输出端和扫描输出线之间的第一电容器。
[0008] 优选地,每个级联结构还包括:连接于第一晶体管输出端和固定电位之间的第二 电容器。
[0009] 优选地,固定电位为电源低电平VGL。
[0010] 优选地,固定电位为电源高电平VGH。
[0011] 优选地,奇数级联结构的第一时钟端与第一时序时钟线相连,第二时钟端与第二 时序时钟线相连,偶数级联结构的第一时钟端与第二时序时钟线相连,第二时钟端与第一 时序时钟线相连。
[0012] 优选地,晶体管为双向PM0S管或双向P型薄膜场效应晶体管。
[0013] 一种有机发光显示器,包括:与数据线和扫描输出线连接的像素阵列;向数据线 提供数据信号的数据驱动器;向扫描输出线提供扫描信号的扫描驱动器;向扫描驱动器提 供时序信号及电源高电平VGH和电源低电平VGL的时序驱动器。
[0014] 本实用新型具有以下有益效果:通过在Ml的输出端及扫描输出线之间增加第一 电容器C1,使得第一电容器Cl在第二时序时钟线发生跳变时,阻止M2微导通,从而减少了 扫描驱动器的反向电流,减小功耗,改善了屏体的显示品质。

【专利附图】

【附图说明】 [0015]
[0016] 图1为本实用新型有机发光显示器实施例的电路图;
[0017] 图2为有机发光显示器中像素显示单元的电路图;
[0018] 图3为本实用新型扫描驱动器的电路图;
[0019] 图4为图3中级联结构1第一实施例的电路图;
[0020] 图5为图4级联结构1在一帧内的电路时序图;
[0021] 图6为图3中级联结构1第二实施例的电路图;
[0022] 图7为图3中级联结构1第三实施例的电路图。

【具体实施方式】 [0023]
[0024] 图1为本实用新型有机发光显示器实施例的电路图,如图1所示,该有机发光显示 器包括向数据线提供数据信号的数据驱动器110、依次向扫描输出线提供扫描信号的扫描 驱动器111、向扫描驱动器111提供时序信号和电源高电平VGH、电源低电平VGL的时序控 制器112以及多个像素的显示单元113。扫描驱动电路的作用是依次产生提供给显示面板 扫描信号以驱动显示面板中的像素。
[0025] 图2为有机发光显示器中像素显示单元的电路图,如图2所示,该像素电路中包括 晶体管T1、晶体管T2、电容C0。其中T1的栅极与扫描驱动器的扫描输出线相连,T1的源极 与数据驱动器的数据线相连。电容C0-端与固定电源相连,另一端与T1的漏极相连。T2 的栅极与T1的漏极相连,其源极与固定电源相连,漏极与0LED相连。
[0026] 该电路的工作原理为:扫描驱动器通过扫描输出线向T1提供扫描信号,数据驱动 器向T1提供数据信号,当T1导通时,数据电压传输到T2栅极,TFT T2产生相应的电流流向 0LED,从而使得0LED发光。
[0027] 扫描驱动器111采用以下实施例中的扫描驱动器。
[0028] 图3为本实用新型扫描驱动器的电路图,如图3所示,扫描驱动器中包括多个级联 结构,每个级联结构均与具有相反相位的时序时钟线CLK1和CLK2连接,每个级联结构依次 产生输出信号至扫描输出线S1至SN。
[0029] 优选地,奇数级联结构的第一时钟端与第一时序时钟线相连,第二时钟端与第二 时序时钟线相连,偶数级联结构的第一时钟端与第二时序时钟线相连,第二时钟端与第一 时序时钟线相连。
[0030] 或奇数级联结构的第一时钟端与第二时序时钟线相连,第二时钟端与第一时序时 钟线相连,偶数级联结构的第一时钟端与第一时序时钟线相连,第二时钟端与第二时序时 钟线相连。
[0031] 图4为图3中级联结构1第一实施例的电路图,如图4所示,级联结构1中包括 第一晶体管Ml、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第一电容器 C1、起始信号线IN、第一时序时钟线CLK1、第二时序时钟线CLK2、电源高电平VGH以及电源 低电平VGL。
[0032] 其中,第一晶体管Ml的栅极与第一时序时钟线CLK1相连,Ml的源极与起始信号线 IN相连,漏极与第二晶体管M2的栅极连接。第二晶体管M2的源极与第二时序时钟线CLK2 相连,漏极与扫描输出线相连。第三晶体管M3的栅极与第二晶体管的漏极相连,源极与电 源高电平VGH相连,漏极与第四晶体管M4的源极相连。第四晶体管M4的栅极与第一时序 时钟线CLK1相连,源极与M3的漏极相连,M4的漏极与电源低电平VGL相连。第五晶体管 M5的栅极与M4的源极相连,M5的源极与电源高电平VGH相连,M5的漏极与扫描输出线相 连。第一电容器C1 一端连接于Ml的漏极,另一端连接于扫描输出线。
[0033] 优选地,晶体管M1、M2、M3、M4、M5采用双向PM0S管或双向P型薄膜场效应晶体管, 其源极与漏极可互换。
[0034] 图5为图4级联结构在一帧内的电路时序图,如图5所示,IN为起始信号线的时 序图,CLK1为第一时序时钟线的时序图,CLK2为第二时序时钟线的时序图,N1为Ml的输出 端的时序图,S1至SN分别为级联结构1至级联结构η扫描输出线信号的时序图。级联结 构1的电路的工作原理为:
[0035] 当起始信号线IN信号跳变为低电平、CLK1为低电平、CLK2为高电平时,Ml导通, 其输出电压N1为低电平VGL+Vth (Vth为Ml的阈值电压绝对值)。电容C1被充电。M2的 栅极为低电平,源极为高电平,因此M2导通,从而S1输出高电平。同时由于CLK1为低电平, M4也导通并输出低电平至M5的栅极,从而导致M5导通,因此M5输出高电平VGH至S1。
[0036] 当起始信号线IN信号跳变为高电平,CLK1为高电平,CLK2为低电平时,Ml截止。 当CLK2为高电平时,N1由于电容C1放电能够暂时保持低电平VGL+Vth (Vth为Ml的阈值 电压绝对值),M2保持导通状态;当CLK2从高变为低电平时,由于电容Cl的耦合作用,N1端 电压从VGL+Vth下降为2VGL+Vth (Vth为Ml的阈值电压绝对值),M2依然保持导通状态, 因此M2的漏极输出低电平至S1。M3的栅极为低电平,源极为高电平VGH,因此M3导通并输 出高电平。导致M5的栅极为高电平,使得M5截止。因此可保持S1输出稳定的低电平。
[0037] 当起始信号线IN继续保持高电平,而CLK1为低电平,CLK2为高电平时,Ml导通, N1端变为高电平,C1再次被充电。M2的栅极变为高电平导致截止。而M4由于CLK1变为 低电平而被导通,并输出低电平至M5的栅极。M5被导通,并输出高电平VGH至S1。当CLK1 为高电平,CLK2为低电平时,Ml截止,N1端保持高电平因此M2也截止。且由于C1放电阻 止了 M2微导通。CLK1为高电平,M4截止。M4漏极保持低电压,因此M5继续保持导通,S1 继续输出高电平。
[0038] 以此类推,当起始信号线IN在一帧内保持高电平时,S1持续输出高电平。
[0039] 当电容C1不存在时,CLK1变为高电平后,Ml截止,N1端电压会迅速下降。M2中 存在寄生电容,因此会导致CLK2在从高电平变为低电平的过程中,M2微导通,M5本来就导 通,于是出现从VGH到OUT端,OUT端再到CLK2的反向电流。当多个级联结构共同工作时, 会产生几毫安甚至更高的反向电流,CLK2和CLK1的低电位会抬高,造成扫描驱动器功耗过 大,使得屏体显示不均,严重影响屏体的显示品质。
[0040] 当电容C1存在时,Ml截止后,电容C1能够维持N1端的原来的高电位,从而防止 了 M2的微导通,减小了扫描驱动器的功耗,改善了屏体的显示品质。
[0041] 优选地,晶体管为双向PM0S管或双向P型薄膜场效应晶体管。
[0042] 同理,级联结构2至级联结构η依次接收前一接连结构扫描输出线的信号,其时序 图跳变如图5所7]^。
[0043] 在本实施例的技术方案中,通过在Ml的输出端及扫描输出线之间增加第一电容 器C1,使得第一电容器Cl在第二时序时钟线发生跳变时,阻止M2微导通,从而减少了扫描 驱动器的反向电流,减小功耗,改善了屏体的显示品质。
[0044] 图6为图3中级联结构1第二实施例的电路图,该电路还包括连接于第一晶体管 Ml输出端和固定电位之间的第二电容器C2。
[0045] 该固定电位为电源低电平VGL。
[0046] 在本实施例的技术方案中,第二电容器C2能够进一步保持N1端的电压稳定,且使 得第一电容器C1的电压差最小,漏电量最少。
[0047] 图7为图3中级联结构1第三实施例的电路图,该电路还包括连接于第一晶体管 Ml输出端和固定电位之间的第二电容器C2。
[0048] 该固定电位为电源高电平VGH。
[0049] 在本实施例的技术方案中,第二电容器C2能够进一步保持N1端的电压稳定,且使 得第一电容器C1的电压差最小,漏电量最少。
[0050] 在本实用新型有机发光显示器另一实施例中,该有机发光显示器包括向数据线提 供数据信号的数据驱动器、依次向扫描输出线提供扫描信号的扫描驱动器、向扫描驱动器 提供时序信号和电源高电平VGH、电源低电平VGL的时序控制器以及多个像素的显示单元。 扫描驱动电路的作用是依次产生提供给显示面板扫描信号以驱动显示面板中的像素。
[0051] 其中扫描驱动器中包括多个级联结构,每个级联结构均与具有相反相位的时序时 钟线CLK1和CLK2连接,每个级联结构依次产生输出信号至扫描输出线S1至SN。
[0052] 其中每个级联结构具体包括第一晶体管Ml、第二晶体管M2、第三晶体管M3、第四 晶体管M4、第五晶体管M5、第一电容器C1、起始信号线IN、第一时序时钟线CLK1、第二时序 时钟线CLK2、电源高电平VGH以及电源低电平VGL。
[0053] 优选地,奇数所述级联结构的第一时钟端与第一时序时钟线相连,第二时钟端与 第二时序时钟线相连,偶数级联结构的第一时钟端与第二时序时钟线相连,第二时钟端与 第一时序时钟线相连。
[0054] 优选地,晶体管为双向PM0S管或双向P型薄膜场效应晶体管。
[0055] 具体电路结构与上述实施例相同,在此不再赘述。
[0056] 在本实施例的技术方案中,通过在Ml的输出端及扫描输出线之间增加第一电容 器C1,使得第一电容器C1在第二时序时钟线发生跳变时,阻止M2微导通,从而减少了扫描 驱动器的反向电流,减小功耗,改善了屏体的显示品质。
[0057] 在本实用新型有机发光显示器另一实施例中,该有机发光显示器包括向数据线提 供数据信号的数据驱动器、依次向扫描输出线提供扫描信号的扫描驱动器、向扫描驱动器 提供时序信号和电源高电平VGH、电源低电平VGL的时序控制器以及多个像素的显示单元。 扫描驱动电路的作用是依次产生提供给显示面板扫描信号以驱动显示面板中的像素。
[0058] 其中扫描驱动器中包括多个级联结构,每个级联结构均与具有相反相位的时序时 钟线CLK1和CLK2连接,每个级联结构依次产生输出信号至扫描输出线S1至SN。
[0059] 其中每个级联结构具体包括第一晶体管Ml、第二晶体管M2、第三晶体管M3、第四 晶体管M4、第五晶体管M5、第一电容器C1、起始信号线IN、第一时序时钟线CLK1、第二时序 时钟线CLK2、电源高电平VGH以及电源低电平VGL。该电路还包括连接于第一晶体管Ml输 出端和固定电位之间的第二电容器C2。该固定电位为电源低电平VGL。
[0060] 具体电路结构与上述实施例相同,在此不再赘述。
[0061] 在本实施例的技术方案中,第二电容器C2能够进一步保持N1端的电压稳定,且使 得第一电容器C1的电压差最小,漏电量最少。
[0062] 在本实用新型有机发光显示器另一实施例中,该有机发光显示器包括向数据线提 供数据信号的数据驱动器、依次向扫描输出线提供扫描信号的扫描驱动器、向扫描驱动器 提供时序信号和电源高电平VGH、电源低电平VGL的时序控制器以及多个像素的显示单元。 扫描驱动电路的作用是依次产生提供给显示面板扫描信号以驱动显示面板中的像素。
[0063] 其中扫描驱动器中包括多个级联结构,每个级联结构均与具有相反相位的时序时 钟线CLK1和CLK2连接,每个级联结构依次产生输出信号至扫描输出线S1至SN。
[0064] 其中每个级联结构具体包括第一晶体管Ml、第二晶体管M2、第三晶体管M3、第四 晶体管M4、第五晶体管M5、第一电容器C1、起始信号线IN、第一时序时钟线CLK1、第二时序 时钟线CLK2、电源高电平VGH以及电源低电平VGL。该电路还包括连接于第一晶体管Ml输 出端和固定电位之间的第二电容器C2。该固定电位为电源高电平VGH。
[0065] 具体电路结构与上述实施例相同,在此不再赘述。
[0066] 在本实施例的技术方案中,第二电容器C2能够进一步保持N1端的电压稳定,且使 得第一电容器C1的电压差最小,漏电量最少。
[0067] 应说明的是:以上实施例仅用以说明本实用新型而非限制,本实用新型也并不仅 限于上述举例,一切不脱离本实用新型的精神和范围的技术方案及其改进,其均应涵盖在 本实用新型的权利要求范围中。
【权利要求】
1. 一种扫描驱动器,包括: 多个接收具有相反相位的第一时序时钟线的信号和第二时序时钟线的信号的级联结 构,所述级联结构依次产生输出信号,其中每个所述级联结构包括: 与起始信号线或前一所述级联结构的扫描输出线相连的第一晶体管,所述第一晶体管 包括与所述第一时序时钟线相连的栅极; 与所述第二时序时钟线及所述扫描输出线相连的第二晶体管,所述第二晶体管包括与 所述第一晶体管的输出端相连的栅极; 与电源高电平VGH相连的第三晶体管,所述第三晶体管包括与所述第二晶体管的输出 端相连的栅极; 与电源低电平VGL及所述第三晶体管的输出端相连的第四晶体管,所述第四晶体管包 括所述第一时序时钟线相连的栅极; 与电源高电平VGH及扫描输出线相连的第五晶体管,所述第五晶体管包括与所述第四 晶体管的输出端及所述第三晶体管的输出端相连的栅极; 连接于所述第一晶体管输出端和所述扫描输出线之间的第一电容器。
2. 根据权利要求1所述的扫描驱动器,其特征在于,每个所述级联结构还包括: 连接于所述第一晶体管输出端和固定电位之间的第二电容器。
3. 根据权利要求2所述的扫描驱动器,其特征在于,所述固定电位为电源低电平VGL。
4. 根据权利要求2所述的扫描驱动器,其特征在于,所述固定电位为电源高电平VGH。
5. 根据权利要求1所述的扫描驱动器,其特征在于,奇数所述级联结构的第一时钟端 与所述第一时序时钟线相连,第二时钟端与所述第二时序时钟线相连,偶数所述级联结构 的第一时钟端与所述第二时序时钟线相连,第二时钟端与所述第一时序时钟线相连。
6. 根据权利要求1至5所述的扫描驱动器,其特征在于,所述晶体管为双向PMOS管或 双向P型薄膜场效应晶体管。
7. -种有机发光显不器,包括: 与数据线和扫描输出线连接的像素阵列; 向所述数据线提供数据信号的数据驱动器; 权利要求1至6任一所述的向所述扫描输出线提供扫描信号的扫描驱动器; 向所述扫描驱动器提供时序信号及电源高电平VGH和电源低电平VGL的时序驱动器。
【文档编号】G09G3/32GK203849978SQ201320861691
【公开日】2014年9月24日 申请日期:2013年12月25日 优先权日:2013年12月25日
【发明者】胡思明, 朱晖, 黄秀颀, 高孝裕 申请人:昆山工研院新型平板显示技术中心有限公司, 昆山国显光电有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1