一种液晶面板的制作方法

文档序号:13982229阅读:162来源:国知局
一种液晶面板的制作方法

本发明涉及液晶显示领域,特别是涉及一种液晶面板。



背景技术:

液晶面板(liquidcrystaldisplay,lcd)具有机身薄、省电、无辐射等众多优点,得到了广泛地应用,如:液晶电视、移动电话、个人数字助理(pda)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。

随着液晶面板技术的发展,液晶面板采用多畴(multipledomain)显示技术来提升产品的显示能力,目前常见的是4domain和8domain显示技术。而多畴显示技术需要使用多个薄膜晶体管(tft)来分别控制像素单元中的主像素区域和从像素区域的电压,其中,主像素区域和从像素区域分别对应多个畴的液晶分子。

当对多畴液晶面板进行光配相的过程中,由于主像素区域和从像素区域的电压不同,从而使得液晶旋转配相形成的初始液晶角度不同,进而容易出现配相紊乱的情况,从而影响液晶面板的显示。



技术实现要素:

本发明主要解决的技术问题是提供一种液晶面板,能够降低液晶面板光配相过程中发生配相紊乱的情况。

为解决上述技术问题,本发明采用的一个技术方案是:提供一种液晶面板,该液晶面板包括阵列基板,该阵列基板包括:多条扫描线、与多条扫描线交叉设置的多条数据线、与多条数据线同层设置的多条公共电极线、以及由多条扫描线与多条数据线限定的多个像素单元,每个像素单元包括主像素区域和从像素区域;其中,当对液晶面板进行光配相时,控制公共电极线输入的电压与数据线输入的电压相等、扫描线输入的电压大于像素单元中各薄膜晶体管的开启电压,以使主像素区域和从像素区域具有相同的电压。

本发明的有益效果是:本发明的液晶面板通过在进行光配相过程中,控制公共电极线输入的电压与数据线输入的电压相等、扫描线输入的电压大于像素单元中各薄膜晶体管的开启电压,以使主像素区域和从像素区域具有相同的电压。通过上述方式,本发明能够降低液晶面板光配相过程由于不同压差导致配相紊乱的情况,提高液晶面板光配相的稳定性及其配相能力。

附图说明

图1是本发明实施例的液晶面板的结构示意图;

图2是图1所示的液晶面板中阵列基板中的像素单元的电路示意图;

图3是图1所示的液晶面板中阵列基板中的像素单元的结构示意图;

图4是图1所示的液晶面板中施加的电压的示意图。

具体实施方式

在说明书及权利要求书当中使用了某些词汇来指称特定的组件,所属领域中的技术人员应可理解,制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的基准。下面结合附图和实施例对本发明进行详细说明。

图1是本发明实施例的液晶面板的结构示意图。如图1所示,液晶面板包括阵列基板1、与阵列基板1相对设置的彩膜基板2以及夹持于阵列基板1和彩膜基板2之间的液晶层3。

彩膜基板2包括玻璃基板21和设置在玻璃基板21上的公共电极层22,其中,公共电极层22由整面的氧化铟锡(ito)制成。

请一并参考图2和图3,图2是图1所示的液晶面板中阵列基板中像素单元的电路示意图,图3是图1所示的液晶面板中阵列基板中像素单元的结构示意图。如图2和图3所示,阵列基板1包括互相垂直交叉的多条扫描线gate和多条数据线date、与多条数据线date同层设置的多条公共电极线acom、以及由多条扫描线gate和多条数据线date限定的多个像素单元11,每个像素单元11包括主像素区域111和从像素区域112。

主像素区域111包括主薄膜晶体管t1和主像素电极a1。其中,主薄膜晶体管t1的栅极与扫描线gate连接,主薄膜晶体管t1的源极与数据线date连接,主薄膜晶体管t1的漏极与主像素电极a1连接。

其中,主像素电极a1和彩膜基板2中的公共电极层22之间形成第一液晶电容clc1。也就是说,主薄膜晶体管t1的漏极与第一液晶电容clc1的一端连接,第一液晶电容clc1的另一端与公共电极层22中的公共电极线cfcom连接。

从像素区域112包括从薄膜晶体管t2、共享薄膜晶体管t3和从像素电极a2。其中,从薄膜晶体管t2的栅极与扫描线gate连接,从薄膜晶体管t2的源极与数据线date连接,从薄膜晶体管t2的漏极与从像素电极a2、共享薄膜晶体管t3的源极连接,共享薄膜晶体管t3的栅极与扫描线gate连接,共享薄膜晶体管t3的漏极与公共电极线acom连接。

其中,从像素电极a2和彩膜基板2中的公共电极层22之间形成第二液晶电容clc2。也就是说,从薄膜晶体管t2的漏极与第二液晶电容clc2的一端连接,第二液晶电容clc2的另一端与公共电极层22中的公共电极线cfcom连接。

在本实施例中,主像素区域111和从像素区域112各自对应四个畴的液晶分子。在其它实施例中,主像素区域111和从像素区域112也可以各自对应不同于四个畴的多个畴的液晶分子。

在本实施例中,当对液晶面板进行光配相时,控制公共电极线acom输入的电压与数据线date输入的电压相等,扫描线gate输入的电压大于像素单元11中各薄膜晶体管的开启电压,从而使得主像素区域111和从像素区域112具有相同的电压。

具体来说,当对液晶面板进行光配相时,提供给扫描线gate的电压大于主薄膜晶体管t1、从薄膜晶体管t2、共享薄膜晶体管t3的开启电压vth,从而使得主薄膜晶体管t1、从薄膜晶体管t2、共享薄膜晶体管t3均处于打开状态,也即三个薄膜晶体管中通过沟道隔离的源极和漏极时刻处于短路状态。当提供给公共电极线acom和数据线data的电压为相同的正电压时,则主像素区域111和从像素区域112的电压处于同一电平,从而确保了光配相过程中主像素区域111和从像素区域112与彩膜基板2的公共电极层22之间的压差相同,进而使得主像素区域111和从像素区域112分别与彩膜基板2上的公共电极层22形成的第一液晶电容clc1和第二液晶电容clc2的容值相同,从而能够降低现有技术中液晶面板光配相过程由于不同压差导致配相紊乱的情况,提高液晶光配相的稳定性及其配相能力。

在本实施例中,阵列基板1进一步包括设于多条数据线data和公共电极线acom上的多条dbs(datalinebmless)公共电极线dcom,多条dbs公共电极线dcom经由过孔与对应的公共电极线acom电连接。

优选地,多条dbs公共电极线dcom和多条数据线data对应设置,dbs公共电极线dcom的宽度大于数据线data的宽度,其中,dbs公共电极线dcom由氧化铟锡(ito)制成。可以理解的是,在液晶面板正常工作时,这些dbs公共电极线dcom形成的电场可以使液晶分子保持不偏转的状态,从而起到遮光的目的,进而能够节省液晶面板中数据线对应位置处的黑色矩阵,增大开口率。

优选地,多条dbs公共电极线dcom与多个像素单元11同层且间隔设置。具体来说,像素单元11包括依序重复排列的红色像素单元r、绿色像素单元g和蓝色像素单元b,dbs公共电极线dcom分别设置在红色像素单元r和绿色像素单元g之间、绿色像素单元g和蓝色像素单元b之间、蓝色像素单元b和红色像素单元r之间。

在本实施例中,当对液晶面板进行光配相时,由于dbs公共电极线dcom经由过孔与对应的公共电极线acom电连接,则dbs公共电极线dcom的电压与主像素区域111、从像素区域112的电压处于同一电平,进而使得dbs公共电极线dcom、主像素区域111和从像素区域112与彩膜基板2的公共电极层22之间的压差相同,从而能够进一步提高液晶面板光配相的稳定性及其配相能力。

请一并参考图4,图4是图1所示的液晶面板中施加的电压的示意图。如图4所示,当对液晶面板进行光配相时,施加在数据线data上的电压为vdata,施加在公共电极线acom上的电压为vacom,其中vdata=vacom。

由于dbs公共电极线dcom经由过孔与公共电极线acom电连接,从而使得dbs公共电极线dcom上的电压vdcom=vacom。

由于扫描线gate的电压大于主薄膜晶体管t1、从薄膜晶体管t2、共享薄膜晶体管t3的开启电压vth,从而使得主像素区域111和从像素区域112的电压相等,也即vmain-pixel=vsub-pixel=vacom。

由于彩膜基板2的公共电极层22的电压vcfcom为恒定电压值,从而使得主像素区域111、从像素区域112、dbs公共电极线dcom与公共电极层22的压差相同。

本发明的有益效果是:本发明的液晶面板通过在进行光配相时,控制公共电极线输入的电压与数据线输入的电压相等、扫描线输入的电压大于像素单元中各薄膜晶体管的开启电压,以使主像素区域和从像素区域具有相同的电压。通过上述方式,本发明能够降低液晶面板光配相过程由于不同压差导致配相紊乱的情况,提高液晶光配相的稳定性及其配相能力。

以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1