显示面板及其制作方法

文档序号:8281583阅读:254来源:国知局
显示面板及其制作方法
【专利说明】
【技术领域】
[0001]本发明系关于一种显示面板及其制作方法,尤指一种可实现出窄边框设计的显示面板及其制作方法。
【【背景技术】】
[0002]请参考图1。图1绘示了现有显示面板的示意图。如图1所示,现有显示面板I包括阵列基板10,其中阵列基板10具有用以显示的主动区1A以及位于主动区1A之外侧的周边区10P。主动区1A内设置有画素阵列12用以提供显示画面,而周边区1P则设置有栅极走线14。一般而言,栅极走线14系设置于主动区1A的左右两相对侧的周边区10P,其中栅极走线14的一端系与画素阵列12电性连接,而栅极走线14的另一端延伸至主动区1A的下侧的周边区1P而与驱动芯片16电性连接,藉此驱动芯片16可经由栅极走线14将栅极驱动信号提供至画素阵列12。由上述可知,现有显示面板I的周边区1P必须具有足够的面积以容纳栅极走线14的设置,特别是对于高解析度的显示面板I而言,由于栅极走线14的数目较多,因此位于主动区1A的两侧的周边区1P需要更大的面积才足以容纳栅极走线14的设置。因此,现有显示面板I无法实现出窄边框设计。

【发明内容】

[0003]本发明的目的的一在于提供一种显示面板及其制作方法,以缩减周边区的面积并避免主动区的漏光问题。
[0004]本发明的一实施例提供一种显示面板,包括一阵列基板、一画素阵列、多条第一信号线、多条第二信号线、多条连接走线、一对向基板、一图案化遮光层、多条信号转接导线、一透明导电屏蔽层,以及一显示介质层。阵列基板具有一主动区以及一周边区。画素阵列设置于阵列基板上并位于主动区内,其中画素阵列包括多个次画素,且各次画素包括至少一薄膜晶体管元件。第一信号线设置于阵列基板上并位于主动区内,其中第一信号线系沿一第一方向延伸并与薄膜晶体管元件电性连接。第二信号线设置于阵列基板上并位于主动区内,其中第二信号线系沿一第二方向延伸并与薄膜晶体管元件电性连接。连接走线设置于阵列基板上并位于周边区内。对向基板与阵列基板相对设置。图案化遮光层设置于对向基板上。信号转接导线设置于对向基板上,其中信号转接导线分别与第一信号线电性连接以及分别与连接走线电性连接。透明导电屏蔽层设置于对向基板上对应于阵列基板的主动区。显示介质层设置于阵列基板与对向基板之间。
[0005]本发明的另一实施例提供一种制作显示面板的方法,包括下列步骤。提供一阵列基板,阵列基板具有一主动区以及一周边区。于阵列基板上的主动区内形成一画素阵列,其中画素阵列包括多个次画素,且各次画素包括至少一薄膜晶体管元件。于阵列基板上的主动区内形成多条第一信号线与多条第二信号线,其中第一信号线与第二信号线系与薄膜晶体管元件电性连接。于阵列基板的周边区内形成多条连接走线。提供一对向基板。于对向基板上形成一图案化遮光层。于对向基板上形成多条信号转接导线。于对向基板上形成一透明导电屏蔽层。接合对向基板与阵列基板,并使信号转接导线分别与第一信号线电性连接以及分别与连接走线电性连接。于阵列基板与对向基板之间形成一显示介质层。
[0006]本发明的显示面板利用设置于对向基板上的信号转接导线作为阵列基板的主动区内的信号线与周边区的驱动芯片之间的连接媒介,可以大幅缩减周边区的连接走线的数目,因此可缩减周边区的面积而实现出窄边框设计。此外,本发明的显示面板利用设置于对向基板上的透明导电屏蔽层,可以有效屏蔽设置于对向基板上的信号转接导线在传递信号时产生的电场,因此可以避免漏光问题。
【【附图说明】】
[0007]图1绘示了现有显示面板的示意图。
图2至图10绘示了本发明的一实施例的制作显示面板的方法示意图。
图11为本实施例的显示面板与对照实施例的显示面板在暗态显示下的穿透率的模拟结果。
【符号说明】
[0008]I显示面板10阵列基板 1A主动区1P周边区
12画素阵列14栅极走线 16驱动芯片30阵列基板 30A主动区30P周边区
32画素阵列SLl第一信号线
SL2第二信号线SP次画素
T薄膜晶体管元件GL栅极线
DL数据线LI第一方向
L2第二方向G栅极
GI栅极绝缘层SE半导体层
S源极D漏极
34保护层Z垂直投影方向
PE画素电极CE共通电极
Clc液晶电容36介电层
TH接触洞BE分支电极
ST狭缝30P1第一接触区
30P2第二接触区30P3第三接触区
Xl连接端381第一层导线
382第二层导线383第三层导线
40连接走线40X1第一连接端
40X2第二连接端401第一层导线
402第二层导线403第三层导线
50对向基板52图案化遮光层
54信号转接导线54X1第一连接端 54X2第二连接端56平坦层
56H开口581第一间隔物
582第二间隔物583第三间隔物
60透明导电屏蔽层60G缺口
62第一透明连接垫64第二透明连接垫
66显不介质层68驱动芯片
100显示面板A曲线
B曲线
【【具体实施方式】】
[0009]为使熟悉本发明所属技术领域的一般技艺者能更进一步了解本发明,下文特列举本发明的较佳实施例,并配合所附图式,详细说明本发明的构成内容及所欲达成的功效。在以下的叙述中,关于上下左右前后等方向性的描述是为方便实施例的具体说明,并非用以限制本发明。
[0010]请参考图2至图10。图2至图10绘示了本发明的一实施例的制作显示面板的方法示意图,其中图2与图7绘示了本实施例的显示面板的上视图,图3绘示了本实施例的画素阵列的示意图,图4与图8绘示了本实施例的次画素的剖面示意图,图5与图9绘示了本实施例的周边区的第一接触区的剖面示意图,图6与图10绘示了本实施例的周边区的第二接触区与第三接触区的剖面示意图。如图2至图6所示,首先提供阵列基板30。阵列基板30可包括透光基板例如玻璃基板、石英基板或塑胶基板,但不以此为限。此外,阵列基板30可为硬式基板或可挠式基板。阵列基板30具有主动区30A以及周边区30P。周边区30P系设置于主动区30A的至少一侧,例如一侧、两侧、三侧或四侧。在本实施例中,周边区30P实质上系环绕主动区30A,但不以此为限。接着,于阵列基板30上的主动区30A内形成画素阵列32,以及于阵列基板30上形成多条第一信号线SLl与第二信号线SL2,分别与画素阵列32电性连接。如图3与图4所示,画素阵列32包括多个次画素SP,其中各次画素SP包括至少一薄膜晶体管元件T,设置于阵列基板30上并位于主动区30A内,其中第一信号线SLl与第二信号线SL2系与薄膜晶体管元件T电性连接。在本实施例中,第一信号线SLl可包括多条栅极线GL,沿第一方向LI延伸且实质上彼此平行排列,且第二信号线SL2可包括多条数据线DL沿第二方向L2延伸且实质上彼此平行,其中栅极线GL与数据线DL彼此交错。在
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1