可编程的集成电路的制作方法

文档序号:6330239阅读:354来源:国知局
专利名称:可编程的集成电路的制作方法
技术领域
本实用新型涉及初级端调节(PSR)电源和PSR控制器集成电路,尤其涉及一种可 编程的集成电路。
背景技术
图1 (现有技术)是初级端调节恒流/恒压(PSR CC/CV)反激式电源1的方框图。 输入端2和3上的交流(AC) 110-240伏线电压通过全波桥式整流器4和相关的平滑电容5 整流,以便在第一和第二输入节点6和7之间提供整流和平滑后的近似直流电压。在第一 输入节点6上的电压值本文中还称为"输入线电压"或"线输入电压"(VIN)。 电源1通过重复地关闭和打开一个开关进行操作。在所示的例子中,开关是双极 型晶体管8。关闭开关8使得初级电流从节点6流出,经变压器23的初级线圈9、开关8,经 PSR CC/CV控制器集成电路11内部的另一个开关(未示出)进入PSR CC/CV控制器集成 电路的端子10,并且从PSR CC/CV控制器集成电路11的接地端12到第二输入节点7。当 开关8闭合时,流过初级线圈9的电流使得能量存储在变压器23中。当开关8打开时,存 储的能量以脉冲电流的形式传递到电源的输出,该脉冲电流流过变压器23的次级线圈13 和二极管14。输出电容15跨接在电源的输出端16和17。电流脉冲对电容15充电。在恒 压(CV)模式中的稳态操作中,开关8以电容15上的输出电压V0UT基本恒定保持在需要的 调节输出电压处的方式进行迅速地打开和关闭。输出电压VOUT与辅助线圈18二端的电压 VAUX相关。VAUX由包括电阻19和20的分压器分压,以便在PSR CC/CV控制器集成电路11 的FB端22上检测到分压器抽头21上的电压。PSR CC/CV控制器集成电路11具有能产生 参考电压VREF的内部参考电压产生器。控制集成电路11通过将FB端子22上的电压保持 等于内部参考电压VREF,将输出VOUT调节为所需要的调节输出电压。 由电源输出提供的电流IOUT与流过初级线圈9的电流有关。在恒流(CC)操作模 式中,通过检测跨过PSR CC/CV控制器集成电路11内的开关(未示出)的电压检测初级电 流的大小。所述电压是经过所述开关电流和开关电阻的乘积,其由PSR CC/CV控制器集成 电路ll内的电流检测放大器检测和放大。通过将电流检测放大器检测的峰值电压保持等 于参考电压值VILIM,输出电流IOUT被调节为所需要的调节输出电流。 在图1的例子中,电源1是诸如可用于对移动电话的可充电电池进行充电的电池 充电器。端子2和3处的AC (交流)引线通常插入墙体插座以接收交流电流(AC) 110-240VAC 电力。在接线末端处的两个端子16和17插入移动电话。 一开始,如果移动电话中的电池 放电,则电池充电器工作在恒流(CC)模式,并且以调节的电流量(本例中为l安培)提供 充电电流。然后,一旦电池充电到输出电压VOUT达到所需要的调节电压(本例中为5伏) 点,电源1开始工作在恒压(CV)模式。然后调节PSR CC/CV电源1以便输出电压VOUT位 于所需要的调节输出电压,而所提供的输出电流减少。 图2(现有技术)是输出电压与输出电流IOUT的关系图。 一开始,当PSRCC/CV反 激式电源1工作在CC模式时,电源的输出电压和电流工作点位于线24上。随着电池充电,电池上的电压增加,该点沿线24垂直上移。当该点到达角25处时,电源转换到CV模式。代 表输出电压和输出电流的该点沿着水平线26往左移动。 然而,图2的图是理想情况下的。在实际PSR CC/CV反激式电源中,不遵循线24和 26。输出电压和电流点可能偏离线24和26很多,使实际电源工作点位于指定的允许工作 范围以外。在图2的例子中,为使电源满足指定规格和标准,在CC模式中的输出电流IOUT 必须在所调节的输出电流1安培的正负10%内。类似地,在CV模式中的输出电压V0UT必 须在所调节的输出电压5. 0伏的正负5%内。 有很多潜在原因使得实际电源工作点可能位于指定的界限以外。PSRCC/CV控制 器集成电路的不同单元可能受到制造集成电路使用的半导体制造过程、和用于封装集成电 路的过程不同方式地影响。美国专利6,750,640教导控制器集成电路在"晶片测试"处 已经测试之后,它们不同单元的操作可能会受封装过程不同程度地影响。例如,美国专利 6, 750, 640教导,电源控制器芯片在"晶片测试"和封装之后,在集成电路的"最后测试"中, 可以修整或调节。 图3(现有技术)是美国专利6,750,640中图1的复制。在集成电路的最后测试 中,在集成电路内的可编程电路连接被编程,以修整或调节电源控制器芯片的某些功能,诸 如过压阈值,欠压阈值,外部电流极限,最大占空比和电源使能/禁用。尽管图3的电路中某 些方面是令人满意的,但在其他方面是不希望的和/或不能令人满意的。控制器集成电路 以外的电路可能存在不同电源单元之间看上去不同的电特性,这些不同处使得看上去同一 批生产的电源的不同单元,其输出电压和输出电流工作点位于图2的指定界限的外面。例 如,某些制造的电源单元可能在某些操作情况下沿着线27操作(见图4),而其他单元可能 沿着线28操作(见图4)。此外,在某些操作情况下,某些电源单元可能沿线29操作。例 如,用于制造电源的批量生产的变压器可能各个变压器的初级电感皆不同。此外,批量生产 的电源线可能会有彼此不同的电阻。这些不同的电感和电阻可能导致不同制造的电源单元 工作在如图4所示的要求边界以外,即使在最终测试中对控制器集成电路11进行调节也如 此。此外,可能需要使用相同的控制器集成电路和电源设计,但将不同的电源线连接到不同 的电源单元。可能使得某些单元具有长电源线,而其他单元具有短电源线。不管这些变化 如何,需要所有组装的电源在电源线端子末端提供的电力限定在图4中所示的指定的5% 到10%内。

实用新型内容本实用新型所要解决的技术问题是提供一种可编程的集成电路,可使得实际电源
工作点位于指定的界限之内。为了解决以上技术问题,本实用新型提供了如下技术方案 本实用新型提供了一种初级端调节集成电路,包括初级端调节控制器;和适于 将在所述集成电路的端子上接收的编程信息移入的移位寄存器,其中,所述编程信息调节 所述初级端调节控制器。 本实用新型还提供了一种集成电路,包括反馈端;开关端;初级端调节控制器, 其连接到所述反馈端,并且连接到所述开关端;和用于通过所述反馈端接收数字信息的串 行位流并且用于在所述集成电路中存储所述数字信息及用于将所述数字信息提供给所述初级端调节控制器的装置。 本实用新型采用的可编程的集成电路,能使得实际电源工作点位于指定的界限之 内。 下面详细描述其他结构和方法。本实用新型内容部分不限定本实用新型。本实用 新型由权利要求限定。

附图示出了本实用新型的实施例,其中相同的标号表示相同的部件。 图1 (现有技术)是传统PSR CC/CV电源图。 图2 (现有技术)是PSR CC/CV电源的输出电压V0UT对输出电流IOUT的理想关 系图。 图3(现有技术)是美国专利6, 750, 640中图1的复制图。 图4 (现有技术)是组装的PSR CC/CV电源的输出电压V0UT对输出电流IOUT的 关系图。 图5是根据本实用新型组成的系统200的电路图。 图6是图5的PSR CC/CV控制器集成电路203的更详细的电路图。 图7是列出由移入图6的非易失移位寄存器204的编程信息的各个位控制的功能的表。 图8是示出能够实现图6的可编程电阻的一种方式的图。 图9是图5的电源202中的信号波形图。 图10是示出一种本实用新型方法的波形图,该方法将图5的PSR CC/CV控制器集 成电路203设到编程模式、将编程信息串行移入非易失移位寄存器、然后将编程信息编入 非易失移位寄存器。 图11是本实用新型对PSR CC/CV控制集成电路编程方法的流程图。 图12是实现图5非易失移位寄存器204的一个位的一种方式的简化电路图。 图13是示出由于实际组装的PSR CC/CV电源中效率的增加输出IOUT如何随着输 出VOUT的减小而增加的图。 图14是图6的效率变化补偿电路238 (CC1)和线输入电压变化补偿电路239 (CC2) 的电路图。 图15示出了在两种情况下初级电流ILP的斜坡上升,该两种情况导致两个不同的 峰值电流值。 图16是图6的接线电阻补偿电路240(CC3)的电路图。附图中部分符号说明
201 测试设备 202 组装的PSR CC/CV电源 203 可编程PSR CC/CV控制器IC 204非易失移位寄存器(存储电源输出控制参数) 217 PSR CC/CV控制器 407 去节点具体实施方式现在将详细描述本实用新型的实施例,即附图中示出的例子。 图5是根据一个本实用新型的系统200的图。系统200包括自动测试设备(简称 "ATE") 201和电源202。电源202是一个已组装并且在操作的初级端调节恒流/恒压(PSR CC/CV)反激式电池充电器。在示例中,电源202是还没有被塑料外壳覆盖的电源的已组装 印刷电路板。可以使用印刷电路板的各个节点进行探测和测试。 不象在本专利文件的背景部分描述的那样,只在集成电路的"最后测试"对PSR控 制器集成电路进行测试和/或编程,新颖的PSR CC/CV控制器集成电路203是组装电源202 的一部分。当电源202工作时,ATE 201对电源进行训练并且收集在不同工作条件下电源 如何表现的信息。然后ATE 201使用收集的信息决定什么编程信息(DATA(数据))装入集 成电路203的可重写非易失移位寄存器204部分。为了加载编程信息,ATE通过某种机制 将集成电路203设到编程模式。在本例中,ATE 201将一个不同寻常的高电压加到集成电 路203的反馈端(简称FB端)206。由于该高电压不是正常电源操作期间(非编程模式操 作期间)在FB端206上的通常电压,集成电路203的PSR CC/CV控制器电路217检测该不 同寻常的高电压并响应于此进入编程模式。然后ATE 201与开关端(简称SW端)205上集 成电路203的开关信号SW同步地将确定的编程信息(DATA)串行提供到反馈端206上。该 编程信息被移入非易失移位寄存器204中。 在一个实施例中,PSR CC/CV控制器集成电路203含有可用于确认合适的编程信 息装入集成电路203中的编程信息读回能力。微控制器的端子232是双向输入/输出端 (同时也是三态输出端),并且FB端206也是双向输入/输出端。集成电路203的控制逻 辑包括查看从ATE 201接收到的第一位的逻辑,并且如果该位为零,则集成电路203保持在 编程模式的写子模式(集成电路203在编程模式下被写入),而如果该位为l,那么集成电 路203进入编程模式的读子模式(由ATE 201从集成电路203读信息),并且将编程信息移 出FB端206并且移到导体233上。ATE 201从导体233读信息,并且确认合适的编程信息 在写子模式期间移入移位寄存器(非易失寄存器)204.该移位寄存器可以包括浮栅非易失 存储单元,和自动将所述编程信息存入所述浮栅非易失存储单元的机制。 —旦合适的编程信息在非易失寄存器204中,编程信息设定和调节电源202的各 种电输出特性。在一个例子中,编程信息(DATA)设定一个所需要的调节电压,在此电压处, 集成电路203在恒压(CV)模式操作期间调节输出电压VOUT,并且还设置一个所需要的调节 电流,在该电流处,集成电路203在恒流(CC)模式操作期间调节输出电流IOUT。 ATE 201 对组装的电源逐个单元的进行这样的测试和编程。通过在电源制造的该"在线"阶段的测 试和编程,由于电源组件诸如变压器和电源线的变化导致的在指定界限外操作的电流/电 压点能够被补偿,这样编程之后的所有单元将工作在指定的界限内。下面进一步详细描述 系统200的结构和操作。 在iH常模式下工作: 组装的PSR CC/CV电源202包括两个AC输入端207和208,全波桥式整流器209 和平滑电容210。在输入端207和208上的交流110-240伏(AC)线电压通过整流器209和 电容210整流,使得在第一和第二输入节点211和212之间呈现整流和平滑后的近似DC电压。在第一输入节点211上的电压还被称为"输入线电压"或"线输入电压"(VIN)。 VIN用 于向可编程PSR CC/CV控制器集成电路203供电。使用包括电阻213和电容214的网络来 接收电力以便提供电压到集成电路203的电压端(简称VDD端)215上。输入节点212上 的地电位提供到集成电路203的接地端(简称GND端)216上。 组装的PSR CC/CV电源202还包括一个变压器218,一个开关219,组件220和221, 二个二极管223和224, 一个输出电容225,和一个端接于两个端子226和227的电源线。 RCORD+和RCORD-标识代表电源线的电阻。这些电阻例如可能近似于0. 25欧姆。变压器 218包括初级线圈228,次级线圈229和辅助线圈230. 图6是图5的PSR CC/CV控制器集成电路203的更详细的电路图。集成电路203 包括非易失移位寄存器204。在图6中示出的电路的其余部分是图5的PSR CC/CV控制器 217。集成电路203有四个并且只有四个端子FB端206, SW端205, VDD端215和GND端 216。 图7是列出由存储在非易失移位寄存器204中的编程信息的各个位D0UT[0:31] 控制的功能的表。 图8是示出能够实现图6的可编程电阻R1,R2和R4的一种方式的图。在输入引线 300上的输入四位数字值由4 :16解码器301解码,产生控制信号C1-C16。控制信号C1-C16 的每一个控制示出的各个开关中相应的一个短接或接入在节点302和303之间的相关电阻 RS1-RS16。电阻RS17总是接入节点302和303之间的电流路径。 当工作于恒压(CV)模式和正常模式(不是编程模式)时,集成电路203使得N沟 道晶体管400(见图6)导通。这允许电流开始从线输入节点211(见图5)流通,经过初级 线圈228,开关219进入集成电路203的SW端205,通过N沟道晶体管400到集成电路203 的接地端216并且到地节点212。 图9是电源202中的信号波形图。标为ILP的波形代表流过初级线圈228的电流。 响应于PCLK的上升沿,控制逻辑411 (见图6)将开关接通信号SWON置为高,由此在Tl时 刻接通N沟道晶体管400。初级电流ILP如图9中所示斜坡上升。 在开关400的断开期间,电源的输出电压VOUT与辅助线圈230上的电压VAUX有 关。VAUX波形示于图9中。集成电路203通过使用经外部电阻RFB1和RFB2的分压器检 测的VAUX电压,调节输出电压VOUT。在FB端206上检测到分压器抽头上划分出的VAUX 电压。当电源处于正常模式中(不是在编程模式中),信号PMB为高并且信号PM为低。因 此,图6的开关401闭合,开关402断开。因此通过开关401提供FB端206上的电压并且 提供到节点403上。反馈采样器404在每个开关周期在N沟道晶体管400的关断期间的时 刻T3 (见图9)对节点403上的电压进行采样,并且将采样的电压VFB提供到节点405上。 跨导误差放大器406根据节点405上的电压VFB和节点407上的参考电压VREF'之间的电 压差产生一个误差信号。由于电容408,误差放大器406起着积分器的作用,以便随着时间 过去,随着每个周期电压VFB相对VREF'增加,相对缓慢变化的电压VCOMP降低。电流检测 放大器409检测在晶体管400开通时间内N沟道晶体管400的导通电阻上的压降。在图9 中,在时刻Tl之后,当初级电流ILP开始斜坡上升时,电流检测信号VCS也开始斜坡上升。 当电压VCS增加到达VCOMP点时,比较器410 (见图6)跳变,并且给控制逻辑411提供一个 上升沿。控制逻辑411响应于从比较器410接收上升沿或从比较器412接收,将信号SW0N强制为低并且关断N沟道晶体管400。在图9中时刻T2示出了 N沟道晶体管400的关断。 如图9中波形ILS中所示,在初级线圈228中电流的切断导致电流流进次级线圈229。如所 示,ILS电流斜坡下降直到其达到零。因为有一段当没有电流流进辅助线圈229中时,在开 关219的关断期间的时间段,该操作称为"断续模式"操作。在时钟信号PCLK的下个上升沿 上重复该开关周期。控制回路操作以将N沟道晶体管400保持导通达一个足够长的时间, 节点405上的电压VFB被调节到等于节点407上的电压VREF'。调节VREF'以使得VOUT被 调节到所需要的电压。 当工作在恒流(CV)模式和正常模式(不是编程模式)时,集成电路203还使得N 沟道晶体管400接通和关断。正如在CV模式的情况下,PCLK的上升沿使得控制逻辑411置 信号SWON为高,由此使得N沟道晶体管400在开关周期的开始导通。然而,并非由于从比 较器410输出的上升沿使N沟道晶体管400被关断,而是由于从限流比较器412输出的上 升沿,将N沟道晶体管400关断。在N沟道晶体管400的接通时间,信号VCS与图9中所示 的初级电流波形ILP —起斜坡上升。尽管电压VCOMP高于电压VCS,电压VCS到达节点413 上的电压VILM。因此,限流比较器412跳变并提供一个上升沿信号给控制逻辑411。控制 逻辑411通过将SWON强制为低并且将N沟道晶体管400关断对该上升沿响应。因此,并非 如同在CV模式中来自比较器410的上升沿使得N沟道晶体管400关断,而是来自限流比较 器412的上升沿使得N沟道晶体管在CC模式关断。调节节点413上的VILM,以便IOUT被 调节到所需要的调节电流。 在编程模式下工作: 图10是图示一种新颖方法的波形图,该方法将PSR CC/CV控制器集成电路203设 为编程模式、在编程模式将编程信息串行移入PSR CC/CV控制器集成电路203的非易失移 位寄存器204,然后在编程模式将编程信息编入非易失移位寄存器204。 一开始,组装的电 源202工作在恒压模式及正常模式,并如图1中所示连接到ATE 201。在正常操作中,PSR CC/CV控制器集成电路203的FB端206上的电压约为2. 5伏。微控制器231经端子232 (此 时为输出端)和导体233连接到FB端206。微控制器231不驱动导体233,而是保持其端 子232在高阻状态,以便在端子FB 206上的反馈电压不受微控制器的影响。 然后,在时刻T4,微控制器231驱动其端子232为5伏,由此驱动导体233和集成 电路203的端子FB 206为5伏。这在图10中在标识为FB(PIN)的上面波形中示出了。该 情况通过图6中的编程模式检测电路234检测。信号PM被置为高,而信号PMB置为低。在 图10中,通过信号波形PM的低到高的转变表示信号PM为高的置位。当PM转变为高时,开 关401断开,并将端子FB 206与节点403断开,并且开关402闭合和将节点403连接到包 括电阻Rll和R12的片上电阻分压器。而设定图5的外部电阻RFB1和RFB2的大小,以便 集成电路203工作在CV模式,将输出电压VOUT调节到5伏,和VAUX调节到相应的15伏, 例如,设定内部电阻Rll和R12的大小以便集成电路203工作在CV模式以将VOUT调节到 高于5伏的电压。因此,VAUX是在相应的17伏。17伏的VAUX称为编程电压VPP。注意, 在图10中示出的每个连续开关周期中,VFB和VDD电压增加,直到VDD(VDD是VAUX减去二 极管压降)达到17伏。 微控制器231在将FB端子206驱动为5伏并将集成电路203设为编程模式后,使 用信号SW对经过导体233并且到FB端子206上的编程数据的驱动提供定时。ATE 201接收信号SW,并且将该信号反相,形成信号UCLK,该信号然后由微控制器231接收。微控制器231检测该信号UCLK并且响应于UCLK的低到高转变(这对应于SW的高到低转变)将编程信息的第一位送到导体233上。这大约发生在图10的波形的T5时刻。[0059] —旦进入编程模式,正如提供给图6中的非易失移位寄存器204的信号PM被置为高,由此允许DCLK(开关信号SW0N的反相状态)通过与门235,并且使得BCLK开始产生时钟定时信号。在图10中,注意在T4时刻之后进入编程模式之后发生第一BCLK脉冲,并且该BCLK的第一脉冲具有与DCLK的相应脉冲相同的形状。BCLK的下降沿对应于微控制器231用来开始将编程信息的第一位驱动到导体233上的UCLK的上升沿。在时刻T6的接着的BCLK的第一上升沿使得该编程信息的第一位(先前由微控制器231设定到端子FB206上)依时钟进入非易失寄存器204的BITO(例如MSB第一位)。系统200使用信号SW同步编程信息从ATE 201到集成电路203的移入。 该由微控制器231将编程数据的一位提供到FB端子206上以及之后将该位依时钟移入非易失寄存器204,逐位进行,直到移位寄存器204的所有32位已经加载有相应编程信息的位。最后位的移入发生在图10的波形图中时刻T7之后极短的BCLK的上升沿。在非易失移位寄存器204中的计数器236对DCLK转变为高的次数进行计数,并且,在时刻T8之后极短的DCLK的下一个上升沿上置一个高信号(图6中表示为"N+1")。该信号的置位触发单触发器237以便单触发器237将程序使能信号PREN置为高。该信号PREN的置位示于图10的波形图中时刻T8以后。PREN高的置位使得编程信息的各位被编入非易失移位寄存器204的各个位。当单触发器237超时时,PREN转变低。在该例中,操作继续在编程模式中进行直到供给电源202的输入电源电压被移除或关掉并且电源202断电。当此后电力加到电源202上以确认由ATE编程后的操作,或当终端用户使用电源202后,集成电路203以正常模式(信号PM低并且保持低)开始启动。因此,电源202在由ATE 201强迫进入编程模式之前,不工作在编程模式。 图11是按照一个本实用新型对一个PSR CC/CV控制器集成电路编程的方法500的流程图。在第一步骤(步骤501)中,一个组装的应用电路连接到自动测试设备(ATE)。在一个例子中,组装的应用电路是图5的PSR CC/CV电源202并且ATE是图5的ATE 201。[0062] 接着(步骤502) , ATE练训并且测试组装的应用电路和收集测试数据。在一个例子中,ATE收集关于IOUT如何随VIN变化,IOUT如何随VOUT变化及VOUT如何随接线电阻变化的数据。 接着(步骤503),在ATE上执行的软件使用收集的测试数据确定对组装应用电路中的PSR控制器集成电路如何编程以便校正所述测试应用电路的不希望的输出特性。在一个例子中,该软件确定被移入非易失移位寄存器204的编程信息的32位什么样的值应该对电源202输出的电压和电流中的检测误差进行校正。 下面(步骤504) , ATE将PSR控制器集成电路的FB端驱动到5伏,以便PSR控制器集成电路开始工作在编程模式。 下面(步骤505) , PSR控制器从使用包括RFB1和RFB2的外部分压器切换到使用包括电阻R11和R12的内部分压器。然后整个组装的应用电路将VOUT调节到较高的电压以便接收进PSR控制器集成电路的VDD增加或减少到编程电压。在一个例子中,VDD从约15伏增加到约17伏。[0066] 接着(步骤506) , ATE与信号SW同步地向PSR控制器集成电路提供编程信息位,并且PSR控制器与信号SW同步地将所述位移入其非易失移位寄存器中。在一个例子中,图5的ATE201与信号SW的下降沿同步地将编程信息位提供到集成电路203的FB端206,并且集成电路203与信号SW上升沿同步地按时钟移入所述编程信息位。[0067] 接着(步骤507) , PSR控制器集成电路使用编程电压(上升到17伏电压VDD)将加载的编程信息编入非易失移位寄存器的位中。 下面(步骤508),电源被切断并再接通,并且被重新测试获得电源的输出电压和输出电流的轮廓图,以确认编程后合适的电源操作。 接着(步骤509),编程的应用电路与ATE断开,并且下个要被测试的组装的应用电路被连接到ATE。在ATE的控制下自动迅速地重复步骤501到509,使得一系列多个组装的应用电路(例如,CC/CV电源)得到测试和编程。 图12是实现非易失移位寄存器204的一个位的一种方式的简化电路方框图。隧道晶体管611是具有与集成电路基衬隔离的基体的N沟道晶体管。基体被隔离以便基体能够被上拉到编程电压。 为了将一位编程信息编入图12的非易失单元,在DIN串行输入600上的一位编程信息在BCLK的上升沿移入D型触发器601。在时钟输入602上接收BCLK。 一旦所述编程信息位出现在触发器601上,如图10中所示出的,编程使能信号PREN脉动。因此编程电压提供到导体603上(导体603连接到所有位)。如果存储在触发器601中的该信息位是数字逻辑高,那么或非门604,晶体管605和电阻606使得编程电压提供到P沟道晶体管607的源极-基体上。此外,或门608,晶体管609和电阻610使得地电位耦合到隧道晶体管611的基体-源极-漏极端。然后对P沟道晶体管607的浮栅(612)进行编程,以便晶体管607导通并且非易失单元存储数字逻辑高。 另一方面,如果存储在触发器601中的信息位是数字逻辑低,那么或非门604,晶体管605和电阻606使地电位耦合到P沟道晶体管607的源极-基体上。或门608,晶体管609和电阻610使编程电压提供到隧道晶体管611的基体上。然后对P沟道晶体管607的浮栅(612)编程,使得晶体管607是非导通的,并且非易失单元存储数字逻辑低。当POR从低到高转化时,在PSR CC/CV控制器集成电路加电时,每个非易失位的编程值锁存进触发器601中。
效率变化补偿: 图13是表示实际组装的PSR CC/CV电源的操作图。随着VOUT减少,可以看见IOUT在增加。输出电压和输出电流的操作点不遵循理想的垂直线700,而是按照虚线701进行。这是因为随着VOUT减低,电源的效率在增加。在恒流模式中,PSR CC/CV控制器集成电路使得开关频率fs与VOUT成比例。因此,随着VOUT减低,fs减低。然而,有与开关所述电源相关联的开关损耗,这样减少开关频率fs减少开关量并且使开关损耗减少由此增加效率。正如下列等式1指示的,在普通非校正的PSR电源中,效率n的变化引起Iout成比例的变化。 <formula>formula see original document page 10</formula> (等式1)VOUT 其中Lp是初级线圈电感,IP是每个开关周期中初级线圈中的峰值电流。[0077] 图14示出了图6的效率变化补偿电路238(CC1)。节点413上的电压VILM设定峰值电流极限值ILIM,其决定在恒流模式中的IOUT。因此,减少VILIM减少IOUT。增加VILM增加IOUT。 VILM的大小部分由过电阻R3和R4的电阻以及通过参考电压VREF设定。新颖的效率变化补偿电路238通过产生与V0UT的减低成比例降低的电流702来进行操作。该电流702提供到节点413上。因此,如果V0UT减少,流进节点413的总电流减少,并且电压VILM减少,由此ILIM和IOUT也从其本来的值相应减少。该IOUT的减少补偿并且校正了如果不这样做就随着V0UT减少IOUT增加的情况。放大器703运行以将穿过可编程电阻R5的电压强制为VFB。因此,流过R5的电流是VFB/R5。该电流通过电流镜像704镜像以产生流进节点413的电流702。因此,对可编程电阻R5的阻值进行编程使效率补偿量得到调整。[0078] 娜幅剩纖尝: 按照上述等式l, IOUT随着初级线圈电感的变化而变化。这种初级线圈电感的变化,源自于从变压器单元的制造商到所制造的变压器单元这些变压器制造过程中的变化。由于Lp的变化引起的10UT变化可以通过调整电阻R4得到校正。例如,如果Lp变化+7X,那么R4可以下调2.64X (7X的平方根),以将I0UT下调到需要的标称值。可编程电阻R4调节VILIM,其设定初级线圈中的峰值电流IP。[0080] VIN线电压变化补偿 在恒流(CC)模式中,限流比较器412输出连接到控制逻辑,检测当开关400接通时初级电流何时超过电流极限ILIM。当电流检测电压VCS超过节点413上的电流限制电压VILIM时,比较器跳变并且输出低到高的变化,这继而使得控制逻辑411将开关信号SW0N强制为低,由此使N沟道晶体管400关断及导致开关219断开。然而,在VCS超过VILIM的时刻和当开关219实际关断并且电流停止流进初级线圈228的时刻之间存在时间延迟。假定该关断传播是近似固定的,与输入线电压VIN的大小无关。在普通PSR CC/CV电源中,在初级线圈中电流斜坡上升的速率取决于输入线电压VIN的大小。该速率大致由下列等式2给出。IH^(等式2) 图15示出了当开关219在两种情况下接通时,初级电流ILP斜坡上升,其中td为关断延迟。在一种情况下,即在高VIN线电压情况下实际的IP (由虚线705表示),输入线电压VIN相对高,例如,240VAC,而另一种情况,即在低VIN线电压情况下实际的IP(由线706表示)VIN相对低,例如,100VAC。正如在图15中指示的,如果初级中的电流斜坡上升的斜坡较陡,则初级电感电流ILP将在近似固定的关断时间期间(VCS穿过电流极限电压VILIM的时间和当开关219实际关断并且电流停止流进初级线圈228的时间之间)继续上升一个较大的量。如果初级电感中电流斜坡上升的斜坡不很陡,则初级电感电流ILP将在近似固定的关断时间期间(VCS穿过电流极限电压VILIM的时间和当开关219实际关断并且电流停止流进初级线圈228的时间之间)继续上升一个较小的量。因此,电源的峰值电流IP是变化的并且其引起所调节的输出电流IOUT也变化。可见IOUT随着输入线电压VIN变化。[0084] 在一个新颖方面,图6和14的输入电压变化校正电路239(CC2)可补偿和校正峰值电流IP的不希望的变化。从节点413抽出电流,这样VILIM小于其本来的值,并且使该电流随着增加的VIN成比例增加,以便图15中示出的影响得到校正。正如在图9中指示的,当助线圈VAUX上的电压为负。VAUX近似为(-VIN*(NA/NP)。该负的VAUX是由电阻RFB1和RFB2的电阻分压器进行分压的,这样,在开关219接通期间,在FB端子206上出现负电压。N沟道晶体管707是二极管连接的,并且其源极接地。这使得其他N沟道晶体管708的源极大致也处于地电位。在FB端206上的负电压使电流流出晶体管708,该电流大约等于-VI,(N/Np)/RFBl。该电流与输入线电压VIN成比例。该电流由P沟道电流镜像进行镜像。产生的镜像电流710流过可编程电阻R9,产生随输入线电压VIN成比例变化的电压VR9。放大器711操作以将在节点712上的电压强制其非反相输入引线上的电压。因此,流过电阻RIO的电流713与输入线电压VIN成比例。该电流713从节点413流出,使得它随着VIN增加,起减少节点413上的电压VILIM的作用。因此,如果输入线电压VIN增加,那么电流713增加,及VILIM电压被更多地降低,以抵制图15中示出的影响。相反,如果输入线电压VIN减少,则电流713减少,并且VILIM电压降得较少。[0085] VOUT接线电阻补偿 当使用传统的PSR CC/CV电源时,它通过接线连接到正被充电的设备的可充电电池。接线的电阻可能很大。此外,不同的电源单元可能打算用于对不同类型的设备充电,这样,不同的电源单元可能具有有着不同电阻的不同类型的接线。尽管这些接线电阻的不同,所有的电源单元将操作在图2和4中示出的恒流(CC)和恒压(CV)规格内操作。如果电源正在输出电流,接线的电阻越大,在接线末端的电压VCORD将越小。此外,如果电源输出的电流增加,在接线末端的电压VCORD减少。这是不希望的。如果IOUT增力n,希望使VOUT增加以便当PSR CC/CV电源工作在恒压(CV)模式中时,即使IOUT变化,在接线末端的电压VCORD也保持恒定。 图6和16的新颖接线电阻补偿电路(CC3)240补偿由于IOUT的变化导致的电压VCORD的变化。可认识到,在CV模式中电流模式P丽控制器中,当控制器处于调节状态时,VCOMP与IOUT成比例。随着IOUT增加,VCOMP增加。通过在节点407上提供电流800,这样提高电压VREF',以便随着IOUT增加,VOUT增加,接线电阻补偿电路(CC3) 240补偿增加的IOUT。放大器801将VCOMP'转换成比例电流802,其等于VCOMP' /R7。电流802由P沟道镜像803镜像而成,以输出电流800。电流800提供到节点407上。可编程电阻R7的电阻决定接线电阻补偿的量,以应对如果不这样做则随着IOUT减少,电压VCORD减少。(注意R6是Rl/R2的戴维南等效电阻。) 尽管上面为了指导性的目的描述了某些具体的实施例,本专利文件的教义具有一般的应用性,并且不限制上面描述的具体实施例。可以使用导体233从ATE 201到集成电路203及从集成电路203到ATE 201传递其他类型的信息。可以通过导体233传递误差信息,诊断信息,控制信息和误差检测代码。在一个有利的方面中,当电源202工作时该信息与信号SW同步地通信。当电源不连接到ATE设备时,以及在电源202的测试期间,诸如上面描述的在线测试,这些信息可以在电源202的正常操作期间传递。因此,能够对描述的实施例的各个特征进行各种修改,改变和组合,而不脱离本实用新型权利要求的范围。
1权利要求一种初级端调节集成电路,其特征在于,包括初级端调节控制器;和适于将在所述集成电路的端子上接收的编程信息移入的移位寄存器,其中,所述编程信息调节所述初级端调节控制器。
2. 如权利要求1所述的初级端调节集成电路,其特征在于,所述初级端调节控制器集 成电路具有四个并且只有四个端子。
3. 如权利要求2所述的初级端调节集成电路,其特征在于,所述移位寄存器包括浮栅 非易失存储单元,和自动将所述编程信息存入所述浮栅非易失存储单元的机制。
4. 一种集成电路,其特征在于,包括 反馈端;开关端;初级端调节控制器,其连接到所述反馈端,并且连接到所述开关端;禾口 用于通过所述反馈端接收数字信息的串行位流并且用于在所述集成电路中存储所述 数字信息及用于将所述数字信息提供给所述初级端调节控制器的装置。
专利摘要本实用新型公开了一种可编程的集成电路,能使得实际电源工作点位于指定的界限之内。初级端调节(PSR)控制器集成电路,包括PSR CC/CV控制器和非易失移位寄存器。包括所述集成电路的组装电源被在线测试以确定电源输出电压和/或电流的误差。确定编程信息并且移入移位寄存器。在编程期间,电源调节到不同的输出电压,并且不同的电压用于移位寄存器编程。编程之后,电源操作在正常模式以便输出电压和电流在规格之内。电源调节电压和电流通过编程信息的某些位而设定。其他位设定PSR CC/CV控制器的误差校正电路,诸如初级电感变化补偿电路,线输入电压变化补偿电路,效率变化补偿电路,和接线电阻补偿电路。
文档编号G05F1/10GK201548863SQ20092000888
公开日2010年8月11日 申请日期2009年3月23日 优先权日2008年3月24日
发明者龚大伟 申请人:技领半导体(上海)有限公司;技领半导体股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1