一种低失调带隙基准电压源的制作方法

文档序号:6330053阅读:177来源:国知局
专利名称:一种低失调带隙基准电压源的制作方法
技术领域
本发明涉及电源领域,更具体的说,涉及一种低失调带隙基准电压源。
背景技术
基准电压源广泛应用于模拟和集成电路中,其精度和稳定性对整个系统的性能有着重要影响,其中,带隙基准电压源由于其具有低温度系数和高电源电压抑制比而成为基准电压源最常见的一种实现方式,传统的带隙基准电压源的工作原理是利用正负两个温度系数相抵消来产生一个与温度无关的直流输出电压。参考图1,所示为传统的一种带隙基准电压源的电路图,其主要由一基准电压产生电路来产生一基准电压,所述基准电压产生电路包括两个双极型晶体管Ql和Q2,两个成镜像关系的MOS晶体管Ml和M2,输出电压调节电阻Rl和R2以及第一运算放大器W1,其中,双极型晶体管Ql的基极和集电极相连接并接地,双极型晶体管Q2的基极和集电极相连接并接地,其中,双极型晶体管Q2的发射极面积为双极型晶体管Ql的η倍;MOS晶体管Ml和Μ2为共栅共源关系,其源极公共端接外部电源电压VDD,MOS晶体管Ml的漏极与双极型晶体管Ql的发射极相连接,MOS晶体管M2的漏极与双极型晶体管Q2的发射极相连接,且所述输出电压调节电阻R2、R1依次串接在MOS晶体管M2的漏极和双极型晶体管Q2的发射极之间;所述第一运算放大器Wl的反相输入端接在MOS晶体管Ml的漏极和双极型晶体管Ql的发射极连线上的B点,所述第一运算放大器 Wl的反相输入端接在电阻R2和Rl之间的C点,第一运算放大器的输出端与共源共栅MOS 晶体管Ml和M2的栅极公共端连接于一点D。根据运算放大器“虚短”原理,第一运算放大器的两输入端电压为相等,因此可得Vbei = V^+IR^Vos..................(1)式(1)中,Vbei为双极型晶体管Ql的基-射极电压,Vbe2为双极型晶体管Q2的基-射极电压,I为流过双极型晶体管Ql和Q2的电流,Vos为第一运算放大器的失调电压。通过式(1)可得到流过双极型晶体管Ql和Q2的电流I为 Γ τ Vbei-Vbe2-VosI =............................(2)
K1根据图1所示带隙电压基准电路的工作原理,可得到所述带隙基准电压源输出的基准电压Vref为Vref = VBE2+I (R1+R2).....................(3)将式O)中的I代入式(3)中可得到基准电压为Wef = VBE2 + (1 + I) (VBE1 - VBE2 - Vos)...............⑷根据双极型晶体管的工作特性·· AVBE = VBEI-VBE2 = V1Inn, Vt为热电压,所以可得到基准电压为Vref = Vbe2 + (1 + (V1Inn -Vos)..................(5)
式(5)中第一项中的基-射极电压Vbe2呈负温度系数,而第二项中的热电压\具有正温度系数,这样,通过调节η和R2/R1值,例如在图1中可通过激光微调来调节R2的值,图1中所示PF0、PF1、PF2为对电阻R2的微调控制电路,就可以使带隙基准电压源输出的基准电压为一个零温度系数的值。然而,在上式(5)中,其第三项中表示的运算放大器的失调电压Vqs却不可避免地给带隙基准电压源的基准电压带来一定的误差,且失调电压Vre自身也是温度的函数,因而其自身也可能会增大基准源的输出电压的温度系数。因此,运算放大器是带隙基准电压源设计中的关键环节,较大的失调电压Vffi可能导致相当大的基准源输出电压误差,对带隙基准电压源输出的精度和稳定性造成很大影响,使得传统的带隙基准电压源的性能指标的进一步提高受到很大限制。

发明内容
有鉴于此,本发明的目的在于提供一种低失调带隙基准电压源,其设计了一失调电压消除电路,用于消除带隙基准电压产生电路的运算放大器的失调电压,以使带隙基准电压源输出的基准电压既不受温度因数影响,也不受失调电压影响,从而进一步提高了带隙基准电压源的精度和稳定性。本发明所述的一种低失调带隙基准电压源,其包括一基准电压产生电路,所述基准电压产生电路接收一电源电压,并产生一基准电压,所述带隙基准电压源还包括失调电压消除电路,所述失调电压消除电路由控制电路、第二运算放大器、选择电路和存储电路组成,其中,所述选择电路包括第一选择电路和第二选择电路,所述存储电路包括第一存储电路和第二存储电路,所述第二运算放大器反相输入端与所述基准电压产生电路中的第一运算放大器的反相输入端相连接,其同相输入端与所述第一选择电路的一端连接;所述第一选择电路的另一端用以选择连接所述第二运算放大器反相输入端或者所述第一运算放大器的同相输入端;所述第二选择电路的一端与所述第二运算放大器的输出端连接,所述第二选择电路的另一端用以选择连接所述第一存储电路或者第二存储电路; 所述控制电路分别与所述第一选择电路和第二选择电路连接,其产生一控制信号用以控制第一选择电路和第二选择电路的选择连接位置当所述控制信号为第一控制状态时,所述第一选择电路的另一端选择连接所述第二运算放大器的反相输入端,即将第二运算放大器的同相输入端与其反相输入端连接;所述第二选择电路的另一端选择连接第一存储电路的一端;所述第二运算放大器的第二失调电压信息存储在所述第二存储电路;当所述控制信号为第二控制状态时,所述第一选择电路的另一端选择连接所述第一运算放大器的同相输入端,即将第二运算放大器的同相输入端与第一运算放大器的同相输入端连接;所述第二选择电路的另一端选择连接第二存储电路的一端;所述第二运算放大器根据存储的第二失调电压信息产生一失调校正电压,并存储在所述第二存储电路中,所述第二存储电路将所述失调校正电压传输给所述第一运算放大器,以消除所述第一运算放大器的第一失调电压。优选的,所述控制电路为一振荡器,其产生的控制信号为一方波信号。优选的,所述第一选择电路为第一单刀双掷开关,所述第二选择电路为第二单刀双掷开关,所述第一单刀双掷开关的中间端点与所述第二运算放大器的同相输入端连接,所述第一单刀双掷开关的第一选择端点连接在所述第二运算放大器反相输入端,其第二选择端点连接在所述第一运算放大器的同相输入端;所述第二单刀双掷开关的中间端点接所述第二运算放大器的输出端,其第一选择端点与所述第一存储电路串联后接地,其第二选择端点与所述第二存储电路串联后接地。优选的,所述第一存储电路包括第一电容,所述第一电容一端与所述第一运算放大器的第三输入端连接,另一端接地;所述第二存储电路包括第二电容,所述第二电容一端与所述第二运算放大器的第三输入端连接,另一端接地。本发明中利用第二运算放大器存储的自身失调电压信息以消除第二运算放大器的输入失调电压,并输出一失调校正电压,所述失调校正电压传输给第一运算放大器以消除第一运算放大器的输入失调电压。依照以上技术方案实现的一种低失调带隙基准电压源,利用失调电压消除电路消除运算放大器的输入失调电压,从而消除输入失调电压对带隙基准电压源输出电压的影响,使带隙基准电压源输出的基准电压精确度更高,稳定性更好。


图1所示为传统的一种带隙基准电压源的电路图;图2所示为依据本发明的一种低失调带隙基准电压源的一实施例的电路图;
具体实施例方式以下结合附图对本发明的优选实施例进行详细描述,但本发明并不仅仅限于这些实施例。本发明涵盖任何在本发明的精髓和范围上做的替代、修改、等效方法以及方案。为了使公众对本发明有彻底的了解,在以下本发明优选实施例中详细说明了具体的细节,而对本领域技术人员来说没有这些细节的描述也可以完全理解本发明。参考图2,所示为依据本发明的一种低失调带隙基准电压源的一实施例的电路图, 所述带隙基准电压源由基准电压产生电路21和失调电压消除电路22组成,其中,所述基准电压产生电路包括两个共源共栅的MOS晶体管Ml和M2,输出电压调节电阻Rl和R2,第一双极型晶体管Q1,第二双极型晶体管Q2,以及第一运算放大器W1,其中双极型晶体管Q2的发射极面积为双极型晶体管Ql的η倍。所述基准电压产生电路接收一外部电源电压VDD,并产生一基准电压Vref。根据背景技术的描述可知,利用双极型晶体管Ql和Q2的基-射极电压Vbe具有的负温度系数和它们的差值Δ Vbe具有的正温度系数,适当调节η和R2/R1值,在不考虑输入失调电压的情况下,可以使输出的基准电压为一个零温度系数的值,在本实施例中,所述η和R2/R1值已设置为满足要求的值,即背景技术中公式(5)的第一项Vbe2与
第二项(1 + VrInn之和为零温度系数的值。下面对消除所述第一运算放大器Wl的失调电压的情况进行分析,本发明采用一失调电压消除电路22对第一运算放大器Wl的失调电压进行消除,以下对失调电压消除电路22消除失调电压的工作过程和功能进行详细分析。所述失调电压消除电路22由第二运算放大器W2、控制电路221、选择电路和存储电路组成,其中,所述选择电路包括第一选择电路和第二选择电路,所述存储电路包括第一存储电路和第二存储电路,优选地,在本实施例中,所述控制电路具体为一振荡器,本实施例中的所述第一选择电路具体为第一单刀双掷开关Si,所述第二选择电路具体为第二单刀双掷开关S2,第一存储电路具体为第一电容Cl,第二存储电路具体为第二电容C2。所述第二运算放大器W2反相输入端与所述基准电压产生电路21中的第一运算放大器Wl的反相输入端相连接,其同相输入端与所述第一单刀双掷开关Sl的中间端点连接; 所述第一单刀双掷开关Sl的另一端包括第一选择端点和第二选择端点,其第一选择端点1 连接在所述第二运算放大器W2反相输入端,其第二选择端点2连接在所述第一运算放大器 Wl的同相输入端,所述第一单刀双掷开关Sl的两个选择端点分别用以选择接通所述第二运算放大器W2反相输入端或者所述第一运算放大器Wl的同相输入端。所述第二单刀双掷开关S2的中间端点与所述第二运算放大器W2的输出端连接,所述第二单刀双掷开关S2的另一端同样包括第一选择端点和第二选择端点,第一选择端点1与所述第一电容Cl串联后接地,其第二选择端点2与所述第二电容C2串联后接地,所述第二单刀双掷开关S2的两个选择端点用以选择连接所述第一存储电路Cl或者第二存储电路C2。为方便描述,在本实施例中,将第一单刀双掷开关Sl的第一选择端点1和第二单刀双掷开关S2的第一选择端点 1均记为位置1,第一单刀双掷开关Sl的第二选择端点2和第二单刀双掷开关S2的第二选择端点2均记为位置2。所述第一电容Cl 一端与所述第二运算放大器W2的第三输入端连接,第一电容Cl 的一端与第二单刀双掷开关S2的第一选择端点1和第二运算放大器的第三输入端的公共连接点记为E点,E点处电压记为Va ;所述第二电容C2 —端与所述第一运算放大器Wl的第三输入端连接,第二电容C2的一端与第二单刀双掷开关S2的第二选择端点2和第一运算放大器的第三输入端的公共连接点记为F点,F点电压记为\2。本实施例中,所述第一运算放大器Wl的差分输入端的增益参数为AM,其第三输入端的增益参数为+BM,其中,AM、~*正整数;所述第二运算放大器W2的差分输入端的增益参数为AN,其第三输入端的增益参数为-BN,其中,AN、 为正数。此外,为了更清楚地分析所述失调电压消除电路22的消失调功能,这里先对第一运算放大器Wl和失调电压消除电路22 的工作过程进行阐述,且假设第一运算放大器的输入端的差分输入信号为VIN。所述控制电路分别与所述第一选择电路和第二选择电路连接,即是所述振荡器 221分别与所述第一单刀双掷开关Sl和第二单刀双掷开关S2连接,其产生一控制信号用以控制第一单刀双掷开关Sl和第二单刀双掷开关S2的选择接通位置,所述控制信号为一方波信号,具体工作过程为当所述控制信号为第一控制状态时,即当所述方波信号为低时,所述第一单刀双掷开关Sl和第二单刀双掷开关S2的中间端点均连接至位置1,此时,所述第二运算放大器 W2的同相输入端与其反相输入端连接,即两输入端被短接,所述第二运算放大器的输出端连接至第一电容Cl。设第二运算放大器W2的输入失调电压为Vcbn,根据第二运算放大器的差分输入端的增益参数An和第三输入端的增益参数 可得到E点处的电压为
6
Vci = AnVosn-BnVci..................(6)整理上式得VC1= Vosn (^)..................(7)此时,第一电容Cl被充电,且其充电电压为Va,从上述(7)式中可以看出所述第二运算放大器的第二失调电压信息存储于所述第一电容Cl中。当所述控制信号为第二控制状态时,即当所述方波信号为高时,所述第一单刀双掷开关Sl和第二单刀双掷开关S2的中间端点均连接至位置2,此时,所述第二运算放大器 W2的同相输入端与所述第一运算放大器Wl的同相输入端连接,所述第二运算放大器的输出端连接至第二电容C2。由于第一电容的充电电压为Va,所以E点处的电压仍保持为VC1, 根据存储的第二运算放大器的失调电压信息可获得第二运算放大器W2的输出电压为Vc2 = An (VIN+V0SN)-ΒΛι..................(8)将式(7)中的Va代入式⑶中可得,Vc2 = An (vin + ...................(9)式(8)和式(9)中的Vin即为所述第一运算放大器的差分输入,从(9)式中可以看出,第二运算放大器的第二失调电压被缩小了 ~倍(BN》1), 值为10000或更大,这样,其自身的失调电压对输出电压&2影响被消除或很小可忽略不计,所述第二运算放大器的输出电压V。2作为失调校正电压存储于第二电容C2中,所述第二电容的一端与第一运算放大器Wl的第三输入端连接,用以将所述失调校正电压Vc2传输给第一运算放大器Wl以消除所述第一运算放大器的失调电压,其具体过程和公式计算如下当所述第二单刀双掷开关S2的中间端点连接至第二选择端点2,所述第二运算放大器的输出端接通第二电容C2,而此时第二运算放大器输出电压为Vc2,因此可得第二电容被充电后的充电电压为V。2,设第一运算放大器Wl的第一失调电压为V·,根据第一运算放大器Wl的差分输入端的增益参数Am和第三输入端的增益参数~可得到第一运算放大器Wl 的输出电压为Vout = Am(Vin+Vosm) +BmVc2..................(10)将式(9)中的Vc2代入式(10)中可得Vout = Vin (Am +AnBn)+ Vosm Am+V0SN ( ^)............(U)其中,为方便计算,可设Am = An, Bm = Bn, J.Bn)) 1,所以,式(11)可简化为Vout = VinAnBn+An (Vosm+Vosn)............(12)将式(12)进行变换得到Vout = AnBn (Vin + V。smb:。sn ).............(13)其中,Vos Eff = VqSMr+V°SN为第一运算放大器Wl和第二运算放大器W2的等效失
调电压,由此可见,所述失调电压消除电路22能够将电路中运算放大器的等效失调电压降低Bn倍。因此,根据上述结论,增加所述失调电压消除电路后,可将带隙基准电压源中的第一运算放大器Wl和第二运算放大器W2的等效失调电压Vos Eff = VqSMd+V°SN替代到背景技术中的公式(5)中的失调电压Vre,可得到所述带隙基准电压源输出的基准电压VMf为
权利要求
1.一种低失调带隙基准电压源,其包括一基准电压产生电路,所述基准电压产生电路接收一电源电压,并产生一基准电压,其特征在于,所述带隙基准电压源还包括失调电压消除电路,所述失调电压消除电路由控制电路、第二运算放大器、选择电路和存储电路组成, 其中,所述选择电路包括第一选择电路和第二选择电路,所述存储电路包括第一存储电路和第二存储电路,所述第二运算放大器反相输入端与所述基准电压产生电路中的第一运算放大器的反相输入端相连接,其同相输入端与所述第一选择电路的一端连接;所述第一选择电路的另一端用以选择连接所述第二运算放大器反相输入端或者所述第一运算放大器的同相输入端;所述第二选择电路的一端与所述第二运算放大器的输出端连接,所述第二选择电路的另一端用以选择连接所述第一存储电路或者第二存储电路;所述控制电路分别与所述第一选择电路和第二选择电路连接,其产生一控制信号用以控制第一选择电路和第二选择电路的选择连接位置当所述控制信号为第一控制状态时,所述第一选择电路的另一端选择连接所述第二运算放大器的反相输入端,即将第二运算放大器的同相输入端与其反相输入端连接; 所述第二选择电路的另一端选择连接第一存储电路的一端; 所述第二运算放大器的第二失调电压信息存储在所述第二存储电路; 当所述控制信号为第二控制状态时,所述第一选择电路的另一端选择连接所述第一运算放大器的同相输入端,即将第二运算放大器的同相输入端与第一运算放大器的同相输入端连接;所述第二选择电路的另一端选择连接第二存储电路的一端;所述第二运算放大器根据存储的第二失调电压信息产生一失调校正电压,并存储在所述第二存储电路中,所述第二存储电路将所述失调校正电压传输给所述第一运算放大器, 以消除所述第一运算放大器的第一失调电压。
2.根据权利要求1所述的一种低失调带隙基准电压源,其特征在于,所述控制电路为一振荡器,其产生的控制信号为一方波信号。
3.根据权利要求1所述的一种低失调带隙基准电压源,其特征在于,所述第一选择电路为第一单刀双掷开关,所述第二选择电路为第二单刀双掷开关,所述第一单刀双掷开关的中间端点与所述第二运算放大器的同相输入端连接,所述第一单刀双掷开关的第一选择端点连接在所述第二运算放大器反相输入端,其第二选择端点连接在所述第一运算放大器的同相输入端;所述第二单刀双掷开关的中间端点接所述第二运算放大器的输出端,其第一选择端点与所述第一存储电路串联后接地,其第二选择端点与所述第二存储电路串联后接地。
4.根据权利要求1所述的一种低失调带隙基准电压源,其特征在于,所述第一存储电路包括第一电容,所述第一电容一端与所述第一运算放大器的第三输入端连接,另一端接地;所述第二存储电路包括第二电容,所述第二电容一端与所述第二运算放大器的第三输入端连接,另一端接地。
全文摘要
依据本发明的一种低失调带隙基准电压源,包括一基准电压产生电路和失调电压消除电路,所述基准电压产生电路接收电源电压并产生一基准电压,所述失调电压消除电路用以消除基准电压产生电路中运算放大器自身的失调电压对产生的基准电压的影响,保证带隙基准电压源输出的基准电压既不受温度变化影响,也不受失调电压等因素的影响,从而得到一精确度更高、稳定性更好的基准电压。
文档编号G05F3/20GK102393785SQ20111038257
公开日2012年3月28日 申请日期2011年11月28日 优先权日2011年11月28日
发明者吉米曾, 李焱 申请人:杭州矽力杰半导体技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1