一种基于BF533的DSP核心板的制作方法

文档序号:11706397阅读:313来源:国知局
一种基于BF533的DSP核心板的制作方法与工艺

本实用新型用于DSP应用系统技术领域,特别是涉及一种基于BF533的DSP核心板。



背景技术:

目前,传统的DSP应用系统设计是将DSP芯片电路、内存芯片电路、闪存芯片电路和应用外围电路设计在一起的“整体设计”,一般对于不同的DSP应用设计通常只是DSP程序和外围电路的不同,而核心电路“DSP+内存+闪存”并不需要改变,但是针对不同的应用系统,由于外围应用电路的不同,所有的电路都需要重新进行原理图设计和电路板布线设计,势必存在重复劳动而效率低下。

此外传统的DSP应用系统“整体设计”,由于电路的复杂性和结构的不同往往需要调整DSP核心电路部分的布局和布线,而不同的布局和布线会带来DSP电路性能的差别,有的甚至出现不稳定现象。



技术实现要素:

为解决上述问题,本实用新型提供一种基于BF533的DSP核心板,其将“DSP+内存+闪存”独立设计成一个核心板,既能方便地嵌入不同的DSP应用系统中又能保证DSP性能的一致性和稳定性。

本实用新型解决其技术问题所采用的技术方案是:一种基于BF533的DSP核心板,包括DSP单元和为DSP单元的核心提供稳定电源的独立稳压单元,所述DSP单元连接有实现程序存储的闪存单元和实现应用程序运行的内存单元,DSP单元的内部功能接口通过BTB扩展单元引出。

进一步作为本实用新型技术方案的改进,DSP单元的内部功能接口包括异步串行口、同步串行口、外部存储扩展、多缓冲串口和并行周边接口。

进一步作为本实用新型技术方案的改进,所述DSP单元和闪存单元之间还设有逻辑译码单元以驳接容量超过1MB的闪存。

进一步作为本实用新型技术方案的改进,还包括与DSP单元连接的实时时钟单元、主时钟和PPI时钟单元。

进一步作为本实用新型技术方案的改进,所述BTB扩展单元包括至少一个BTB接口。

本实用新型的有益效果:本实用新型DSP核心板通过在闪存中存储用户应用程序并将应用程序加载到内存中执行,它可以嵌入不同应用载板中,既灵活方便又能简化应用设计,其将“DSP+内存+闪存”独立设计成一个核心板,既能方便地嵌入不同的DSP应用系统中又能保证DSP性能的一致性和稳定性;此外,本实用新型核心板通过BTB扩展单元连接各种外设可实现多方面的应用,本实用新型可广泛应用在通信领域和工业控制领域。

附图说明

下面结合附图对本实用新型作进一步说明:

图1是本实用新型的结构框图;

图2是本实用新型的原理框图。

具体实施方式

参照图1、图2,其显示出了本实用新型之较佳实施例的具体结构。以下将详细说明本实用新型各部件的结构特点,而如果有描述到方向( 上、下、左、右、前及后) 时,是以图1所示的结构为参考描述,但本实用新型的实际使用方向并不局限于此。

本实用新型提供了一种基于BF533的DSP核心板,包括数字信号处理的DSP单元12、为DSP单元12的核心提供稳定电源的独立稳压单元15、与DSP单元12连接的实时时钟单元18、主时钟和PPI时钟单元19,所述DSP单元12连接有实现程序存储的闪存单元14和实现应用程序运行的64MB内存单元13,DSP单元12的内部功能接口通过BTB扩展单元11引出,所述BTB扩展单元11包括至少一个BTB接口17,以引出DSP所有资源。通过BTB接口与外部应用电路连接,既简单可靠又简化了DSP应用系统的设计。

其中,DSP单元12的内部功能接口包括异步串行口(UART)、同步串行口(SPI)、外部存储扩展(EBIU)、多缓冲串口(McBSP)和并行周边接口(PPI)。外部存储扩展(EBIU)接口可外扩存储器和其他异步接口应用电路;多缓冲串口(McBSP)可连接数字音频输入输出设备;并行周边接口(PPI)接口可连接数字视频输入输出设备,因而能满足通信领域对音视频信号处理应用的要求。

其中,所述DSP单元12和闪存单元14之间还设有逻辑译码单元16以驳接容量超过1MB(2MB)的闪存。

当然,本发明创造并不局限于上述实施方式,熟悉本领域的技术人员在不违背本实用新型精神的前提下还可作出等同变形或替换,这些等同的变型或替换均包含在本申请权利要求所限定的范围内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1