半导体器件和包括半导体器件的半导体系统的制作方法

文档序号:6766698阅读:185来源:国知局
半导体器件和包括半导体器件的半导体系统的制作方法
【专利摘要】一种半导体器件包括:管道锁存器,适用于响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据;管道锁存器控制单元,适用于响应于命令信号和延迟信息而产生管道输入控制信号/管道输出控制信号,并且响应于管道复位信号而将管道输入控制信号/管道输出控制信号复位;以及错误检测单元,适用于接收管道输入控制信号和管道输出控制信号,检测延迟错误以及产生管道复位信号。
【专利说明】半导体器件和包括半导体器件的半导体系统
[0001]相关申请的交叉引用
[0002]本申请要求2013年10月8日提交的申请号为10-2013-0119845的韩国专利申请的优先权,其全部内容通过引用合并于此。

【技术领域】
[0003]本发明的示例性实施例涉及一种半导体设计技术,更具体而言,涉及一种具有管道锁存器的半导体器件和包括所述半导体器件的半导体系统。

【背景技术】
[0004]半导体存储器件包括用于锁存输入数据的多个管道锁存器,并且响应于选通信号DQS而执行用于对准和写入输入数据的写入操作。在半导体存储器件执行写入操作期间,经由写入均衡(write leveling)操作执行训练以保证时钟信号和数据选通信号在恰当的定时内到达每个存储器件,使得执行稳定的操作。
[0005]图1是说明传统的半导体器件的数据训练的时序图。
[0006]参见图1,管道输入控制信号/管道输出控制信号WPIPE_IN〈0: 1>和WPIPE_0UT<0:1>在异常数据训练之后变成失效。
[0007]在开始数据训练时,施加写入命令10,并且在列地址选通(CAS)写入延迟(CWL:从输入写入命令至输入来自外部的写入数据的延迟)之后,将数据选通信号DQS的相位与时钟信号CLK的相位进行比较。此时,即使将数据选通信号DQS的边沿和时钟信号CLK的边沿对准,在响应于CAS写入延迟CWL而未输入数据选通信号DQS时,在管道锁存器中也发生异常操作。
[0008]图1说明了在比CAS写入延迟CWL早一个时钟的时间点(CWL-1)处输入数据选通信号DQS的情况。在这种情况下,用于管道锁存器的管道输入控制信号WPIPE_IN〈0>变成失效。然后,即使与随后输入的写入命令20相对应的数据选通信号DQS响应于CAS写入延迟CffL而被输入,管道输入控制信号/管道输出控制信号WPIPE_IN〈0:1>和WPIPE_0UT〈0: 1>也会变成失效。
[0009]管道输入控制信号/管道输出控制信号WPIPE_IN〈0:1>和WPIPE_0UT〈0: 1>在数据训练中被顺序激活。即,管道输入控制信号WPIPE_IN〈0:1>被顺序激活,并且管道输出控制信号WPIPE_0UT〈0:1>被顺序激活。


【发明内容】

[0010]本发明的各种示例性实施例涉及一种能控制会在数据训练中发生的异常的管道输入控制信号/管道输出控制信号的半导体器件。
[0011]根据本发明的一个示例性实施例,一种半导体器件可以包括:管道锁存器,适用于响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据;管道锁存器控制单元,适用于响应于命令信号和延迟信息而产生管道输入控制信号/管道输出控制信号,并且响应于管道复位信号而将管道输入控制信号/管道输出控制信号复位;以及错误检测单元,适用于接收管道输入控制信号和管道输出控制信号,检测延迟错误,以及产生管道复位信号。
[0012]根据本发明的另一个示例性实施例,一种半导体器件可以包括:管道锁存器,适用于响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据;管道锁存器控制单元,适用于响应于写入命令信号和延迟信息而产生管道输入控制信号和管道输出控制信号,并且响应于管道复位信号而将管道输入控制信号/管道输出控制信号复位,以及激活控制单元,适用于产生所述管道复位信号,所述管道复位信号在除了响应于写入命令信号、延迟信息以及突发长度而确定的写入时段之外的时段内被激活。
[0013]根据本发明的另一个示例性实施例,一种半导体系统可以包括:存储器件,适用于响应于从控制器输出的数据选通信号而锁存数据;以及控制器,适用于响应于通过存储器件产生的复位信号而重新传送数据,其中,所述存储器件包括:管道锁存器,适用于响应于管道输入控制信号/管道输出控制信号而顺序锁存并输出数据;管道锁存器控制单元,适用于响应于命令信号和延迟信息而产生管道输入控制信号/管道输出控制信号,并且响应于复位信号而复位管道输入控制信号/管道输出控制信号,以及错误检测单元,适用于接收管道输入控制信号和管道输出控制信号,检测延迟错误以及产生复位信号。
[0014]根据实施例的半导体器件,保证稳定的管道锁存器操作,使得可以增加数据训练操作的可靠性。

【专利附图】

【附图说明】
[0015]图1是说明传统的半导体器件的数据训练的时序图。
[0016]图2是说明根据本发明的一个示例性实施例的半导体器件的框图。
[0017]图3是说明图2中所示的管道锁存器的电路图。
[0018]图4是说明根据本发明的一个示例性实施例的半导体器件的框图。
[0019]图5A和图5B是说明图4中所示的管道锁存器控制单元的电路图。
[0020]图6是解释图4中所示的激活控制单元的操作的示意图。
[0021]图7是解释图4至图5B中所示的训练操作的时序图。
[0022]图8是说明根据本发明的一个示例性实施例的半导体系统的框图。

【具体实施方式】
[0023]下面将参照附图更详细地描述本发明的示例性实施例。然而,本发明可以用不同的方式实施,而不应解释为局限于本文所列的实施例。确切地说,提供这些实施例使得本公开充分与完整,并向本领域技术人员充分传达本发明的范围。附图并非按比例绘制,并且在某些情况下,为了清楚地示出实施例的特征可能对比例做夸大处理。在本公开中,附图标记直接对应于在本发明的不同附图和实施例中相似编号的部分。也应当注意的是,在本说明书中,“连接/耦接”不仅表示一个部件直接与另一个部件耦接,还表示经由中间部件与另一个部件间接耦接。另外,只要未在句子中特意提及,单数形式可以包括复数形式。
[0024]图2是说明根据本发明的一个示例性实施例的半导体器件的框图。
[0025]参见图2,半导体器件包括:管道锁存器控制单元21、错误检测单元22以及管道锁存器23。
[0026]管道锁存器控制单元21可以接收写入命令WT、CAS写入延迟CWL、以及数据选通信号DQS,并且响应于从错误检测单元22中提供的管道复位信号WPIPE_RST而对管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>执行复位操作。
[0027]错误检测单元22从管道锁存器控制单元21中接收管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>,检测延迟错误,以及响应于延迟错误而产生管道复位信号WPIPE_RST。
[0028]延迟错误表示响应于CAS写入延迟CWL而未输入数据选通信号DQS的情况,并且如图1中所示,在延迟错误情况下,管道输入控制信号/管道输出控制信号WPIPE_IN〈0:1>和WPIPE_0UT<0:1>未被顺序激活。
[0029]管道锁存器23可以响应于管道输入控制信号WPIPE_IN〈0:1>而顺序锁存数据,并且响应于管道输出控制信号WPIPE_0UT〈0:1>而顺序输出数据。
[0030]根据本发明的示例性实施例的半导体器件能够检测其中管道输入控制信号WPIPE_IN<0:1>和管道输出控制信号WPIPE_0UT〈0:1>未被顺序激活的状态,并且基于检测的状态来复位管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>。
[0031]图3是说明图2中所示的管道锁存器23的电路图。
[0032]参见图3,管道锁存器23可以包括接收管道输入控制信号WPIPE_IN〈0:1>的输入锁存部23A、和接收管道输出控制信号WPIPE_0UT〈0:1>的输出锁存部23B。图3说明了输入锁存部23A和输出锁存部23B对应于两个管道输入控制信号WPIPE_IN〈0: 1>和两个管道输出控制信号WPIPE_0UT〈0:1>的一种锁存器电路。然而,管道输入控制信号的数目、管道输出控制信号的数目、以及锁存器电路的数目可以根据设计而改变。
[0033]输入锁存部23A可以响应于管道输入控制信号WPIPE_IN〈0:1>而锁存数据DATA_IN,而输出锁存部23B可以响应于管道输出控制信号WPIPE_0UT〈0:1>而输出由输入锁存部23A锁存的数据。
[0034]参照图2和图3,将简单地描述电路的操作。
[0035]在响应于写入命令WT而输入数据选通信号DQS时,管道锁存器控制单元21产生管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>。此时,在管道输入控制信号WPIPE_IN〈0: 1>和管道输出控制信号WPIPE_0UT〈0: 1>未被顺序激活时,错误检测单元22可以将管道复位信号WPIPE_RST输出至管道锁存器控制单元21,并且管道锁存器控制单元21可以将已经响应于管道复位信号WPIPE_RST而被复位的管道输入控制信号WPIPE_IN<0:1>和管道输出控制信号WPIPE_0UT〈0:1>输出至管道锁存器23。管道锁存器23可以基本上防止错误的数据通过复位的管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>被锁存并且输出。
[0036]图4是说明根据本发明的一个示例性实施例的半导体器件的框图。
[0037]参见图4,半导体器件包括:命令解码器31、激活控制单元32、管道锁存器控制单元33以及管道锁存器35。
[0038]命令解码器31将外部命令E_WT解码并且输出写入命令WT。外部命令E_WT可以包括:芯片选择信号CS、列地址选通信号CAS、行地址选通信号RAS、以及写入使能信号WE
坐寸ο
[0039]激活控制单元32可以在特定的时段内产生管道复位信号WPIPE_RESETB。在示例性实施例中,特定的时段可以包括除了写入时段之外的时段。激活控制单元32可以响应于从命令解码器31中提供的写入命令WT、和关于CAS写入延迟CWL和突发长度BL (burstlength)的信息而产生用于复位管道锁存器控制单元33的管道复位信号WPIPE_RESETB。
[0040]CAS写入延迟CWL可以表示在施加写入命令WT之后直到从外部输入写入数据的延迟,而突发长度BL可以表示根据存储器件预取功能而每次输入/输出的比特数目。换言之,基于CAS写入延迟CWL和突发长度BL来定义写入时段是可能的。
[0041]另外,激活控制单元32可以基于CAS写入延迟CWL来设定管道复位信号WPIPE_RESETB的激活时段或去激活时段。具体地,例如可以通过利用移位器等将写入命令WT移位CAS写入延迟CWL来设定激活时段或去激活时段。
[0042]管道锁存器控制单元33控制管道锁存器35的输入/输出操作,响应于写入命令信号WT和延迟信息(例如,CAS写入延迟CWL)而产生管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>,以及响应于从激活控制单元32提供的管道复位信号WPIPE_RESETB和数据选通信号DQS而复位管道输入控制信号WPIPE_IN〈0: 1>和管道输出控制信号 WPIPE_0UT〈0:1>。
[0043]管道锁存器35可以响应于管道输入控制信号WPIPE_IN〈0:1>而顺序锁存数据DATA_IN,并且响应于管道输出控制信号WPIPE_0UT〈0:1>而顺序输出数据。
[0044]图5A和图5B是说明图4中所示的管道锁存器控制单元33的电路图。图5A是说明图4中所示的管道锁存器控制单元33的管道输出控制信号发生单元33_1的电路图,而图5B是说明图4中所示的管道锁存器控制单元33的管道输入控制信号发生单元33_2的电路图。
[0045]出于方便,将代表性地描述两个管道输出控制信号WPIPE_0UT〈0:1>和两个管道输入控制信号WPIPE_0UT〈0:1>。然而,还可以提供与多个管道输出控制信号相对应的多个电路和与多个管道输入控制信号相对应的多个电路。
[0046]参见图5A,输入至管道锁存器控制单元33的管道输出控制信号发生单元33_1的负载选通信号L0AD_DQS可以是源自数据选通信号DQS的信号。例如,负载选通信号L0AD_DQS可以在写入操作中CAS写入延迟+突发长度/2 (CWL+BL/2)之后产生,并且在数据选通信号(DQS)域中是管道输出控制信号WPIPE_0UT〈0:1>的参考信号。
[0047]在图5A中,管道输出控制信号发生单元33_1可以包括:移位部33A、复位部33B、以及管道输出控制信号发生部33C。
[0048]移位部33A可以接收负载选通信号L0AD_DQS,并且经由移位操作产生第一节点信号QF〈0>和第二节点信号QF〈1>。
[0049]复位部33B可以响应于管道复位信号WPIPE_RESETB的“L”电平而将接地电压(VSS)电平施加至移位部33A。
[0050]管道输出控制信号发生部33C可以响应于负载选通信号L0AD_DQS、第一节点信号QF<0>以及第二节点信号QF〈1>而产生管道输出控制信号WPIPE_0UT〈0:1>。
[0051]在图5A中,已经描述了用于产生并复位管道输出控制信号WPIPE_0UT〈0:1>的管道输出控制信号发生单元33_1。移位部33A和管道输出控制信号发生部33C可以被称作为基于负载选通信号L0AD_DQS产生管道输出控制信号WPIPE_0UT〈0:1>的发生部。
[0052]在图5B中,已经描述了用于产生并复位管道输入控制信号WPIPE_IN〈0:1>的管道输入控制信号发生部33_2。此时,通过用输入信号L0AD_CLK替换负载选通信号L0AD_DQS来产生管道输入控制信号WPIPE_IN〈0: 1>的电路可以采用相同的方式来配置,并且可以基于输入信号L0AD_CLK来复位管道输入控制信号WPIPE_IN〈0:1>。
[0053]根据本发明的示例性实施例,响应于管道复位信号WPIPE_RESETB而控制移位部33A的复位操作是可能的。
[0054]在下文中,将参照图4至图5B来描述操作。
[0055]命令解码器31接收外部命令E_WT、产生写入命令WT、以及将写入命令WT输出至激活控制单元32。
[0056]激活控制单元32响应于写入命令WT、基于CAS写入延迟CWL和突发长度BL在除了写入时段之外的时段内产生管道复位信号WPIPE_RESETB。
[0057]管道锁存器控制单元33产生管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>,并且响应于管道复位信号WPIPE_RESETB而控制管道输入控制信号WPIPE_IN<0:1>和管道输出控制信号WPIPE_0UT〈0:1>的复位操作。具体地,复位部33B响应于管道复位信号WPIPE_RESETB的“L”电平,而将接地电压(VSS)电平施加至移位部33A。此时,第一节点信号QF〈0>和第二节点信号QF〈1>变成“L”电平。此外,管道输出控制信号发生部33C可以响应于第一节点信号QF〈0>和第二节点信号QF〈1>而将管道输出控制信号WPIPE_0UT<0:1> 复位成 “L” 电平。
[0058]图6是解释图4中所示的激活控制单元32的操作的示意图。
[0059]图6说明了在施加写入命令WT之后输入数据DQ和数据选通信号DQS的写入时段,和管道复位信号WPIPE_RESETB在写入时段内被去激活的时序。在下文中,复位禁止信号WPIPE_RST_DIS和复位使能信号WPIPE_RST_EN通过移位写入命令WT来产生,并且可以用于设定管道复位信号WPIPE_RESETB的激活时段或去激活时段。
[0060]写入时段可以被定义为在施加写入命令WT之后从CAS写入延迟CWL起的CAS写入延迟+突发长度/2 (BL/2)+N。在施加写入命令WT之后早于写入时段M个时钟的时间点处,可以产生复位禁止信号WPIPE_RST_DIS。在复位禁止信号WPIPE_RST_DIS被激活时,管道复位信号WPIPE_RESETB被去激活成“H”电平,在写入时段结束之后,复位使能信号WPIPE_RST_EN被延迟N个时钟,并且被激活。在写入时段之后,管道输入控制信号WPIPE_ΙΝ<0>和管道输出控制信号WPIPE_0UT〈0>产生。此外,M和N是正整数,并且M和M是可以根据设计调整的因子。
[0061]在产生复位禁止信号WPIPE_RST_DIS之后激活复位使能信号WPIPE_RST_EN的时间点被定义为第一时段。第一时段包括管道操作时段。在第一时段中,管道复位信号WPIPE_RESETB被去激活成“H”电平。在除了第一时段的所有的时段被定义为第二时段时,管道复位信号WPIPE_RESETB在第二时段的全部时间内被激活成“L”电平。此时,管道输入控制信号WPIPE_IN〈0>和管道输出控制信号WPIPE_0UT〈0>变成“L”电平。即,在连续地输入写入命令WT时,管道输入控制信号WPIPE_IN〈0>和管道输出控制信号WPIPE_0UT〈0>可以在除了包括写入时段的最小临界时段之外的时段的全部时间内被复位。
[0062]管道复位信号WPIPE_RESETB可以用其它的信号来替换。S卩,管道复位信号WPIPE_RESETB可以用在除了写入时段之外的时段内被激活的所有信号来替换。例如,可以利用表示电源已经被初始化的加电信号PWRUP。
[0063]图7是解释图4至图5B中所示的训练操作的时序图。
[0064]参见图7,在训练操作中,当输入写入命令60、将数据选通信号DQS的相位与时钟信号CLK的相位彼此进行比较、并且在异常的时间点(例如,CWL-1)处输入数据选通信号DQS时,管道输入控制信号WPIPE_IN〈0>变成失效。此外,在异常训练操作之后,即使在正常时间点处施加写入命令,管道输入控制信号/管道输出控制信号WPIPE_IN〈0:1>和WPIPE_0UT<0:1>也变成失效。
[0065]然而,在本发明的示例性实施例中,管道复位信号WPIPE_RESETB在连续的写入命令70之前被激活,并且管道输入控制信号WPIPE_IN〈0:1>和管道输出控制信号WPIPE_0UT〈0:1>被复位,使得可以基本上防止管道输入控制信号/管道输出控制信号WPIPE_ΙΝ〈0:1> 和 WPIPE_0UT<0:1> 的失效。
[0066]因此,在连续的写入命令70被施加之后,可以顺序产生管道输入控制信号/管道输出控制信号 WPIPE_IN〈0:1> 和 WPIPE_0UT〈0:1>。
[0067]图8是说明根据本发明的一个示例性实施例的半导体系统的框图。
[0068]参见图8,半导体系统可以包括控制器1000和存储器件50。
[0069]存储器件50可以从控制器1000中接收命令CMD、数据选通信号DQS以及数据DQ。存储器件50可以响应于数据选通信号DQS而锁存数据DQ,并且将锁存的数据输出至控制器1000。
[0070]存储器件50可以包括:管道锁存器51、管道锁存器控制单元52以及错误检测单元53。
[0071]管道锁存器51可以响应于管道输入控制信号WPIPE_IN而顺序锁存数据,并且响应于管道输出控制信号WPIPE_0UT而顺序输出数据。此外,管道锁存器51可以响应于管道复位信号WPIPE_RST而复位管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT。
[0072]管道锁存器控制单元52可以响应于写入命令WT和延迟信息CWL而产生管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT,并且响应于产生的管道输入控制信号和管道输出控制信号而控制管道锁存器51的输入操作和输出操作。
[0073]错误检测单元53可以接收管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT,检测延迟错误,产生管道复位信号WPIPE_RST,以及将管道复位信号WPIPE_RST输出至管道锁存器控制单元52和控制器1000。
[0074]控制器1000可以响应于管道复位信号WPIPE_RST而将数据重新传送至存储器件50。
[0075]在下文中,将参照图8来描述根据本发明的示例性实施例的操作。
[0076]错误检测单元53可以从管道锁存器控制单元52中接收管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT,并且检测延迟错误。管道锁存器控制单元52可以响应于从错误检测单元53中输出的管道复位信号WPIPE_RST而复位管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT,并且将管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT输出至管道锁存器51。管道锁存器51可以响应于从管道锁存器控制单元52中输出的管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_0UT而输入/输出数据。
[0077]控制器1000可以响应于从错误检测单元53中输出的管道复位信号WPIPE_RST而重新传送与发生错误的管道输入控制信号WPIPE_IN和管道输出控制信号WPIPE_OUT相对应的数据。例如,管道输入控制信号/管道输出控制信号WPIPE_IN和WPIPE_OUT会未被顺序产生,使得数据会未被正常地锁存在管道锁存器51中。因此,存储器件50可以检测管道输入控制信号/管道输出控制信号WPIPE_IN和WPIPE_OUT中的延迟错误,将管道输入控制信号/管道输出控制信号WPIPE_IN和WPIPE_OUT复位,以及再次从控制器1000中接收还未被锁存的数据。
[0078]根据本发明的示例性实施例,可以通过在写入时段之后将管道输入控制信号/管道输出控制信号WPIPE_IN和WPIPE_0UT复位来基本上防止异常的管道锁存器操作。
[0079]尽管已经参照具体的实施例描述了本发明,但是对本领域技术人员显然的是,在不脱离所附权利要求所限定的本发明的精神和范围的情况下,可以进行各种变化和修改。
[0080]通过以上实施例可以看出,本申请提供了以下的技术方案。
[0081]技术方案1.一种半导体器件,包括:
[0082]管道锁存器,适用于:响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据;
[0083]管道锁存器控制单元,适用于:响应于命令信号和延迟信息而产生所述管道输入控制信号/所述管道输出控制信号,并且响应于管道复位信号而将所述管道输入控制信号/所述管道输出控制信号复位;以及
[0084]错误检测单元,适用于:接收所述管道输入控制信号和所述管道输出控制信号,检测延迟错误以及产生所述管道复位信号。
[0085]技术方案2.如技术方案I所述的半导体器件,其中,所述管道锁存器控制单元包括:
[0086]移位部,适用于:接收输入/输出信号,并且经由移位操作来产生第一节点信号和第二节点信号;
[0087]复位部,适用于:响应于所述管道复位信号而将接地电压电平施加至所述移位部;以及
[0088]管道输入/输出控制信号发生部,适用于:响应于所述输入/输出信号以及所述第一节点信号和所述第二节点信号而产生所述管道输入控制信号/所述管道输出控制信号。
[0089]技术方案3.如技术方案2所述的半导体器件,其中,所述复位部响应于所述管道复位信号而将所述管道输入控制信号和所述管道输出控制信号复位。
[0090]技术方案4.如技术方案I所述的半导体器件,其中,所述管道锁存器控制单元包括:
[0091]管道输出控制信号发生单元,适用于:响应于所述命令信号和所述延迟信息而产生所述管道输出控制信号,并且响应于所述管道复位信号而将所述管道输出控制信号复位;以及
[0092]管道输入控制信号发生单元,适用于响应于所述命令信号和所述延迟信息而产生所述管道输入控制信号,并且响应于所述管道复位信号而将所述管道输入控制信号复位。
[0093]技术方案5.如技术方案4所述的半导体器件,其中,所述管道输出控制信号发生单元包括:
[0094]移位部,适用于:接收负载选通信号,并且经由移位操作来产生第一节点信号和第二节点信号;
[0095]复位部,适用于响应于所述管道复位信号而将接地电压电平施加至所述移位部;以及
[0096]管道输出控制信号发生部,适用于响应于所述负载选通信号以及所述第一节点信号和所述第二节点信号而产生所述管道输出控制信号。
[0097]技术方案6.如技术方案4所述的半导体器件,其中,所述管道输入控制信号发生单元包括:
[0098]移位部,适用于接收负载时钟信号,并且经由移位操作来产生第一节点信号和第二节点信号;
[0099]复位部,适用于响应于所述管道复位信号而将接地电压电平施加至所述移位部;以及
[0100]管道输入控制信号发生部,适用于响应于所述负载时钟信号以及所述第一节点信号和所述第二节点信号而产生所述管道输入控制信号。
[0101]技术方案7.如技术方案I所述的半导体器件,其中,所述错误检测单元检测所述管道输入控制信号/所述管道输出控制信号被非顺序激活、或者所述管道输入控制信号/所述管道输出控制信号的仅仅一部分被激活。
[0102]技术方案8.如技术方案I所述的半导体器件,其中,所述延迟错误基于所述延迟信息、由所述数据选通信号的输入时间点来定义。
[0103]技术方案9.如权利要8所述的半导体器件,其中,所述延迟信息包括:列地址选通CAS写入延迟CWL。
[0104]技术方案10.—种半导体器件,包括:
[0105]管道锁存器,适用于:响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据;
[0106]管道锁存器控制单元,适用于:响应于写入命令信号和延迟信息而产生所述管道输入控制信号和所述管道输出控制信号,并且响应于管道复位信号而复位所述管道输入控制信号/所述管道输出控制信号;以及
[0107]激活控制单元,适用于:产生所述管道复位信号,所述管道复位信号在除了响应于所述写入命令信号、所述延迟信息以及突发长度而确定的写入时段之外的时段中被激活。
[0108]技术方案11.如技术方案10所述的半导体器件,其中,所述激活控制单元通过将所述写入命令信号移位所述延迟信息来去激活所述管道复位信号。
[0109]技术方案12.如技术方案10所述的半导体器件,其中,所述管道锁存器控制单元包括:
[0110]发生部,适用于:接收数据选通信号和时钟信号,并且产生所述管道输入控制信号/所述管道输出控制信号;以及
[0111]复位部,适用于响应于所述管道复位信号而复位所述发生部。
[0112]技术方案13.—种半导体系统,包括:
[0113]存储器件,适用于响应于从控制器输出的数据选通信号而锁存数据;以及
[0114]控制器,适用于响应于通过所述存储器件产生的复位信号而重新传送所述数据,
[0115]其中,所述存储器件包括:
[0116]管道锁存器,适用于响应于管道输入控制信号/管道输出控制信号而顺序锁存并输出数据;
[0117]管道锁存器控制单元,适用于:响应于命令信号和延迟信息而产生所述管道输入控制信号/所述管道输出控制信号,并且响应于所述复位信号而复位所述管道输入控制信号/所述管道输出控制信号;以及
[0118]错误检测单元,适用于:接收所述管道输入控制信号和所述管道输出控制信号,检测延迟错误以及产生所述复位信号。
[0119]技术方案14.如技术方案13所述的半导体系统,其中,所述管道锁存器控制单元包括:
[0120]发生部,接收数据选通信号,并且产生所述管道输入控制信号/所述管道输出控制信号;以及
[0121]复位部,响应于所述复位信号而复位所述发生部。
[0122]技术方案15.如技术方案14所述的半导体系统,其中,所述错误检测单元检测所述管道输入控制信号/所述管道输出控制信号被非顺序激活,或者所述管道输入控制信号/所述管道输出控制信号的仅仅一部分被激活。
【权利要求】
1.一种半导体器件,包括: 管道锁存器,适用于:响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据; 管道锁存器控制单元,适用于:响应于命令信号和延迟信息而产生所述管道输入控制信号/所述管道输出控制信号,并且响应于管道复位信号而将所述管道输入控制信号/所述管道输出控制信号复位;以及 错误检测单元,适用于:接收所述管道输入控制信号和所述管道输出控制信号,检测延迟错误以及产生所述管道复位信号。
2.如权利要求1所述的半导体器件,其中,所述管道锁存器控制单元包括: 移位部,适用于:接收输入/输出信号,并且经由移位操作来产生第一节点信号和第二节点信号; 复位部,适用于:响应于所述管道复位信号而将接地电压电平施加至所述移位部;以及 管道输入/输出控制信号发生部,适用于:响应于所述输入/输出信号以及所述第一节点信号和所述第二节点信号而产生所述管道输入控制信号/所述管道输出控制信号。
3.如权利要求2所述的半导体器件,其中,所述复位部响应于所述管道复位信号而将所述管道输入控制信号和所述管道输出控制信号复位。
4.如权利要求1所述的半导体器件,其中,所述管道锁存器控制单元包括: 管道输出控制信号发生单元,适用于:响应于所述命令信号和所述延迟信息而产生所述管道输出控制信号,并且响应于所述管道复位信号而将所述管道输出控制信号复位;以及 管道输入控制信号发生单元,适用于响应于所述命令信号和所述延迟信息而产生所述管道输入控制信号,并且响应于所述管道复位信号而将所述管道输入控制信号复位。
5.如权利要求4所述的半导体器件,其中,所述管道输出控制信号发生单元包括: 移位部,适用于:接收负载选通信号,并且经由移位操作来产生第一节点信号和第二节点信号; 复位部,适用于响应于所述管道复位信号而将接地电压电平施加至所述移位部;以及管道输出控制信号发生部,适用于响应于所述负载选通信号以及所述第一节点信号和所述第二节点信号而产生所述管道输出控制信号。
6.如权利要求4所述的半导体器件,其中,所述管道输入控制信号发生单元包括: 移位部,适用于接收负载时钟信号,并且经由移位操作来产生第一节点信号和第二节点信号; 复位部,适用于响应于所述管道复位信号而将接地电压电平施加至所述移位部;以及管道输入控制信号发生部,适用于响应于所述负载时钟信号以及所述第一节点信号和所述第二节点信号而产生所述管道输入控制信号。
7.如权利要求1所述的半导体器件,其中,所述错误检测单元检测所述管道输入控制信号/所述管道输出控制信号被非顺序激活、或者所述管道输入控制信号/所述管道输出控制信号的仅仅一部分被激活。
8.如权利要求1所述的半导体器件,其中,所述延迟错误基于所述延迟信息、由所述数据选通信号的输入时间点来定义。
9.一种半导体器件,包括: 管道锁存器,适用于:响应于管道输入控制信号而顺序锁存数据,并且响应于管道输出控制信号而顺序输出数据; 管道锁存器控制单元,适用于:响应于写入命令信号和延迟信息而产生所述管道输入控制信号和所述管道输出控制信号,并且响应于管道复位信号而复位所述管道输入控制信号/所述管道输出控制信号;以及 激活控制单元,适用于:产生所述管道复位信号,所述管道复位信号在除了响应于所述写入命令信号、所述延迟信息以及突发长度而确定的写入时段之外的时段中被激活。
10.一种半导体系统,包括: 存储器件,适用于响应于从控制器输出的数据选通信号而锁存数据;以及 控制器,适用于响应于通过所述存储器件产生的复位信号而重新传送所述数据, 其中,所述存储器件包括: 管道锁存器,适用于响应于管道输入控制信号/管道输出控制信号而顺序锁存并输出数据; 管道锁存器控制单元,适用于:响应于命令信号和延迟信息而产生所述管道输入控制信号/所述管道输出控制信号,并且响应于所述复位信号而复位所述管道输入控制信号/所述管道输出控制信号;以及 错误检测单元,适用于:接收所述管道输入控制信号和所述管道输出控制信号,检测延迟错误以及产生所述复位信号。
【文档编号】G11C7/10GK104517626SQ201410160479
【公开日】2015年4月15日 申请日期:2014年4月21日 优先权日:2013年10月8日
【发明者】具岐峰 申请人:爱思开海力士有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1