访问计数设备、存储器系统和访问计数方法_5

文档序号:9218266阅读:来源:国知局
可以通过分散分布在诸如半导体存储器设备、CPU、以及半导体存储器控制器的多个设备中被实现。
[0149]而且,各自以上示例性实施例可以通过适当地相互结合被实现。
[0150]而且,本发明不限于各自以上示例性实施例。本发明可以在多种模式下被实现。
[0151]而且,在以下补充注释中还描述各自以上示例性实施例的部分或所有。然而,本发明不限于以下补充注释。
[0152](补充注释I)
[0153]一种访问计数设备,包括:
[0154]行地址存储单元,存储多达在对存储器单元的访问中指定的特定数目n(n是等于或大于I的整数)的行地址;
[0155]计数单元,对对存储在行地址存储单元中的每个行地址的访问频率计数;以及
[0156]重置控制单元,通知行地址存储单元用新行地址代替η个行地址之一或者丢弃η个行地址之一,并且还通知计数单元重置对被代替或丢弃的行地址的访问频率。
[0157](补充注释2)
[0158]根据补充注释I的访问计数设备,进一步包括:行地址选择单元,如果访问发生,则基于访问频率,选择η个行地址之一,其指定除了存储在行地址存储单元中的η个行地址之外的新行地址,
[0159]其中,重置控制单元通知行地址存储单元通过用新行地址代替由行地址选择单元选择的行地址,存储新行地址,并且还通知计数单元重置对被代替的行地址的访问频率。
[0160](补充注释3)
[0161]根据补充注释I或补充注释2的访问计数设备,其中,重置控制单元通知计数单元丢弃对其的访问频率达到特定访问可允许数目的行地址,并且还通知计数单元重置对被丢弃的行地址的访问频率。
[0162](补充注释4)
[0163]根据补充注释2或补充注释3的访问计数设备,其中,行地址选择单元选择对η个行地址中的所选一个的访问频率满足特定低频条件的η个行地址之一。
[0164](补充注释5)
[0165]根据补充注释2至补充注释4之一的访问计数设备,进一步包括:m组(m是等于或大于2的整数)行地址存储单元、计数单元、行地址选择单元、以及重置控制单元的结合,
[0166]其中,在访问中指定的行地址被存储在每组的行地址存储单元中,以及
[0167]其中,如果访问发生,则每组的行地址选择单元基于访问频率,应用不同于由其他组应用的选择条件的选择条件,作为用于选择η个行地址之一的选择条件,其指定除了存储在与行地址选择单元应用选择条件的组相同的组的行地址存储单元中的η个行地址之外的新行地址。
[0168](补充注释6)
[0169]根据补充注释5的访问计数设备,其中,m组之一的行地址选择器应用特定低频条件作为选择条件,并且其中,除了m组之一之外的每组的行地址选择单元应用特定高频条件作为选择条件。
[0170](补充注释7)
[0171]根据补充注释I至补充注释6之一的访问计数设备,其中,η是基于刷新间隔、访问循环、以及访问可允许数目的值。
[0172](补充注释8)
[0173]根据补充注释I至补充注释7之一的访问计数设备,进一步包括:密集访问检测单元,检测对其的访问频率达到访问可允许数目的行地址。
[0174](补充注释9)
[0175]根据补充注释8的访问计数设备,其中,密集访问检测单元将刷新发布至被检测行地址的邻近行地址。
[0176](补充注释10)
[0177]—种存储器系统,包括:
[0178]根据补充注释I至补充注释9之一的访问计数设备;以及
[0179]存储器单元阵列,包括存储器单元。
[0180](补充注释11)
[0181]—种访问计数方法,包括:
[0182]存储多达在对存储器单元的访问中指定的特定数目η(η是等于或大于I的整数)的行地址;
[0183]对对每个所存储行地址的访问频率计数;
[0184]用新行地址代替η个行地址之一或丢弃η个行地址之一;以及
[0185]重置对被代替或丢弃的行地址的访问频率。
[0186]提供实施例的先前描述以启用本领域技术人员作出和使用本发明。而且,对这些示例性实施例的多种修改对于本领域技术人员将是显而易见的,并且在此限定的一般原理和特定示例在不使用创造能力的情况下,可以应用至其他实施例。从而,本发明不旨在限于在此描述的示例性实施例,而是符合如由权利要求及其等价物的限制限定的最宽范围。
[0187]而且,注意,发明人的目的在于即使权利要求在诉讼期间被修改,也保持所要求发明的所有等价物。
[0188][附图标记列表]
[0189]1、2存储器系统
[0190]10、20访问计数设备
[0191]30存储器单元阵列
[0192]11行地址存储单元
[0193]12计数器
[0194]13、23行地址选择器
[0195]14重置控制器
[0196]15,25密集访问检测器
[0197]101寄存器
[0198]102比较器
[0199]103计数器
[0200]104、204计数器值比较电路
[0201]105寄存器数目生成电路
[0202]106、206邻近地址生成电路
[0203]107刷新命令生成电路
【主权项】
1.一种访问计数设备,包括: 行地址存储单元,所述行地址存储单元存储多达在对存储器单元的访问中指定的特定数目n(n是等于或大于I的整数)的行地址; 计数器,所述计数器计数对存储在所述行地址存储单元中的每个行地址的访问频率;以及 重置控制器,所述重置控制器向所述行地址存储单元通知用新行地址代替所述η个行地址中的一个或者丢弃所述η个行地址中的一个,并且还向所述计数器通知重置对所代替或所丢弃的行地址的访问频率。2.根据权利要求1所述的访问计数设备,进一步包括: 行地址选择器,如果访问发生,则基于所述访问频率,选择所述η个行地址中的一个,其指定除了存储在所述行地址存储单元中的所述η个行地址之外的新行地址, 其中,所述重置控制器向所述行地址存储单元通知通过用所述新行地址代替由所述行地址选择器所选择的行地址存储所述新行地址,并且还向所述计数器通知重置对所代替行地址的访问频率。3.根据权利要求1所述的访问计数设备,其中,所述重置控制器向所述行地址存储单元通知丢弃对其的访问频率达到特定访问可允许数目的行地址,并且还向所述计数器重置对所丢弃的行地址的访问频率。4.根据权利要求2所述的访问计数设备,其中,所述行地址选择器选择对所述η个行地址中的一个的访问频率满足特定低频条件的所述η个行地址中的一个。5.根据权利要求2所述的访问计数设备,进一步包括:所述行地址存储单元、所述计数器、所述行地址选择器以及所述重置控制器的组合的m个集合(m是等于或大于2的整数),其中,在所述访问中指定的所述行地址被存储在每组的所述行地址存储单元中,并且 其中,如果访问发生,则每个集合中的所述行地址选择器基于所述访问频率来应用不同于由其他集合应用的选择条件的选择条件作为用于选择所述η行地址中的一个的选择条件,其指定除了存储在与所述行地址选择器应用所述选择条件的集合相同的集合中的所述行地址存储单元中的所述η个行地址之外的新行地址。6.根据权利要求5所述的访问计数设备,其中,所述m个集合中的一个中的所述行地址选择器应用特定低频条件作为所述选择条件,并且其中,其他集合中的每一个的所述行地址选择器应用特定高频条件作为所述选择条件。7.根据权利要求1所述的访问计数设备,其中,所述η是基于刷新间隔、访问循环以及访问可允许数目的值。8.根据权利要求1所述的访问计数设备,进一步包括:密集访问检测器,所述密集访问检测器检测对其的访问频率达到所述访问可允许数目的行地址。9.一种存储器系统,包括: 根据权利要求1的访问计数设备;以及 存储器单元阵列,包括所述存储器单元。10.一种访问计数方法,包括: 存储多达在对存储器单元的访问中指定的特定数目η(η是等于或大于I的整数)的行地址;计数对所存储的行地址中的每一个的访问频率;用新行地址代替所述η个行地址中的一个或丢弃所述η个行地址中的一个;以及重置对所代替或所丢弃的行地址的访问频率。
【专利摘要】本发明公开了一种访问计数设备、存储器系统和访问计数方法。公开半导体存储器中的访问计数设备等,其通过较小电路规模对半导体存储器中的行地址的访问计数。访问计数设备包括:行地址存储单元,被配置成存储多达在对存储器单元的访问中指定的特定数目n(n是等于或大于1的整数)的行地址;计数器,被配置成对存储在行地址存储单元中的每个行地址的访问频率计数;以及重置控制器,被配置成通知行地址存储单元用新行地址代替n个行地址之一,或者丢弃n个行地址之一,并且还被配置成通知计数器重置对被代替或丢弃的行地址的访问频率。
【IPC分类】G11C11/406
【公开号】CN104934057
【申请号】CN201510116845
【发明人】五十岚宪一
【申请人】日本电气株式会社
【公开日】2015年9月23日
【申请日】2015年3月17日
【公告号】US20150262652
当前第5页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1