用于以高选择性刻蚀电介质阻挡层的方法

文档序号:6886604阅读:267来源:国知局
专利名称:用于以高选择性刻蚀电介质阻挡层的方法
技术领域
本发明大体上涉及半导体处理技术,尤其涉及在半导体处理中以高选择性将电介质阻挡层刻蚀到电介质块绝缘(dielectric bulk insulating)层的方法。
背景技术
集成电路已发展成可以在一个芯片上包括几百万个元件(例如晶体 管、电容器和电阻器)的复杂器件。芯片设计的发展持续地需要更快的电 路和更大的电路密度。对于更大电路密度的需求使得必须减小集成电路元 件的尺度。随着集成电路元件的尺度减小(例如亚微米尺度),用于制造这些元 件的材料促成了它们的电性能。例如,具有低电阻的金属互连件(例如铜 和铝)在集成电路上的这些元件之间提供了导电路径。通常,金属互连件由电介质块绝缘材料彼此电隔离开。当相邻的金属 互连件之间的距离和/或电介质块绝缘材料的厚度具有亚微米尺度时,这些 互连件之间可能发生电容耦合。相邻金属互连件之间的电容耦合可能造成 串扰和/或电阻一电容(RC)延迟,这种延迟使集成电路的总体性能变 差。为了使相邻金属互连件之间的电容耦合最小化,需要低介电常数的块 绝缘材料(例如小于约4.0的介电常数)。低介电常数块绝缘材料的示例 包括二氧化硅(Si02)、硅酸盐玻璃、氟硅酸盐玻璃(FSG)和掺碳氧化 硅(SiOC)等。另外,电介质阻挡层通常将金属互连件与电介质块绝缘材料分隔开。 电介质阻挡层使金属向电介质块绝缘材料中的扩散最小化。金属向电介质 块绝缘材料中的扩散是不利的,因为这种扩赛可能影响集成电路的电性能,或使之不可工作。电介质层需要具有低介电常数,以在导电线之间维 持电介质堆叠的低k特性。电介质阻挡层还为电介质块绝缘层刻蚀处理用 作刻蚀停止层,使得下方的金属不会暴露于刻蚀环境。电介质阻挡层具有 约5.5或更低的介电常数。电介质阻挡层的示例是碳化硅(SiC)和含氮碳化硅(SiCN)等。某些集成电路元件包括多级互连结构(例如双镶嵌(damascene)结 构)。多级互连结构可以具有彼此摞在一起的两个或更多个块绝缘层、低 电介质阻挡层以及金属层。作为图1A所示的示例性双镶嵌结构,带有下 方电介质阻挡层106的块绝缘层108被堆叠在另一个此前形成的互连件 上,该互连件带有嵌入另一电介质块绝缘层102中的导电层104。在过孔/ 沟槽刻蚀处理完成、并在电介质块绝缘层108中限定了过孔/沟槽110时, 由过孔/沟槽IIO限定的暴露电介质阻挡层106被随后除去以暴露出下方的 导电层104,使得随后沉积的导电层116可以通过其连接和结合,如图1B 所示。但是,块绝缘层108与电介质阻挡层106所选择的材料的相似性使 它们之间具有相似的刻蚀特性,从而在刻蚀过程中造成了不良的选择性。 如图1C所示,随着电介质阻挡层106受到刻蚀,电介质块绝缘层108可 能同时受到反应刻蚀计微粒的侵蚀,造成层114的顶部和/或侧壁的不均匀 或锥形轮廓。在下方的导电层104与沟槽开口 IIO不对准的情况下,如图 1D所示,由于对电介质块绝缘层102的不良选择性,下方的电介质块绝缘 层102可能在电介质阻挡层106的刻蚀过程中受到侵蚀112。因此,需要一种刻蚀电介质阻挡层的方法,该方法对电介质块绝缘层 具有高选择性。发明内容本发明中提供了用于以相对于电介质块绝缘层的高选择性来刻蚀电介 质阻挡层的方法。在一种实施例中, 一种用于刻蚀电介质阻挡层的方法包 括在反应器中提供衬底,所述衬底具有经过电介质块绝缘层而暴露的一 部分电介质阻挡层;将包含H2的气体混合物流入所述反应器中;以及相 对于所述电介质块绝缘层选择性地刻蚀所述电介质阻挡层的暴露部分。在另一种实施例中, 一种用于刻蚀电介质阻挡层的方法包括在反应 器中提供衬底,所述衬底具有经过电介质块绝缘层而暴露的一部分电介质 阻挡层;将包含H2气体和含氟气体的气体混合物流入所述反应器中;以 及在由所述气体混合物形成的等离子体存在的情况下刻蚀所述电介质阻挡 层的暴露部分。在再一种实施例中, 一种用于刻蚀电介质阻挡层的方法包括在反应 器中提供衬底,所述衬底具有经过电介质块绝缘层而暴露的一部分电介质 阻挡层,其中,所述电介质阻挡层是含碳硅膜;将包含H2气体、含氟气 体和至少一种惰性气体的气体混合物流入所述反应器中;以及相对于所述 电介质块绝缘层选择性地刻蚀所述电介质阻挡层的暴露部分。


上文简要概括了本发明,参照本发明的实施例可以以能够详细理解并 获得本发明的上述优点的方式了解本发明的更具体说明,附示了这些 实施例。图1A—1D是示例性互连结构的截面图;图2是根据本发明的一种实施例所用的等离子体反应器的示意性截面图;图3是根据本发明的一种实施例,对互连结构的电介质阻挡层去除处 理的一种实施例的流程图;图4A—4B是衬底上布置有暴露电介质阻挡层的互连结构一种实施例 的截面图。为了便于理解,在可能之处,已经用相同的标号来标记各个附图中共 同的相同要素。应当明白, 一种实施例中的要素和特征也可以有利地结合 到其他实施例中而无需进一步叙述。但是应当注意,附图只是图示了本发明的示例性实施例,因此不应认 为是其范围的限制,本发明可以应用于其他等效实施例。
具体实施方式
本发明的实施例包括用于以高选择性将电介质阻挡层刻蚀到电介质块 绝缘层的方法。这些方法通过选择性地刻蚀电介质阻挡层而基本上不侵蚀 相邻的电介质块绝缘层和/或下方的导电层以及电介质块绝缘层,而保留了 衬底上形成的特征的轮廓和尺度。高刻蚀选择性是通过利用包含氢气 (H2)的气体混合物来刻蚀电介质阻挡层而实现的。图2图示了根据本发明,适于执行电介质阻挡层刻蚀的等离子体源刻蚀反应器202的一种实施例的示意性截面图。适于执行本发明的一种这样 的刻蚀反应器是ENABLER⑧处理室,它可以从Santa Clara, California的 Applied Materials, Inc.获得。已经想到,这里所描述的电介质阻挡层刻蚀处 理可以在其他刻蚀反应器(包括来自其他制造商的反应器)中执行。在一种实施例中,反应器202包括处理室210,处理室210具有导电 室壁230。用含液体的导管(未示出)来控制室壁230的温度,所述导管 位于壁230内和/或附近。室210是高真空容器,它通过节流阀227连接到真空泵236。室壁 230连接到电接地234。衬垫231布置在室210中以覆盖壁230的内表面。 衬垫231有利于室210的原位自清洁能力,从而可以容易地从衬垫231除 去沉积在衬垫231上的副产品和残余物。处理室210还包括支撑底座216和喷头232。支撑底座216与喷头232 间隔开的关系布置在喷头232下方。支撑底座216可以包括静电卡盘 226,用于在处理过程中保持阵地200。由DC电源220控制对静电卡盘 226的供电。支撑底座216通过匹配网络224耦合到射频(RF)偏置电源222。偏 置电源222通常能够产生RF信号,该信号具有从约50kHz至约60MHz的 可调谐频率以及约0至5,000瓦特的偏置功率。可选地,偏置电源222可 以是DC源或脉冲式DC源。被支撑在支撑底座216上的衬底200的温度至少部分地通过对支撑底 座216的温度进行调节来受到控制。在一种实施例中,支撑底座216包括 冷却板(未示出),该冷却板中形成有通道以使冷却剂流动。另外,从气 体源248供应的背面气体(例如氦气(He))相配地供给到通道中,所述通道布置在衬底200的背面与静电卡盘226表面中形成的沟槽(未示出) 之间。背面He气体在底座216与衬底200之间提供了有效的热传递。静 电卡盘226还可以在卡盘主体中包括电阻加热器(未示出),以在处理过 程中对卡盘226进行加热。在一种实施例中,衬底200被维持在约IO摄氏 度至约500摄氏度之间的温度。喷头232安装到处理室210的盖子213。气体面板238流体连接到送 气室(plenum,未示出),所述送气室限定在喷头232与盖子213之间。 喷头232包括多个孔,使从气体面板238供给送气室的气体能够进入处理 室210。喷头232中的空可以布置在不同的区域中,使得各种气体可以以 不同的体积流率被释放到室210中。喷头232和/或位于其附近的上部电极228通过阻抗变换器219 (例如 四分之一波长匹配杆(matching stub))耦合到RF电源218。 RF电源218 通常能够产生RF信号,该RF信号具有约160MHz的可调谐频率以及约0 至5,000瓦特的源功率。反应器202还包括一个或多个线圈段或磁体212,其位于室壁230的 外部,靠近室盖子213。由DC电源或低频AC电源254控制对(一个或多 个)线圈段的供电。在衬底处理过程中,用气体面板238和节流阀227来控制室210内部 的气压。在一种实施例中,室210内部的气压被维持在约0.1至999 m丁orr。控制器240包括中央处理单元(CPU) 244、存储器242和辅助电路 246,并被耦合到反应器202的各个部件以便对本发明的处理进行控制。 存储器242可以是任何计算机可读电介质,例如随机存取存储器 (RAM)、只读存储器(ROM)、软盘、硬盘、或任何其他形式的数字 式储存装置,可以在反应器202或CPU 244的本地或远程。辅助电路246 被耦合到CPU 244,从而以传统方式对CPU 244提供支持。这些电路包括 缓存器、电源、时钟电路、输入/输出电路和子系统等。储存在存储器242 中的软件例程或一系列程序指令在由CPU 244执行时,使反应器202执行 本发明的刻蚀处理。图2只示出了可用来实施本发明的各种等离子体反应器的一种示例性 构造。例如,可以用不同的耦合机构将不同类型的源功率和偏置功率耦合 到等离子体室中。既使用源功率又使用偏置功率允许对等离子体密度和衬 底相对于等离子体的偏置电压进行独立控制。在某些应用中,可以不需要 源功率,而只由偏置功率来维持等离子体。可以通过用电磁铁向真空室施加的磁场来增强等离子体密度,所述电磁铁由低频(例如0.1至0.5赫 兹)的AC电流源或DC源来驱动。在其他应用中,可以在与衬底所在的 室不同的其他室(例如远程等离子体源)中产生等离子体,随后用本领域 已知的技术将等离子体导入该室中。图3图示了根据本发明的一种实施例,电介质阻挡层去除处理300的 一种实施例的流程图。图4A—4B是图示了电介质阻挡层去除处理300的 顺序的示意性截面图。处理300可以以指令的形式储存在存储器242中, 这些指令由控制器240执行以使反应器202中执行处理300。通过在反应器202中提供衬底400,处理300开始于步骤302,所述 衬底400在互连结构中具有电介质阻挡层。如图4A所示的电介质堆叠412 被布置在层402上,层402中布置有至少一个导电层404 (例如铜线)。 电介质堆叠412包括电介质阻挡层406上方的电介质块绝缘层408。沟槽/ 过孔410通过传统刻蚀处理(例如双镶嵌刻蚀处理)形成于电介质块绝缘 层408中。在一种实施例中,电介质块绝缘层408是具有小于4.0的介电 常数的介电材料(低k材料)。合适材料的示例包括含碳氧化硅(SiOC, 例如可以从Applied Materials, Inc.获得的BLACK DIAMOND 电介质材 料)和其他低k聚合物(例如聚酰胺)。电介质阻挡层406具有约5.5或更低的介电常数。在一种实施例中, 电介质阻挡层406是含碳硅层(SiC)、掺氮的含碳硅层(SiCN)等。在 图4A所示的实施例中,电介质阻挡层是SiCN膜。电介质阻挡层材料的一 种示例是可以从Applied Materials, Inc.获得的BLOK⑧电介质材料。在图4A所示的实施例中,穿过开口刻蚀电介质堆叠410,从而在电 介质阻挡层406上方的电介质块绝缘层408中限定了特征410 (例如沟槽 或过孔)。除去电介质块绝缘层408的一部分以暴露出电介质阻挡层406的表面414。层402中的导电层404处于电介质阻挡层406中形成的特征 410之下。在一种实施例中,用由氟和碳形成的等离子体来刻蚀电介质块 绝缘层408。电介质块绝缘层408可以在刻蚀室(例如图2所述的反应器 202或其他合适的反应器)中刻蚀。在一种实施例中,可以通过供应约5至约200sccm之间的含碳和氟的 气体(例如四氟化碳(CF4))、施加约50瓦特至约2000瓦特之间的功 率、维持约0摄氏度至约50摄氏度之间的温度、并在反应器中控制约5 mTorr至约200 mTorr的处理压力,来执行刻蚀处理。在另一种实施例 中,还可以伴随着含碳和氟的气体而至少将载气(例如氩(Ar))供给到 反应器中。可以在约50至约500sccm之间供应载气。在步骤304,将含有H2气体的气体混合物供应到反应器202中以对暴 露的电介质阻挡层406进行刻蚀,所述暴露的电介质阻挡层是由电介质块 绝缘层408中形成的特征410限定的。伴随有H2气体的气体混合物通过产 生与电介质阻挡层406的氮和碳成分发生反应的氢自由基,而促进了电介 质阻挡层406的刻蚀,从而选择性地使电介质阻挡层406分解而基本上不 刻蚀电介质块绝缘层408。在一种实施例中,气体混合物可以包括但不限 于H2气体和含氟气体。含氟气体的合适示例可以包括但不限于CH2F2、 CHF3、 CH3F、 C2F6、 CF4、 C3F8、 C4F6、 0^8等。在另一种实施例中,气 体混合物可以包括H2气体、含氟气体和至少一种惰性气体。惰性气体可 以从由氩气(Ar)、氦气(He)、氧化氮(NO)、 一氧化碳(CO)、 一 氧化二氮(N20)、氧气(02)、氮气(N2)等组成的组中选择。在刻蚀 处理过程中防止下方的导电层404受到氧化的实施例中,气体混合物不包 括任何含氧气体。在步骤304,在向刻蚀反应器中供应气体混合物的同时,对一些处理 参数进行调节。在一种实施例中,刻蚀反应器中的气体混合物的压力被调 节在约10 mTorr至约200 mTorr之间,例如在约20 mTorr至约60 mTorr 之间;衬底温度被维持在约0摄氏度至约50摄氏度之间,例如在约O摄氏 度至约25摄氏度之间。在步骤306,如图4B所示,由气体混合物形成等离子体以刻蚀暴露的电介质阻挡层406,并除去导电层402上方由衬底上的电介质块绝缘层 408中的沟槽410限定的电介质阻挡层406。在一种实施例中,可以以约 100瓦特至约800瓦特的功率施加RF源功率,以由气体混合物提供等离子 体。可以以约5sccm至约100sccm的流速提供H2气体,例如约20sccm至 约60sccm之间。可以以约Osccm至约80sccm之间的流速提供CH2F2,例 如约10sccm至约30sccm之间。可以以约50sccm至约500sccm之间的流 速提供惰性气体(例如Ar或02气体),例如约100sccm至约200sccm之 间。刻蚀时间可以被处理在约IO秒至约80秒之间。用含H2气体的气体混合物进行的刻蚀处理使得电介质阻挡层406能够 被选择性地刻蚀,而不使相邻的和/或下方的电介质块绝缘层408受到侵 蚀。刻蚀电介质阻挡层406的刻蚀气体混合物通过产生主要与电介质阻挡 层406中包含的氮键和碳键发生反应的氢自由基,而产生了对电介质块绝 缘层408的高选择性,从而允许由沟槽410限定的暴露电介质阻挡层406 受到均匀刻蚀。在一种实施例中,电介质阻挡层406相对于块绝缘层408 的选择性至少为5,例如15。在到达终点之后,刻蚀电介质阻挡层406的处理终止,所述终点表示 下方的导电层404已被暴露。可以用任何合适的方法来确定终点。例如, 可以通过对光学发射进行监视、预定时间长度已然经过、或者用于确定要 刻蚀的电介质阻挡层406已被充分去除的其他标志,来确定终点。因此,本发明提供了一种用于刻蚀电介质阻挡层的改善的方法,对于 电介质块绝缘层有高选择性。该方法通过选择性地刻蚀由电介质块绝缘层 中的沟槽限定的电介质阻挡层,而有利地便于实现互连结构的特征的轮廓 和尺度。尽管上文针对本发明的一些实施例,但是在不图例本发明基本范围的 情况下可以想到本发明其他的和进一步的实施例,其范围由权利要求来确 定。
权利要求
1.一种用于刻蚀互连结构中的电介质阻挡层的方法,包括在反应器中提供衬底,所述衬底具有经过电介质块绝缘层而暴露的一部分电介质阻挡层;将至少包含H2的气体混合物流入所述反应器中;以及相对于所述电介质块绝缘层选择性地刻蚀所述电介质阻挡层的暴露部分。
2. 根据权利要求1所述的方法,其中,所述将气体混合物流入的步骤 还包括伴随着所述H2气体而将含氟气体流入所述反应器中。
3. 根据权利要求1所述的方法,其中,所述将气体混合物流入的步骤 还包括将至少一种惰性气体流入所述反应器中。
4. 根据权利要求1所述的方法,其中,所述将气体混合物流入的步骤 还包括以5sccm至约100sccm之间的流速流入所述H2。
5. 根据权利要求1所述的方法,其中,所述刻蚀步骤还包括将处理压力维持在约10mTorr至约200mTorr之间; 将衬底温度控制在约0摄氏度至约50摄氏度之间;和 施加约100瓦特至约800瓦特之间的等离子体功率。
6. 根据权利要求2所述的方法,其中,所述将含氟气体流入的步骤还 包括以约Osccm至约80sccm之间的流速流入所述含氟气体。
7. 根据权利要求2所述的方法,其中,所述含氟气体选自由CH2F2、 CHF3、 CH3F、 C2F6、 CF4和C3Fs组成的组。
8. 根据权利要求3所述的方法,其中,所述将惰性气体流入的步骤还 包括以50sccm至约500sccm之间的流速流入所述惰性气体。
9. 根据权利要求3所述的方法,其中,所述惰性气体选自由Ar、 02、 CO、 NO、 N20、 He和N2组成的组。
10. 根据权利要求1所述的方法,其中,所述电介质阻挡层具有小于 5,5的介电常数,所述电介质绝缘层具有小于4的介电常数。
11. 根据权利要求l所述的方法,其中,所述电介质层是含碳硅膜。
12. 根据权利要求1所述的方法,还包括 除去所述暴露的电介质阻挡层;和使所述衬底上的所述电介质阻挡层下方布置的下方导电层暴露。
13. —种用于形成互连结构中的电介质阻挡层的方法,包括 在反应器中提供衬底,所述衬底具有经过电介质块绝缘层而暴露的一部分电介质阻挡层;将包含H2气体和含氟气体的气体混合物流入所述反应器中;以及 在由所述气体混合物形成的等离子体存在的情况下刻蚀所述电介质阻挡层的暴露部分。
14. 根据权利要求13所述的方法,其中,所述将气体混合物流入的步骤还包括以约5sccm至约100sccm之间的流速流入所述H2气体;和 以约0sccm至约80sccm之间的流速流入含氟气体。
15. 根据权利要求13所述的方法,其中,所述将气体混合物流入的步 骤还包括将至少一种惰性气体流入所述反应器中,其中,所述惰性气体被以约 50sccm至约500sccm之间的流速流入。
16. 根据权利要求13所述的方法,其中,所述含氟气体选自由 CH2F2、 CHF3、 CH3F、 C2F6、 CF4和(3^8组成的组。
17. 根据权利要求15所述的方法,其中,所述惰性气体选自由Ar、 02、 CO、 NO、 N20、 He和N2组成的组。
18. 根据权利要求13所述的方法,其中,所述将气体混合物流入的步 骤还包括将处理压力维持在约10 mTorr至约200mTorr之间;将衬底温度控制在约0摄氏度至约50摄氏度之间;和 施加约100瓦特至约800瓦特之间的等离子体功率。
19. 根据权利要求13所述的方法,其中,所述电介质阻挡层具有小于 5.5的介电常数。
20. 根据权利要求13所述的方法,其中,所述电介质阻挡层是含碳硅膜。
21. —种用于形成互连结构中的电介质阻挡层的方法,包括 在反应器中提供衬底,所述衬底具有经过电介质块绝缘层而暴露的一部分电介质阻挡层,其中,所述电介质阻挡层是含碳硅膜;将包含H2气体、含氟气体和至少一种惰性气体的气体混合物流入所述反应器中;以及相对于所述电介质块绝缘层选择性地刻蚀所述电介质阻挡层的暴露部分。
22. 根据权利要求21所述的方法,其中,所述将气体混合物流入的步 骤还包括 -以约5sccm至约100sccm之间的流速流入所述H2气体;以约Osccm至约80sccm之间的流速流入所述含氟气体,其中,所述含氟气体选自由CH2F2、 CHF3、 CH3F、 C2F6、 CF4和C3F8组成的组;和 以约50sccm至500sccm之间的流速流入所述惰性气体,其中,所述惰性气体选自由Ar、 02、 CO、 NO、 N20、 He和N2组成的组。
23. 根据权利要求21所述的方法,其中,将所述气体混合物流入的步 骤还包括将处理压力维持在约10 mTorr至约200mTorr之间; 将衬底温度控制在约0摄氏度至约50摄氏度之间;和 施加约IOO瓦特至约800瓦特之间的等离子体功率。
全文摘要
本发明提供了用于以相对于电介质块绝缘层的高选择性来刻蚀电介质阻挡层的方法。在一种实施例中,该方法包括在反应器中提供衬底,衬底具有经过电介质块绝缘层而暴露的一部分电介质阻挡层;将包含H<sub>2</sub>的气体混合物流入反应器中;以及相对于电介质块绝缘层选择性地刻蚀电介质阻挡层的暴露部分。
文档编号H01L21/302GK101405844SQ200780010190
公开日2009年4月8日 申请日期2007年3月16日 优先权日2006年3月22日
发明者卡斯特恩·施奈德, 格拉多·A·戴戈迪诺, 莹 肖 申请人:应用材料公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1