纳米线阵列围栅MOSFET结构及其制作方法与流程

文档序号:15079306发布日期:2018-08-03 11:46阅读:来源:国知局
技术总结
本发明公开了一种纳米线阵列围栅MOSFET结构及其制作方法。其中,该制作方法包括:在衬底上形成由浅沟槽隔离区分隔开的N型MOSFET区域和/或P型MOSFET区域;在衬底上光刻出纳米线图案,并交替采用各向异性和各向同性等离子体刻蚀形成多层纳米线堆叠的硅纳米线阵列结构;在硅纳米线阵列结构的每个纳米线上形成牺牲氧化层,以调控纳米线的形状,然后去除牺牲氧化层;对于P型MOSFET区域,在硅纳米线上进行SiGe选择外延生长,SiGe上可选择覆盖Si膜作为保护膜,然后进行浓缩氧化,得到SiGe纳米线阵列结构;以及在纳米线阵列结构的周围制作高K栅介质层和金属栅层。该纳米线阵列围栅MOSFET结构既保留了Si纳米线围栅NMOSFET电子的良好迁移率,又提高了SiGe纳米线围栅PMOSFET的空穴迁移率。

技术研发人员:徐秋霞;周娜;李俊峰;洪培真;许高博;孟令款;贺晓彬;陈大鹏;叶甜春;
受保护的技术使用者:中国科学院微电子研究所;
技术研发日:2018.02.11
技术公布日:2018.08.03

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1