图像感测设备及其制造方法与流程

文档序号:17321101发布日期:2019-04-05 21:32阅读:136来源:国知局
图像感测设备及其制造方法与流程

2017年9月29日在韩国知识产权局提交的名称为《图像感测设备及其制造方法(imagesensingapparatusandmanufacturingmethodthereof)》的韩国专利申请案第10-2017-0127985号以全文引用的方式并入本文中。

实施例涉及图像感测设备及其制造方法。



背景技术:

捕获图像并将图像转换成电信号的图像感测设备已用于安装在汽车、安全装置和机器人以及消费型电子装置(诸如数码相机、移动电话的相机模块和便携式摄录影机)中的相机中。



技术实现要素:

实施例是针对一种制造图像感测设备的方法,包含:形成包含像素区域的第一区域的第一衬底结构,第一衬底结构具有第一表面和与第一表面相对的第二表面;形成包含用于驱动像素区域的电路区域的第二衬底结构,第二衬底结构具有第三表面和与第三表面相对的第四表面;将第一衬底结构结合到第二衬底结构,以使得第一衬底结构的第一表面连接到第二衬底结构的第三表面;在第一衬底结构的第二表面上形成像素区域的第二区域;形成第一连接通孔,第一连接通孔从第一衬底结构的第二表面延伸以穿过第一衬底结构;使用导电凸块将半导体芯片安装在第二衬底结构的第四表面上;以及将第一衬底结构、第二衬底结构以及半导体芯片的堆叠结构分离成单元图像感测设备。

实施例还可提供一种制造图像感测设备的方法,包含:在像素区域中形成包含光电转换元件的第一衬底结构,第一衬底结构具有第一表面和与第一表面相对的第二表面;形成包含用于驱动像素区域的电路区域的第二衬底结构,第二衬底结构具有第三表面和与第三表面相对的第四表面;将第一衬底结构结合到第二衬底结构,以使得第一衬底结构的第一表面连接到第二衬底结构的第三表面;在第一衬底结构的第二表面上形成像素区域的滤色器和微透镜;以及使用导电凸块将半导体芯片安装在第二衬底结构的第四表面上。

实施例还可提供一种制造图像感测设备的方法,包含:形成第一衬底结构和第二衬底结构的堆叠结构,第一衬底结构包含像素区域,且第二衬底结构包含用于驱动像素区域的电路区域;将载体衬底结合到第一衬底结构的一个表面;从第二衬底结构的一个表面去除第二衬底结构的一部分;在第二衬底结构的一个表面上形成再分布层和再分布层上的导电连接焊盘;使用导电凸块将半导体芯片连接在第二衬底结构的一个表面上;形成包封部分,包封部分包封半导体芯片;从第一衬底结构的一个表面去除载体衬底;以及将第一衬底结构、第二衬底结构以及半导体芯片的堆叠结构分离成单元图像感测设备。

实施例还可提供图像感测设备,包含:第一衬底结构,其包含像素区域,像素区域具有光电转换元件;第二衬底结构,其具有连接到第一衬底结构的第一表面和与第一表面相对的第二表面,第二衬底结构包含电路区域,且电路区域通过第一连接通孔电连接到像素区域以驱动像素区域,第一连接通孔穿过第一衬底结构;以及存储器芯片,其安装在第二衬底结构的第二表面上、通过导电凸块连接到第二衬底结构且通过第二连接通孔电连接到电路区域,第二连接通孔从第二衬底结构的第二表面延伸以穿过第二衬底结构的一部分。

实施例还可提供图像感测设备,包含:第一衬底结构,其包含像素区域,像素区域具有光电转换元件;第二衬底结构,其包含电路区域,电路区域电连接到第一衬底结构的像素区域以驱动像素区域;以及至少一个半导体芯片,其安装在第二衬底结构上、通过导电凸块连接到第二衬底结构且通过第二连接通孔电连接到电路区域,第二连接通孔穿过第二衬底结构的一部分。

附图说明

通过参看附图详细描述实例实施例,特征对于本领域的技术人员来说将变得显而易见。其中:

图1示出根据实例实施例的图像感测设备的示意性框图。

图2示出根据实例实施例的图像感测设备的示意性布局。

图3示出根据实例实施例的图像感测设备的示意性截面视图。

图4a和图4b示出根据实例实施例的图像感测设备的部分的示意性截面视图。

图5a和图5b示出根据实例实施例的形成图像感测设备的像素区域的像素的示意性截面视图。

图6a和图6b示出根据实例实施例的图像感测设备的像素电路的电路图。

图7a和图7b示出根据实例实施例的图像感测设备的示意性截面视图。

图8示出根据实例实施例的图像感测设备的示意性截面视图。

图9示出根据实例实施例的图像感测设备的示意性截面视图。

图10a和图10b示出根据实例实施例的制造图像感测设备的方法的示意性流程图。

图11a至图11l示出根据实例实施例的制造图像感测设备的方法的示意性截面视图。

图12a和图12b示出根据实例实施例的制造图像感测设备的方法的视图。

图13a、图13b和图13c示出根据实例实施例的制造图像感测设备的方法的示意性截面视图。

图14示出根据实例实施例的包含图像感测设备的系统的框图。

具体实施方式

现将在下文中参看附图更完整地描述实例实施例;然而,这些实施例可以通过不同形式体现并且不应解释为局限于本文中所阐述的实施例。相反地,提供这些实施例是为了使得本公开将是透彻并且完整的,并且这些实施例将把实例实施方案完整地传达给本领域的技术人员。在各图式中,为清楚说明起见,层和区域的尺寸可以放大。相同参考编号在全文中指代相同元件。

除术语通过参考标志指示且单独地提及的情况外,术语“上部”、“上部部分”、“上部表面”、“下部”、“下部部分”、“下部表面”以及“侧表面”可在下文基于在随附图式中描绘的方向理解。

图1示出根据实例实施例的图像感测设备的示意性框图。

参考图1,图像感测设备1000可包含图像感测单元1100和存储器1200。

图像感测单元1100可包含控制寄存器块1110、时序产生器1120、斜坡信号产生器1130、缓冲器单元1140、有源像素传感器(activepixelsensor,aps)阵列1150、行驱动器1160、相关双采样器1170、比较器1180以及模数转换器(analog-to-digitalconverter,adc)1190。

控制寄存器块1110可控制图像感测单元1100的总体操作。控制寄存器块1110可将操作信号直接地传输到时序产生器1120、斜坡信号产生器1130以及缓冲器单元1140。时序产生器1120可产生用于图像感测单元1100的各种组件的操作时序参考信号。由时序产生器1120产生的操作时序参考信号可传输到行驱动器1160、相关双采样器1170、比较器1180和/或adc1190。斜坡信号产生器1130可产生和传输用于相关双采样器1170和/或比较器1180的斜坡信号。缓冲器单元1140可包含锁存部分(latchportion)。缓冲器单元1140可临时存储待传输到外部源的图像信号且可将图像数据传输到存储器1200和外部装置。

aps阵列1150可感测外部图像。aps阵列1150可包含多个有源像素。行驱动器1160可选择性地激活aps阵列1150的行。相关双采样器1170对从aps阵列1150产生的模拟信号进行采样和输出所述模拟信号。比较器1180可将从相关双采样器1170所传输的数据与根据其模拟参考电压反馈的斜坡信号的斜率等等进行比较,来产生各种参考信号。adc1190可将模拟图像数据转换成数字图像数据。

存储器1200可从图像感测单元1100接收图像数据,存储或处理所接收的图像数据,且将已处理的图像数据传输到图像感测单元1100。存储器1200可包含如动态随机存取存储器(dynamicrandomaccessmemory,dram)元件、静态随机存取存储器(staticrandomaccessmemory,sram)元件、自旋转移力矩磁性随机存取存储器(spin-transfertorquemagneticrandom-accessmemory,stt-mram)元件或闪存元件的存储器元件。当存储器1200包含dram元件时,存储器1200可以相对较高速度接收图像数据且处理所接收的图像数据。

图2示出根据实例实施例的图像感测设备的示意性布局。

参考图2,图像感测设备10a可包含在竖直方向上堆叠的第一区域r1到第三区域r3。第一区域r1和第二区域r2可构成图1的图像感测单元1100,且第三区域r3可构成图1的存储器1200。

第一区域r1可包含传感器阵列区域sa和第一焊盘区域pa1,且第二区域r2可包含逻辑电路区域lc和第二焊盘区域pa2。第三区域r3可包含存储器芯片mc和虚设芯片dc。第一区域r1到第三区域r3可在竖直方向上依序堆叠。

在第一区域r1中,传感器阵列区域sa可为对应于上文参看图1所描述的aps阵列1150的区域。传感器阵列区域sa可包含以矩阵布置在的多个单元像素p。每一单元像素p可包含例如光电二极管和晶体管。单元像素p的实例实施例将在下文参看图5a到图6b更详细地描述。

第一焊盘区域pa1可包含多个焊盘pad,且可例如绕传感器阵列区域sa设置。焊盘pad可被配置成将电信号传输到外部装置等或从外部装置等接收电信号。

在第二区域r2中,逻辑电路区域lc可实施为例如包含多个晶体管的电子元件。逻辑电路区域lc可被配置成电连接到传感器阵列区域sa,以将预定信号提供到传感器阵列区域sa的每一单元像素p或控制从此输出的信号。

逻辑电路区域lc可包含对应于例如控制寄存器块1110、时序产生器1120、斜坡信号产生器1130、缓冲器单元1140、行驱动器1160、相关双采样器1170、比较器1180以及adc1190的区域。举例来说,逻辑电路区域lc可包含图1的图像感测单元1100中除aps阵列1150以外的区域。第二区域r2可包含对应于第一区域r1的第一焊盘区域pa1的区域中的第二焊盘区域pa2。

在第三区域r3中,存储器芯片mc可通过包封部分en包封。在实施方案中,存储器芯片mc可连同虚设芯片dc一起通过包封部分en包封。第一区域r1和第二区域r2可为半导体晶片类结构。相比之下,第三区域r3可为包含半导体芯片的结构。存储器芯片mc可电连接到第二区域r2的逻辑电路区域lc以传输或接收图像数据。虚设芯片dc可选择性设置在可设置存储器芯片mc的区域外部,且可执行例如散热功能。

图3示出根据实例实施例的图像感测设备的示意性截面视图。

参考图3,图像感测设备10可包含在例如y方向的一个方向上堆叠的第一衬底结构100、第二衬底结构200以及第三芯片结构300。第一衬底结构100可包含像素,第二衬底结构200可包含驱动像素的电路,且第三芯片结构300可包含连接到电路的存储器芯片。第一衬底结构100、第二衬底结构200以及第三芯片结构300可分别对应于上文参考图2描述的第一区域r1、第二区域r2以及第三区域r3。

第一衬底结构100可包含具有以矩阵布置的像素p的像素区域pixel、在焊盘层197中具有焊盘以将电信号传输到外部装置等或从外部装置等接收电信号的焊盘区域pad以及将第一衬底结构100的像素区域pixel电连接到设置在第一衬底结构100下方的第二衬底结构200的连接区域connect。在图3中,出于描述的目的选择性和示意性地示出像素区域pixel、焊盘区域pad以及连接区域connect中的每一个的仅一部分。第一衬底结构100可包含第一衬底101、第一层间绝缘层120以及第一结合层195。

第一衬底101可为例如半导体衬底。举例来说,第一衬底101可为p型硅衬底。在实例实施例中,第一衬底101可包含p型块状衬底和生长于其上的p-型外延层或n型外延层。在另一实施方案中,第一衬底101可包含n型块状衬底和生长于其上的p-型外延层或n型外延层。在另一实施方案中,第一衬底101可为有机塑料衬底。

第一层间绝缘层120可由例如绝缘材料形成且可包含一个或多个层。举例来说,第一层间绝缘层120可包含氧化硅和/或氮化硅。

第一结合层195可为用于将第一衬底结构100结合到第二衬底结构200的层。第一结合层195可由绝缘材料形成,所述绝缘材料例如sio、sin、sicn、sioc、sion和siocn中的一种或多种。

像素区域pixel可包含:设置在第一衬底101内的存储节点区域105和光电二极管130;设置在第一层间绝缘层120内的像素栅极层110、第一布线层140以及第一通孔150;以及设置在第一衬底101上方的滤色器180和微透镜190。像素区域pixel可进一步包含设置在第一衬底101内的像素隔离区域165和设置在第一衬底101上的缓冲层170、栅格175、下部平坦化层177以及上部平坦化层185。像素区域pixel的实例结构将在下文参看图5a到图6b更详细地描述。

焊盘区域pad和连接区域connect可围绕像素区域pixel设置,且可包含设置在第一衬底101、穿过第一衬底101和第一层间绝缘层120的第一连接通孔cv1和设置在第一连接通孔cv1中的每一个的侧壁的一部分上的第一通孔绝缘层172上的上部绝缘层192。焊盘区域pad可进一步包含设置在第一衬底101上的焊盘层197,以使得焊盘层197可被上部绝缘层192暴露。

上部绝缘层192可由绝缘材料形成,所述绝缘材料例如氧化硅和/或氮化硅。焊盘层197可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、铝(al)、金(au)、银(ag)和其合金中的一种或多种。

第一连接通孔cv1可将第一衬底结构100电连接到第二衬底结构200。第一连接通孔cv1可穿过整个第一衬底101和第一层间绝缘层120,且可延伸直到第二衬底结构200的第二层间绝缘层220的一部分。第一连接通孔cv1可连接到设置在第一连接通孔cv1的下部部分上的第二层间绝缘层220内的第二布线层240。第一连接通孔cv1可连接到设置在第一层间绝缘层120内的第一布线层140。在焊盘区域pad中,第一连接通孔cv1可连接到其上部部分上的焊盘层197。第一连接通孔cv1可具有圆柱形形状,可具有从其上部部分到其下部部分变窄的宽度。第一连接通孔cv1可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、铝(al)、金(au)、银(ag)和其合金中的一或多种。

第一通孔绝缘层172可设置在第一衬底101内,以使第一衬底101与第一连接通孔cv1电隔离。如图3中所示出,第一通孔绝缘层172可与第一连接通孔cv1接触。在实例实施例中,第一通孔绝缘层172也可与第一连接通孔cv1间隔开。第一通孔绝缘层172可由绝缘材料形成,所述绝缘材料例如氧化硅和/或氮化硅。

第二衬底结构200可包含第二衬底201、第二层间绝缘层220以及第二结合层295。第二衬底结构200可进一步包含:设置在第二层间绝缘层220内的电路栅极层210、第二布线层240以及第二通孔250;以及设置在第二衬底201内的第二连接通孔cv2和第二通孔绝缘层272。第二衬底结构200可进一步包含设置在第二衬底201的下部表面上的第一再分布层260和第一连接焊盘270。

第二衬底201可为半导体衬底。举例来说,第二衬底201可包含如第iv族半导体材料的半导体材料。举例来说,第iv族半导体材料可包含硅、锗或硅锗。第二衬底201也可提供为例如块状晶片、外延层、绝缘体上硅(silicononinsulator,soi)层、绝缘体上半导体(semiconductoroninsulator,soi)层等等。

第二层间绝缘层220可由绝缘材料形成且可包含一个或多个层。举例来说,第二层间绝缘层220可包含氧化硅和/或氮化硅。

第二结合层295可为用于将第一衬底结构100结合到第二衬底结构200的层。第二结合层295可由绝缘材料形成,所述绝缘材料例如sio、sin、sicn、sioc、sion和siocn中的一种或多种。

电路栅极层210可为电路元件的栅极电极层。电路栅极层210可包含经掺杂的半导体材料和/或金属材料。第二布线层240和第二通孔250中的每一个可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、铝(al)、金(au)、银(ag)和其合金中的一种或多种。第二布线层240的数目和第二通孔250的数目和布置可从所示出的那些变化。

第二连接通孔cv2可将第二衬底结构200电连接到第三芯片结构300。第二连接通孔cv2可穿过整个第二衬底201,且可延伸到第二层间绝缘层220中。第二连接通孔cv2可连接到设置在第二连接通孔cv2的上部部分上的第二层间绝缘层220内的第二布线层240。第二连接通孔cv2可连接到在第二连接通孔cv2的下部部分上的第一再分布层260或第一连接焊盘270。第二连接通孔cv2可具有圆柱形形状,且还可具有从其上部部分到其下部部分或从其下部部分到其上部部分变窄的宽度。第二连接通孔cv2可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、铝(al)、金(au)、银(ag)和其合金中的一或多种。

第二通孔绝缘层272可设置在第二衬底201和第二层间绝缘层220内,以使第二衬底201与第二连接通孔cv2电隔离。第二通孔绝缘层272可由绝缘材料形成,所述绝缘材料例如氧化硅和/或氮化硅。

第一再分布层260和第一连接焊盘270可为用于将第二衬底结构200结合到第三芯片结构300的连接结构。第一再分布层260和第一连接焊盘270将在下文参看图4a和图4b更详细地描述。在实例实施例中,可省略第一再分布层260。在这种情况下,第二连接通孔cv2可直接连接到第一连接焊盘270。

第三芯片结构300可包含存储器芯片310、虚设芯片320以及包封部分350,且可进一步包含设置在包封部分350内的第二连接焊盘330、凸块340以及结合层370。

存储器芯片310可包含如动态随机存取存储器(dram)元件、静态随机存取存储器(sram)元件、自旋转移力矩磁性随机存取存储器(stt-mram)元件或闪存元件的存储器元件。存储器芯片310可具有可为有源表面的上部表面,且可以倒装芯片结合(flip-chipbonding)方式结合到第二衬底201的下部表面。然而,实例实施例不限于此。虚设芯片320可在x方向上与存储器芯片310并联地设置到存储器芯片310的侧面。当存储器芯片310的大小相对小于第二衬底201的大小时,虚设芯片320可设置在包封部分350内,其可有助于增强图像感测设备10的散热特性和机械强度。存储器芯片310和虚设芯片320中的每一个的数目和布置可在实例实施例中进行不同改变。在实例实施例中,可省略虚设芯片320。在这种情况下,可仅设置存储器芯片310。

包封部分350可由例如树脂材料形成且可包含一个或多个层。包封部分350可由例如环氧树脂或有机硅(silicone)树脂形成。包封部分350可包封第二连接焊盘330、凸块340以及结合层370。包封部分350可直接地接触存储器芯片310的有源表面和存储器芯片310的管芯(例如半导体管芯)的侧面和背表面中的一个或多个。可设置包封部分350以使得可暴露存储器芯片310和虚设芯片320的下部表面,或包封部分350可覆盖存储器芯片310和虚设芯片320的下部表面。

第二连接焊盘330和凸块340中的每一个可由导电材料形成。凸块340可具有例如圆柱形形状、球状形状或对应于球形形状的一部分的形状。凸块340可包含例如sn、pb、sn-pb、sn-ag、sn-au、sn-cu、sn-bi、sn-zn、sn-ag-cu、sn-ag-bi、sn-ag-zn、sn-cu-bi、sn-cu-zn、sn-bi-zn等等。

结合层370可将虚设芯片320结合到第二衬底结构200。结合层370可包含例如不导电膜(non-conductivefilm,ncf)或不导电膏(non-conductivepaste,ncp)。在实例实施例中,结合层370的厚度可相对小于第二连接焊盘330和凸块340的厚度总和。在这种情况下,虚设芯片320的下部表面可由包封部分350覆盖。

在本实例实施例中,第三芯片结构300可设置在图像感测设备10的最低部分中。在另一实例实施例中,第三芯片结构300可设置于第一衬底结构100与第二衬底结构200之间。在这种情况下,第一连接通孔cv1可通过穿过包封部分350连接到第二衬底结构200。

图4a和图4b示出根据实例实施例的图像感测设备的部分的示意性截面视图。图4a和图4b为图3的区域a的放大视图。

图4a示出第二衬底201与存储器芯片310之间的连接部分。第二衬底201和存储器芯片310可通过第一再分布部分rl1、第一连接焊盘270、凸块340、第二连接焊盘330以及第二再分布部分rl2连接。

第一再分布部分rl1可包含从第二衬底201的下部表面依序堆叠的第一再分布绝缘层262、势垒层261、第一再分布层260以及第一钝化层265。第二再分布部分rl2可包含从存储器芯片310的上部表面依序堆叠的第二再分布绝缘层352、第二再分布层351、第三再分布绝缘层362、第三再分布层360以及第二钝化层365。

第一再分布绝缘层262、第二再分布绝缘层352以及第三再分布绝缘层362中的每一个可由绝缘材料形成。第一再分布绝缘层262可使具有导电性的第一再分布层260与第二衬底201电隔离。第二再分布绝缘层352可设置在未设置第二再分布层351的区域中。第三再分布绝缘层362可设置在第二再分布层351与第三再分布层360之间。

势垒层261和第一再分布层260、第二再分布层351以及第三再分布层360中的每一个可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、铝(al)、金(au)、银(ag)和其合金中的一种或多种。第一再分布层260可将第二连接通孔cv2连接到第一连接焊盘270。第一再分布层260可限定第一连接焊盘270的位置,无论第二连接通孔cv2的位置如何。在实施方案中,势垒层261和第一再分布层260可为由图案化工艺形成的层,且势垒层261可仅设置在第一再分布层260的上部表面上。第二再分布层351可将存储器芯片310连接到第三再分布层360。第三再分布层360可将第二再分布层351连接到第二连接焊盘330,且可具有包含通孔va的结构。通过第二再分布层351和第三再分布层360,存储器芯片310可电连接到第二连接焊盘330。在第一再分布部分rl1和第二再分布部分rl2中,第一再分布层260、第二再分布层351和第三再分布层360以及所得的第一再分布绝缘层262、第二再分布绝缘层352和第三再分布绝缘层362中的每一个的数目可在实例实施例中进行各种改变。

第一钝化层265和第二钝化层365中的每一个可由例如感光性树脂的绝缘材料形成。

第一连接焊盘270和第二连接焊盘330中的每一个可包含一个或多个层。第一连接焊盘270和第二连接焊盘330中的每一个可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、锡(sn)、镍(ni)、铝(al)、金(au)、银(ag)和其合金中的一种或多种。

在实例实施例中,第二衬底201和存储器芯片310也可仅通过第一连接焊盘270、凸块340以及第二连接焊盘330连接而无需第一再分布部分rl1和第二再分布部分rl2。

参考图4b,第二衬底201和存储器芯片310可通过第一再分布部分rl1a、第一连接焊盘270a、凸块340a以及第二连接焊盘330a和第二再分布部分rl2a连接。

第一再分布部分rl1a可包含从第二衬底201的下部表面依序堆叠的第一再分布绝缘层262a、势垒层261a、第一再分布层260a以及第一钝化层265a。第二再分布部分rl2a可包含从存储器芯片310的上部表面依序堆叠的第三再分布绝缘层362a、第三再分布层360a以及第二钝化层365a。

在本实例实施例中,势垒层261a和第一再分布层260a可为由大马士革(damascene)工艺形成的层,且势垒层261a可设置在第一再分布层260a的上部表面和侧表面上。第一再分布层260a可具有包含通孔va的结构。另外,第一连接焊盘270a可具有从第一钝化层265a的下部表面延伸到第一再分布层260a的结构,且可包含凸块下金属(under-bumpmetallurgy,ubm)层。另外,第二再分布部分rl2a可具有围绕第二连接焊盘330a设置的第二钝化层365a,且相对于图4a的实例实施例可仅包含单一再分布层(第三再分布层360a)。

如上文所描述,第二衬底201与存储器芯片310之间的连接部分的结构可在实例实施例中进行各种改变,且图4a和图4b中所示出的相应结构可在实例实施例中选择性地组合。举例来说,在实例实施例中,第一再分布部分rl1和第二再分布部分rl2的位置可反向。

图5a和图5b示出根据实例实施例的形成图像感测设备的像素区域的像素的示意性截面视图。图5a和图5b为图3的区域p的放大视图。

参考图5a,像素pa可包含设置在第一衬底101内的存储节点区域105、元件隔离区域107、光电二极管130以及像素隔离区域165。像素pa可包含设置在第一层间绝缘层120内的像素栅极层110、第一布线层140以及第一通孔150。像素pa可包含设置在第一衬底101上方的缓冲层170、栅格175、下部平坦化层177、滤色器180、上部平坦化层185以及微透镜190。

存储节点区域105可设置在第一衬底101内以通过元件隔离区域107与光电二极管130间隔开。存储节点区域105可包含与第一衬底101的导电性类型不同的导电性类型的杂质。存储节点区域105可为对应于将在下文参看图6a和图6b描述的浮置扩散fd的区域。

元件隔离区域107可从第一衬底101的一个表面延伸到第一衬底101中,且可为由绝缘材料形成的区域。

光电二极管130可设置在第一衬底101内,且可作为光电转换元件吸收入射光来对应于光的强度产生和积累电荷。光电二极管130可包含杂质区域。

像素隔离区域165可设置在每个像素pa的边界下方。像素隔离区域165可包围光电二极管130。像素隔离区域165与光电二极管130之间的相对布置关系不限于图中所示出的关系,且可在实例实施例中进行各种改变。举例来说,像素隔离区域165的下部表面可比光电二极管130的下部表面更高或更低。像素隔离区域165可包含绝缘材料。举例来说,像素隔离区域165可包含氧化硅和/或氮化硅。

像素栅极层110可设置在第一布线层140与光电二极管130之间。像素栅极层110可构成设置在像素pa内的像素电路元件的栅极电极。

第一布线层140和第一通孔150可设置在第一层间绝缘层120内,以电连接到设置在第一衬底101内的存储节点区域105和光电二极管130。第一布线层140可平行于第一衬底101的一个表面,且第一通孔150可垂直于第一衬底101的所述一个表面,且可具有圆柱形形状或截锥形形状。第一布线层140和第一通孔150中的每一个可由导电材料形成,所述导电材料例如钨(w)、铜(cu)、铝(al)、金(au)、银(ag)和其合金中的一或多种。第一布线层140的数目和第一通孔150的数目和布置可从图中所示出的那些变化。

缓冲层170可设置在光电二极管130和像素隔离区域165上。缓冲层170可包含绝缘材料,所述绝缘材料例如sio2、sion、al2o3、hfo2、ta2o5以及zro2中的一种或多种,且可包含由不同材料形成的多层膜。

在实例实施例中,抗反射层可进一步设置在缓冲层170下方。抗反射层可允许调节入射光的折射率,以使得光可移动到具有高水平透射率的光电二极管130。

栅格175可设置在缓冲层170上,且可设置在每个像素pa的边界下方。栅格175可在垂直于第一衬底101的一个表面的方向上设置在像素隔离区域165上方。栅格175可包含例如如铝金属(al)、铬(cr)、钼(mo)、钛(ti)或钨(w)的金属。在实例实施例中,栅格175还可设置在滤色器180内。在这种情况下,可省略下部平坦化层177。

下部平坦化层177可设置在缓冲层170和栅格175上。下部平坦化层177可完全覆盖栅格175,且可具有高于栅格175中的每一个的上部表面的上部表面。下部平坦化层177可包含例如氧化硅的绝缘材料。

滤色器180可设置在下部平坦化层177上。滤色器180可设置在光电二极管130上方。滤色器180可使具有一定波长的光穿过,以使得已过滤光可到达设置其下的光电二极管130。滤色器180可实施为包含例如红色(red,r)滤光器、绿色(green,g)滤光器以及蓝色(blue,b)滤光器的滤色器阵列。滤色器180可由例如树脂与包含金属或金属氧化物的如颜料的着色剂的混合物形成。

上部平坦化层185可设置在滤色器180上。上部平坦化层185可包含例如氧化硅的绝缘材料。

微透镜190可将所接收的光的路径再导向到使光集中在光电二极管130上的区域。微透镜190可由透明材料形成,所述透明材料例如tmr类树脂(东京应化公司(tokyoohkakogyoco.,ltd.))或mfr类树脂(jsr公司)。

参考图5b,相对于图5a的实例实施例,像素pb可具有除光电二极管130a之外包含有机光电二极管opd的结构。举例来说,像素pb可包含设置在第一衬底101内的存储节点区域105、元件隔离区域107、光电二极管130a以及像素通孔160。像素pb可进一步包含设置在第一层间绝缘层120内的像素栅极层110、第一布线层140以及第一通孔150。像素pb可包含设置在第一衬底101上的缓冲层170、有机光电二极管opd、滤色器180以及微透镜190。在下文中,将描述与图5a的像素pa的特征不同的像素pb的特征。

光电二极管130a可由半导体材料形成,如在图5a的实例实施例中。根据实例实施例的光电二极管130a可具有与第一衬底101的下部表面共面的下部表面。光电二极管130a可包含例如具有不同导电类型的两个杂质区域。

像素通孔160可通过像素通孔绝缘层162与第一衬底101和光电二极管130a电隔离。像素通孔160可由导电材料形成,且可将有机光电二极管opd连接到第一通孔150。在实例实施例中,像素通孔160还可包含在竖直方向上堆叠的两个或多于两个层。

有机光电二极管opd可设置在光电二极管130a上方,且可接收具有与接收到光电二极管130a的光的颜色不同的颜色的光,从而产生电荷。有机光电二极管opd可包含面向彼此的第一电极层182和第二电极层186以及设置在第一电极层182的部分之间的电极绝缘层181,所述第一电极层182可连接到像素通孔160。颜色选择层184可设置在第一电极层182与第二电极层186之间来使用光电效应产生电荷。颜色选择层184可包含有机材料,且可包含主载流子为空穴(hole)的p型层和主载流子为电子的n型层。颜色选择层184可响应于具有特定波长带的光产生电荷,且作为实例,可响应于具有绿色的光产生电荷。在这种情况下,具有除绿色以外的不同颜色的光可通过滤色器180转移到光电二极管130a。

第一电极层182和第二电极层186中的每一个可由透明导电材料或半透明导电材料形成,所述透明导电材料如ito、izo、zno或sno2,所述半透明导电材料如金属薄膜等等。在实例实施例中,第二电极层186可由具有大于或等于第一电极层182的逸出功的逸出功的材料形成。

图5a和图5b的对应像素pa和像素pb可包含如一个或多个光电二极管130的光电转换元件,且可包含处理由光电转换元件产生的电荷的像素电路。此类像素电路将在下文参看图6a和图6b描述。

图6a和图6b示出根据实例实施例的图像感测设备的像素电路的电路图。

参考图6a,像素电路可为使用由有机光电二极管(organicphotodiode,opd)产生的电荷产生电信号的电路。

像素电路可包含例如多个晶体管rx、晶体管dx以及晶体管sx,且可具有三晶体管(threetransistor,3t)电路结构。像素电路可包含复位晶体管rx、驱动晶体管dx以及选择晶体管sx。驱动晶体管dx的栅极端可连接到浮置扩散fd,且由有机光电二极管opd产生的电荷可积累在浮置扩散fd中。有机光电二极管opd可包含彼此平行的第一电极和第二电极以及其间的有机光转化层。有机光转化层可接收具有预定波长带的光来产生电荷。

驱动晶体管dx可通过浮置扩散fd中积累的电荷操作为源极跟随器缓冲放大器。驱动晶体管dx可放大浮置扩散fd中积累的电荷且将已放大电荷转移到选择晶体管sx。

选择晶体管sx可响应于通过行驱动器输入的选择控制信号sel操作,且可执行交换和编址操作。举例来说,当选择控制信号sel从行驱动器应用时,第一像素信号vopix可输出到连接到选择晶体管sx的第一列线。第一像素信号vopix可通过列驱动器和读出电路检测。

复位晶体管rx可响应于通过行驱动器输入的重置控制信号rg操作。复位晶体管rx可响应于重置控制信号rg将浮置扩散fd的电压重置为读出电压vrd。

在本实例实施例中,有机光电二极管opd可使用空穴作为主要电荷载流子。举例来说,当空穴用作主要电荷载流子时,有机光电二极管opd的阴极可连接到浮置扩散fd,且有机光电二极管opd的阳极可连接到上部电极电压vtop。上部电极电压vtop可具有数伏的电压,例如约3.0伏。因为空穴作为有机光电二极管opd中的主要电荷载流子产生,所以复位晶体管rx的漏极端可连接到具有与电源电压vdd的电压电平不同的电压电平的读出电压vrd。暗电流特征可通过实施像素电路改良,以使得像素电路可使用空穴作为主要电荷载流子。在实例实施例中,有机光电二极管opd还可产生电子作为主要电荷载流子,且可具有所得电路结构。

参考图6b,像素电路可为使用由半导体光电二极管spd产生的电荷产生电信号的电路。

像素电路可为例如包含四个晶体管的4t电路。像素电路除复位晶体管rx、驱动晶体管dx、选择晶体管sx之外还可进一步包含转移晶体管tx。连接到像素电路的半导体光电二极管spd可为形成于包含硅等的半导体衬底上的半导体光电二极管,且可通过转移晶体管tx连接到浮置扩散fd。举例来说,相对于上文参看图6a所描述的实例实施例,半导体光电二极管spd的阴极或阳极可不直接连接到浮置扩散fd。

转移晶体管tx可基于通过行驱动器所传输的转移控制信号tg将半导体光电二极管spd中积累的电荷转移到浮置扩散fd。半导体光电二极管spd可产生电子作为主要电荷载流子。复位晶体管rx、驱动晶体管dx以及选择晶体管sx的操作可类似于上文参看图6a所描述的操作,且第二像素信号vspix可通过连接到选择晶体管sx的第二列线输出。第二像素信号vspix可通过列驱动器和读出电路检测。

图7a和图7b示出根据实例实施例的图像感测设备的示意性截面视图。

参考图7a,相对于图3的实例实施例,图像感测设备10a可不包含第一连接通孔cv1。图像感测设备10a可包含设置在第一层间绝缘层120的下部部分中的第一连接部分198和设置在第二层间绝缘层220的上部部分中的第二连接部分298,以将第一衬底结构100电连接到第二衬底结构200。第一连接部分198可连接到第一布线层140,且第二连接部分298可连接到第二布线层240。第一连接部分198和第二连接部分298可分别穿过第一结合层195和第二结合层295。

第一连接部分198和第二连接部分298中的每一个可具有柱状形状。第一连接部分198和第二连接部分298中的每一个可由导电材料形成,且例如,可为由金属材料形成的金属层。举例来说,第一连接部分198和第二连接部分298中的每一个可由铜(cu)形成。第一连接部分198中的每一个的宽度w1和第二连接部分298中的每一个的宽度w2可相同,或宽度w1和宽度w2中的一个可大于另一个,且第一连接部分198和第二连接部分298的宽度w1和宽度w2以及厚度不限于图7a中所示出的宽度和厚度。

衬底通孔tv可设置在焊盘区域pad和连接区域connect中,且衬底通孔tv可穿过第一衬底101连接到设置在第一层间绝缘层120内的第一布线层140和第一通孔150。如图7a中所示出,多个衬底通孔tv可以单一群组布置。然而,实例实施例不限于此。衬底通孔tv可由导电材料形成,且绝缘层可进一步设置在其侧表面上。

参考图7b,相对于图7a的实例实施例,图像感测设备10b除第一连接部分198和第二连接部分298之外还可进一步包含第一虚设连接部分198d和第二虚设连接部分298d。

第一虚设连接部分198d可设置在第一层间绝缘层120的上部部分中,第二虚设连接部分298d可设置在第二层间绝缘层220的上部部分中,且第一虚设连接部分198d和第二虚设连接部分298d可由与第一连接部分198和第二连接部分298的材料相同的材料形成。第一虚设连接部分198d和第二虚设连接部分298d可不电连接到第一布线层140和第二布线层240。举例来说,第一虚设连接部分198d和第二虚设连接部分298d中的每一个可处于浮置状态。为这个目的,第一虚设连接部分198d和第二虚设连接部分298d可具有分别小于第一连接部分198和第二连接部分298的厚度的厚度。然而,实例实施例不限于此。举例来说,当第一虚设连接部分198d和第二虚设连接部分298d设置在未设置最下第一布线层140和最上第二布线层240的区域中时,第一虚设连接部分198d和第二虚设连接部分298d可具有与第一连接部分198和第二连接部分298的形状相同的形状。

图8示出根据实例实施例的图像感测设备的示意性截面视图。

参考图8,相对于图3的实例实施例,图像感测设备10c可包含除存储器芯片310之外还可具有逻辑芯片320a的第三芯片结构300。逻辑芯片320a可具有可为有源表面的上部表面,且可以倒装芯片结合方式结合到第二衬底201的下部表面。逻辑芯片320a可与存储器芯片310平行设置,且可具有被包封部分350覆盖的侧表面和上部表面。

逻辑芯片320a可为例如微处理器芯片,且可包含例如中央处理单元(centralprocessingunit,cpu)、控制器或专用集成电路(application-specificintegratedcircuit,asic)芯片。逻辑芯片320a可从第二衬底结构200接收图像数据且处理图像数据。逻辑芯片320a可通过第二连接焊盘330a和通过凸块340a电连接到第二衬底结构200。在实例实施例中,逻辑芯片320a可通过再分布结构直接连接到存储器芯片310。

在实例实施例中,图像感测设备10c还可包含逻辑芯片320a和根据图3的实例实施例的虚设芯片320中的所有。

图9示出根据实例实施例的图像感测设备的示意性截面视图。

参考图9,相对于图3的实例实施例,图像感测设备10d可具有仅延伸到第二衬底201的上部表面的第二连接通孔cv2。在这种情况下,第二连接通孔cv2可通过单独连接通孔245连接到第二布线层240。如上文所描述的第二连接通孔cv2的结构可通过形成第二连接通孔cv2的方法形成。举例来说,第二连接通孔cv2可通过在形成电路元件之前形成通孔的先通孔(via-first)工艺或通过在形成布线结构之后形成通孔的后通孔(via-last)工艺形成。形成第二连接通孔cv2的工艺的实例实施例将在下文参看图13a到图13c更详细地描述。

连接通孔245可由导电材料形成,且可具有类似于第二连接通孔cv2的尺寸的尺寸。在实例实施例中,连接通孔245的形状可各种修改。举例来说,连接通孔245还可具有包含多个第二通孔250的结构。

图10a和图10b示出根据实例实施例的制造图像感测设备的方法的示意性流程图,且图11a和图11b示出根据实例实施例的制造图像感测设备的方法的示意性截面视图。

参考图10a和图11a,像素区域的第一区域可形成于第一衬底结构100p上(步骤s110)。在工艺中,设置在第一衬底101中的组件和设置在第一层间绝缘层120中的组件可在图3的像素区域pixel中形成。

第一衬底101可具有第一厚度t1,所述第一厚度t1可大于图3的第一衬底101的极限厚度。可形成设置在第一衬底101内同时包含存储节点区域105和光电二极管130的组件。存储节点区域105和光电二极管130可通过将杂质通过离子植入方法注入到第一衬底101中形成。举例来说,存储节点区域105可通过将n型杂质注入到第一衬底101中形成,且光电二极管130中的每一个可包含n型杂质区域和p型杂质区域。

随后,像素栅极层110、第一布线层140以及第一通孔150可形成于第一衬底101上以构成像素电路。在形成像素栅极层110之后,第一层间绝缘层120的至少一部分可形成于第一衬底101的上部表面上。第一层间绝缘层120可在形成第一布线层140和第一通孔150的工艺中部分形成,以最终覆盖设置在第一衬底101上的组件。第一结合层195可形成于第一层间绝缘层120的上部表面上。

在工艺中,包含第一衬底101和第一层间绝缘层120的第一衬底结构100p可具有第一表面100a和第二表面100b,第一区域(像素区域的一部分)形成于所述第一衬底结构100p中。

参考图10a和图11b,电路区域和第二连接通孔cv2可形成于第二衬底结构200中(步骤s120)。

第二衬底201可具有第二厚度t2,所述第二厚度t2可大于图3的第二衬底201的极限厚度。用于电路配置的区域,如元件隔离区域和杂质区域,可形成于第二衬底201中,且随后电路栅极层210可形成于第二衬底201上。

随后,可形成第二层间绝缘层220的一部分以覆盖电路栅极层210。第二层间绝缘层220和第二衬底201可从其上部表面被蚀刻到某些深度以形成孔洞,且孔洞可依序用绝缘材料和导电材料填充,以使得可形成第二通孔绝缘层272和第二连接通孔cv2。在本实例实施例中,第二连接通孔cv2可通过在形成布线之前在形成电路元件之后形成通孔的通孔中间(via-middle)工艺形成。

第二层间绝缘层220的至少一部分可形成于第二衬底201上,且第二布线层240和第二通孔250可形成于其上。可形成第二层间绝缘层220以覆盖所有的电路栅极层210、第二布线层240以及第二通孔250。第二结合层295可形成于第二层间绝缘层220的上部表面上。

在工艺中,包含第二衬底201和第二层间绝缘层220的第二衬底结构200可具有第一表面200a和第二表面200b,用于驱动像素的电路形成于所述第二衬底结构200中。

参考图10a和图11c,第一衬底结构100p可结合到第二衬底结构200(步骤s130)。

举例来说,第一衬底结构100p和第二衬底结构200可通过将第一衬底结构100p的第一表面100a结合到第二衬底结构200的第一表面200a来结合。第一衬底结构100p的第一结合层195和第二衬底结构200的第二结合层295可彼此结合。举例来说,当第一结合层195和第二结合层295由相同材料形成时,第一结合层195和第二结合层295可通过压力在无单独结合层的情况下结合。

上文参看图7a和图7b所描述的图像感测设备10a和图像感测设备10b可通过形成第一连接部分198和第二连接部分298构成,以使得第一连接部分198和第二连接部分298可在上文参看图11a和图11b所描述的先前工艺中分别穿过第一结合层195和第二结合层295,且随后将第一结合层195和第二结合层295结合,以使得第一连接部分198和第二连接部分298可彼此连接。

参考图10a和图11d,像素区域的第二区域可形成于第一衬底结构100p的一个表面上(步骤s140)。在工艺中,设置在第一衬底101上的组件可主要形成于图3的像素区域pixel中。

首先,可进行薄化第一衬底101的工艺。可以预定厚度从第一衬底结构100p的第二表面100b去除第一衬底101的材料,以具有小于图11a的第一厚度t1的第三厚度t3。第一衬底101的一部分可通过抛光工艺或背面研磨工艺去除。

可形成像素隔离区域165以具有从已去除部分的第一衬底101的上部表面的预定深度。随后,缓冲层170可形成于第一衬底101的上部表面上,且栅格175可形成于包含像素的边界的区域中。可形成下部平坦化层177以覆盖栅格175。在对应像素中,滤色器180可形成为例如红色(r)滤光器、绿色(g)滤光器以及蓝色(b)滤光器。上部平坦化层185可形成于滤色器180上,且微透镜190可形成于上部平坦化层185上。

参考图10a和图11e,可形成第一连接通孔cv1以从第一衬底结构100p的一个表面延伸(步骤s150)。

第一连接通孔cv1可穿过第一衬底101和第一层间绝缘层120,且可从第一衬底101的上部表面延伸到第二层间绝缘层220中。第一连接通孔cv1可连接到第二层间绝缘层220中的最上第二布线层240。在实例实施例中,第一连接通孔cv1的延伸长度可不同。举例来说,形成于图3的连接区域connect中的第一连接通孔cv1可延伸到设置在第一层间绝缘层120内的至少一个第一布线层140,且形成于焊盘区域pad中的第一连接通孔cv1可延伸到第二层间绝缘层220中。

可形成孔洞以从第一衬底101的上部表面延伸,且导电材料可沉积在孔洞中以形成第一连接通孔cv1。第一通孔绝缘层172可形成于第一衬底101中的第一连接通孔cv1的侧表面上。

随后,可形成上部绝缘层192以覆盖第一衬底101的上部表面,且焊盘层197可形成于图3的焊盘区域pad中以连接到第一连接通孔cv1。

通过工艺,可完成包含第一衬底101的第一衬底结构100。在实例实施例中,可进一步进行包含第一衬底结构100和第二衬底结构200的用于图像感测单元的测试工艺,所述图像感测单元例如图像传感器。

参考图10a,可进行在第二衬底结构200的一个表面上安装半导体芯片的工艺(步骤s160)。用于所述工艺的操作在图10b中示出。

参考图10b和图11f,载体衬底400可结合到第一衬底结构100的一个表面(步骤s161)。

可结合载体衬底400以在后续工艺中支撑第一衬底结构100和第二衬底结构200的堆叠结构。载体衬底400可例如使用结合层结合到第一衬底结构100的第二表面100b。结合层可由使得载体衬底400能够在后续工艺中附接到其或从其剥离的材料形成,且可使用膜型或液态型材料。载体衬底400可包含例如硅(si)、锗(ge)、硅锗(sige)、砷化镓(gaas)、玻璃、塑料或陶瓷。

参考图10b和图11g,第二连接通孔cv2可通过去除第二衬底结构200的一部分暴露(步骤s162)。第二衬底201的一部分可从第二衬底结构200去除,且第二衬底201可从对应于第二衬底结构200的第二表面200b的上部表面变薄。因此,第二衬底201可具有小于图11b的第二厚度t2的第四厚度t4。

参考图10b和图11h,可形成连接到经暴露第二连接通孔cv2的第一连接焊盘270(步骤s163)。除了第一连接焊盘270之外,还可在工艺中形成上文参看图4a和图4b所描述的第一再分布绝缘层262或第一再分布绝缘层262a、第一再分布层260或第一再分布层260a以及第一钝化层265或第一钝化层265a。

参考图10b和图11i,可制备具有形成于其一个表面上的第二连接焊盘330的半导体芯片(步骤s164)。半导体芯片可包含存储器芯片310。存储器芯片310可为已测试芯片,且可具有形成于存储器芯片310的上部表面上的第二连接焊盘330。除第二连接焊盘330、再分布层(例如第二再分布绝缘层352、第二再分布层351以及第三再分布绝缘层362或第三再分布绝缘层362a)之外,还可在工艺中形成上文参看图4a和图4b所描述的第三再分布层360或第三再分布层360a和第二钝化层365或第二钝化层365a。

参考图10b和图11j,半导体芯片可使用凸块340连接到第二衬底结构200(步骤s165)。第一连接焊盘270和第二连接焊盘330可使用凸块340连接,且由此存储器芯片310可安装在第一衬底结构100和第二衬底结构200的堆叠结构上。在工艺中,虚设芯片320可连同存储器芯片310一起安装,且可通过结合层370连接到第二衬底201。虚设芯片320也可使用虚设凸块以与安装存储器芯片310的方式类似的方式连接到第二衬底201。上文参看图8所描述的图像感测设备10c可通过在工艺中以与安装存储器芯片310的方式相同的方式安装逻辑芯片320a来构成。

参考图10b和图11k,可形成包封部分350以包封半导体芯片(步骤s166)。包封部分350可覆盖存储器芯片310和虚设芯片320,且可填充凸块340之间的空间。在实例实施例中,包封部分350可具有多层结构,且可包含填充凸块340之间的空间的底部填充部分。

参考图10b和图11l,载体衬底400可从第一衬底结构100去除(步骤s167)。在载体衬底400从第一衬底结构100剥离之后,可去除用于结合载体衬底400的结合层,且可进行净化工艺。在实例实施例中,可进一步进行用于包含存储器芯片310的图像感测设备的测试工艺。

参考图3和图10b,可去除包封部分350的一部分,以使得可暴露半导体芯片的一个表面(步骤s168)。包封部分350的部分可通过研磨工艺去除,从而可暴露存储器芯片310和虚设芯片320的下部表面。

参考图3和图10a,可进行将第一衬底结构100和第二衬底结构200的堆叠结构分离成单元图像感测设备10的工艺(步骤s170),所述第二衬底结构200具有安装其上的半导体芯片。

首先,第一衬底结构100和第二衬底结构200的堆叠结构可通过刀片切割工艺或激光切割工艺分离成单元图像感测设备10,所述第二衬底结构200具有安装其上的存储器芯片310。

图12a和图12b为根据实例实施例的制造图像感测设备的方法的视图。

参考图12a和图12b,上文参看图11a到图11l所描述的制造图像感测设备的方法以晶片尺度示意性地示出。第一晶片wf1可为包含图3的第一衬底结构100(例如多个)的晶片。第二晶片wf2可为包含图3的第二衬底结构200(例如多个)的晶片。芯片cp可包含图3的存储器芯片310和虚设芯片320。

如图12a中所示出,第一晶片wf1和第二晶片wf2可在晶片级上结合。芯片cp可以晶片上芯片(chiponwafer,cow)方式结合到第二晶片wf2。随后,如图12b中所示出,第一晶片wf1、第二晶片wf2以及芯片cp可以结合状态分离成图像感测设备10。分别分离的图像感测设备10中的每一个可包含第一衬底结构100、第二衬底结构200以及第三芯片结构300。

图13a到图13c为根据实例实施例的制造图像感测设备的方法的示意性截面视图。相对于上文参看图11b所描述的工艺,图13a到图13c示出在将第一衬底101结合到第二衬底201之后通过后通孔工艺形成第二连接通孔cv2的工艺(步骤s130)。

参考图13a,虽然仅电路区域在步骤s120中形成于第二衬底结构200上,上文参看图11b所描述,但是可结合第一衬底结构100p和第二衬底结构200(步骤s130)。

参考图13b,如上文参看图11d所描述,像素区域的第二区域可形成于第一衬底结构100p的一个表面上(步骤s140)。

参考图13c,如上文参看图11e到图11g所描述,可形成第一连接通孔cv1以从第一衬底结构100p的一个表面延伸(步骤s150),载体衬底400可结合到第一衬底结构100的一个表面(步骤s161),且可去除第二衬底201的一部分。随后,通孔孔洞cv2p可形成于第二衬底结构200内,以便形成第二连接通孔cv2。通孔孔洞cv2p可依序用绝缘材料和导电材料填充以形成第二通孔绝缘层272和第二连接通孔cv2。

随后,可以相同方式进行上文参看图11h到图11l所描述的工艺。

图14示出根据实例实施例的包含图像感测设备的系统的框图。

参考图14,系统2000可为可需要图像数据的计算系统、相机系统、扫描仪、交通工具导航装置、视频电话、安全系统或运动检测系统中的任何一种。

系统2000可包含图像感测设备2010、输入/输出(input/output,i/o)装置2020、存储器装置2030、处理器2040以及电源2050。系统2000可进一步包含可与显卡、声卡、存储卡、通用串行总线(universalserialbus,usb)装置或与其它电子装置连通的端口。

处理器2040可执行特定算术运算或任务。根据实例实施例,处理器2040可为微处理器或中央处理单元(cpu)。处理器2040可通过总线2060与图像感测设备2010、存储器设备2030以及i/o装置2020连通。根据实例实施例,处理器2040可连接到扩展总线,如外围组件互连(peripheralcomponentinterconnect,pci)总线。

图像感测设备2010还可具有作为单一独立半导体芯片提供的图像传感器和存储器。图像感测设备2010可根据上文参看图1到图13c所描述的实例实施例来构造或提供。

i/o装置2020可包含输入装置和输出装置,所述输入装置如触摸屏、键盘、小键盘或鼠标,所述输出装置如打印机或显示器。存储器设备2030可存储用于系统2000的操作的数据。举例来说,存储器设备2030可提供为动态随机存取存储器(dram)、移动dram、静态随机存取存储器(sram)、相变随机存取存储器(phasechangerandomaccessmemory,pram)、铁电随机存取存储器(ferroelectricrandomaccessmemory,fram)、电阻随机存取存储器(resistancerandomaccessmemory,rram)以及/或磁性随机存取存储器(magneticrandomaccessmemory,mram)。另外,系统2000可进一步包含如固态驱动器(solid-statedrive,ssd)、硬盘驱动器(harddiskdrive,hdd)或光盘只读存储器(compactdisk-readonlymemory,cd-rom)的存储装置。电源2050可供应系统2000的操作所要求的操作电压。

如上文所阐述,实施例可提供可具有紧密尺寸和已改良图像处理速度的图像感测设备以及制造所述图像感测设备的方法。图像感测设备可包含像素区域、电路区域以及半导体芯片的堆叠。

实例实施例已在本文中公开,并且尽管采用特定术语,但这些术语只是在一般性和描述性意义上使用并解释,而非出于限制的目的。在一些情况下,如对于本领域的普通技术人员将显而易见的是(截至本申请递交时),关于特定实施例描述的特征、特征以及/或要素可以单独使用或与关于其它实施例描述的特点、特征和/或要素组合使用,除非另有具体指示。因此,本领域的技术人员应理解,可以作出形式和细节的各种变化而这些变化不脱离如上文技术方案所阐明的本发明精神和范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1