半导体器件制造方法

文档序号:9709808阅读:285来源:国知局
半导体器件制造方法
【技术领域】
[0001]本发明涉及一种半导体器件制造方法,特别是涉及一种具有均匀横向结深的源漏扩展区的三维多栅FinFET制造方法。
【背景技术】
[0002]在当前的亚20nm技术中,三维多栅器件(FinFET或Tr1-gate)是主要的器件结构,这种结构增强了栅极控制能力、抑制了漏电与短沟道效应。
[0003]例如,双栅SOI结构的MOSFET与传统的单栅体Si或者SOI MOSFET相比,能够抑制短沟道效应(SCE)以及漏致感应势垒降低(DIBL)效应,具有更低的结电容,能够实现沟道轻掺杂,可以通过设置金属栅极的功函数来调节阈值电压,能够得到约2倍的驱动电流,降低了对于有效栅氧厚度(EOT)的要求。而三栅器件与双栅器件相比,栅极包围了沟道区顶面以及两个侧面,栅极控制能力更强。进一步地,全环绕纳米线多栅器件更具有优势。
[0004]现有的FinFET结构以及制造方法通常包括:在体Si或者S0I衬底中刻蚀形成多个平行的沿第一方向延伸的鳍片和沟槽;对鳍片执行离子注入或者沉积掺杂层并退火,在鳍片中部形成穿通阻挡层(PTSL)以抑制寄生沟道效应;在沟槽中填充绝缘材料,回刻以露出部分鳍片,形成浅沟槽隔离(STI);在鳍片顶部以及侧壁沉积通常为氧化硅的较薄(例如仅1?5nm)假栅极绝缘层,在假栅极绝缘层上沉积通常为多晶硅、非晶硅的假栅极层;刻蚀假栅极层和假栅极绝缘层,形成沿第二方向延伸的假栅极堆叠,其中第二方向优选地垂直于第一方向;以假栅极堆叠为掩模,对鳍片进行浅掺杂形成轻掺杂漏结构(LDD)特别是源漏延伸(SDE)结构以抑制漏致感应势垒降低效应,掺杂方式可以包括大倾角浅结倾斜注入、扩散或者分子沉积;在假栅极堆叠的沿第一方向的两侧沉积并刻蚀形成栅极侧墙;在栅极侧墙的沿第一方向的两侧的鳍片上外延生长相同或者相近材料形成源漏区,优选采用SiGe、SiC等高于Si应力的材料以提高载流子迁移率;优选地,在源漏区上形成接触刻蚀停止层(CESL);在晶片上沉积层间介质层(ILD);刻蚀去除假栅极堆叠,在ILD中留下栅极沟槽;在栅极沟槽中沉积高k材料(HK)的栅极绝缘层以及金属/金属合金/金属氮化物(MG)的栅极导电层,并优选包括氮化物材质的栅极盖层以保护金属栅极。进一步地,利用掩模刻蚀ILD形成源漏接触孔,暴露源漏区;可选地,为了降低源漏接触电阻,在源漏接触孔中形成金属硅化物。填充金属/金属氮化物形成接触塞,通常优选填充率较高的金属W、Ti。由于CESL、栅极侧墙的存在,填充的金属W、Ti会自动对准源漏区,最终形成接触塞。
[0005]通常,在形成LDD/SDE结构之前,例如通过PECVD、HDPCVD等保形性较好的沉积工艺首先沉积氧化硅或者氧化氮材质的绝缘介质材料层,然后采用等离子体干法刻蚀或者反应离子刻蚀(RIE)工艺刻蚀形成较薄的第一侧墙或临时侧墙,以便在稍后的LDD、SDE或Halo掺杂时保护沟道区,尽量减小不可避免的侧向掺杂扩散。随后,可以在LDD掺杂之后形成较厚的第二侧墙以作为最终的栅极侧墙。
[0006]在上述刻蚀第一侧墙的过程中,需要严格控制刻蚀工艺参数以便精确控制鳍片顶部栅极侧墙的底部宽度,因为这很大程度上影响了稍后LDD、SDE或者Halo掺杂结构的位置,特别是与沟道区之间的界面位置以及延伸区横向宽度。然而在特征尺寸已低至22nm以下时,对于刻蚀特别是侧墙底部宽度的精确控制难度陡增。另一方面,在移除大部分介质材料以形成第一侧墙时,又需要确保完全移除假栅极绝缘层上的介质并且同时确保其下方的鳍片顶部不受损伤,这进一步增大了工艺控制的难度。
[0007]此外,在上述注入形成LDD或SDE结构的过程中,通常采用的是倾斜离子注入,也即相对于衬底法线方向(垂直于衬底顶表面向上方向)而以倾斜角β (可以参照图7)将掺杂离子注入鳍片结构中形成所需的轻掺杂源漏区,并且为了使得左右对称分布均匀,往往采用左右两次对称的倾斜注入。然而,随着器件尺寸持续缩减,栅极侧墙持续减薄并且鳍片沿沟道方向长度也减小,难以仅通过控制垂直倾斜角而获得均匀分布的LDD/SDE结构,也难以合理调整横向结深以获得所需的沟道区与源漏区界面特性,不同批次的器件由于工艺参数的漂移而存在性能差异,使得整批产品的稳定性下降。

【发明内容】

[0008]由上所述,本发明的目的在于克服上述技术困难,提出一种新的FinFET结构制造方法,能有效控制LDD/SDE结构的均匀性以及横向结深,提高了器件的稳定性。
[0009]为此,本发明提供了一种半导体器件制造方法,包括:在衬底上形成沿第一方向延伸的多个鳍片;在鳍片上形成沿第二方向延伸的假栅极堆叠结构;在假栅极堆叠结构沿第一方向的两侧形成栅极侧墙;以栅极侧墙为掩模,执行轻掺杂离子注入,在栅极侧墙沿第一方向的两侧鳍片中形成源漏延伸区,其中,离子注入方向不仅相对于垂直方向具有垂直倾角,还相对于第一方向具有水平倾角;去除假栅极堆叠结构,形成栅极沟槽;在栅极沟槽中形成栅极堆叠结构。
[0010]其中,形成假栅极堆叠结构之前进一步包括,执行离子注入,在鳍片中部和/或底部形成穿通阻挡层。
[0011 ] 其中,栅极侧墙包括水平的第一部分以及垂直的第二部分。
[0012]其中,执行轻掺杂离子注入步骤期间,以垂直方向为轴线,对称地旋转离子注入方向,使得源漏延伸区中掺杂离子的分布相对于第一方向和/或第二方向是均匀的。
[0013]其中,执行轻掺杂离子注入步骤期间,调整水平倾角的大小,以控制源漏延伸区沿第一方向的结深。
[0014]其中,水平倾角的大小为30?60度。
[0015]其中,形成栅极沟槽的步骤之前进一步包括:在栅极侧墙沿第一方向的两侧外延生长提升源漏区;在栅极侧墙上形成第二栅极侧墙;以第二栅极侧墙为掩模,执行离子注入,调整提升源漏区的掺杂类型和/或浓度。
[0016]其中,形成提升源漏区之后进一步包括在器件上形成接触刻蚀停止层以及层间介质层。
[0017]其中,栅极堆叠结构包括高K材料的栅极绝缘层以及金属材料的栅极导电层。
[0018]其中,执行轻掺杂离子注入步骤期间,以垂直方向为轴线,旋转离子注入方向并且同时调整水平倾角的大小,以使得源漏延伸区沿第一方向的结深不同。
[0019]依照本发明的半导体器件制造方法,通过调整倾斜离子注入方向与鳍片结构之间的水平夹角,有效控制LDD/SDE结构的均匀性以及横向结深,提高了器件的稳定性。
【附图说明】
[0020]以下参照附图来详细说明本发明的技术方案,其中:
[0021]图1至图12为依照本发明的FinFET制造方法各步骤的示意图;以及
[0022]图13为依照本发明的FinFET器件结构透视图。
【具体实施方式】
[0023]以下参照附图并结合示意性的实施例来详细说明本发明技术方案的特征及其技术效果,公开了有效控制LDD/SDE结构的均匀性以及横向结深的三维多栅FinFET制造方法。需要指出的是,类似的附图标记表示类似的结构,本申请中所用的术语“第一”、“第二”、“上”、“下”等等可用于修饰各种器件结构或制造工序。这些修饰除非特别说明并非暗示所修饰器件结构或制造工序的空间、次序或层级关系。
[0024]值得注意的是,以下各个附图中上部部分为器件沿图13中第一方向(鳍片延伸方向,源漏延伸方向,也即Y-Y’轴线)的剖视图,中间部分为器件沿第二方向(栅极堆叠延伸方向,垂直于第一方向,也即X-X’轴线)的栅极堆叠中线的剖视图,下部部分为器件沿平行于第二方向且位于栅极堆叠之外(第一方向上具有一定距离)位置处(也即Χ1-ΧΓ轴线)获得的剖视图。
[0025]如图1所示,在衬底1上形成沿第一方向延伸的多个鳍片结构1F以及鳍片结构之间的沟槽1G,其中第一方向为未来器件沟道区延伸方向(图13中的Y-Y’轴线)。提供衬底1,衬底1依照器件用途需要而合理选择,可包括单晶体硅(Si)、单晶体锗(Ge)、应变硅(Strained Si)、锗娃(SiGe),或是化合物半导体材料,例如氮化镓(GaN)、砷化镓(GaAs)、磷化铟(InP)、锑化铟(InSb),以及碳基半导体例如石墨烯、SiC、碳纳管等等。出于与CMOS工艺兼容的考虑,衬底1优选地为体Si。任选的,在衬底1上形成硬掩模层2,例如通过LPCVD、PECVD、溅射等工艺形成的氮化硅、氮氧化硅层2。在硬掩模层2上涂覆光刻胶并曝光显影形成光刻胶图形(未示出),以光刻胶图形为掩模,刻蚀硬掩模层2形成硬掩模图形,并且进一步以硬掩模图形2为掩
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1