Tft阵列基板的制作方法

文档序号:9922850阅读:932来源:国知局
Tft阵列基板的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种TFT阵列基板的制作方法。
【背景技术】
[0002]薄膜晶体管(ThinFilm Transistor,TFT)是目前液晶显示装置(Liquid CrystalDisplay,IXD)和有源矩阵驱动式有机电致发光显示装置(Active Matrix Organic Light-Emitting Di ode, AMO LED)中的主要驱动元件,直接关系平板显示装置的显示性能。
[0003]薄膜晶体管具有多种结构,制备相应结构的薄膜晶体管的材料也具有多种,低温多晶娃(Low Temperature Poly_silicon,LTPS)材料是其中较为优选的一种,由于低温多晶硅的原子规则排列,载流子迀移率高,对电压驱动式的液晶显示装置而言,低温多晶硅薄膜晶体管由于其具有较高的迀移率,可以使用体积较小的薄膜晶体管实现对液晶分子的偏转驱动,在很大程度上缩小了薄膜晶体管所占的体积,增加透光面积,得到更高的亮度和解析度;对于电流驱动式的有源矩阵驱动式有机电致发光显示装置而言,低温多晶硅薄膜晶体管可以更好的满足驱动电流要求。
[0004]不论是LCD还是AMOLED均包括一TFT阵列基板。目前,业界主流的显示面板的TFT阵列基板的钝化保护层(PV)通常采用氮化硅(分子式:SiNx)单层结构组成。在TFT阵列基板的制作流程中,对平坦层(PLN)和钝化保护层(PV)进行图形化处理以形成像素电极与漏极的接触孔的方法如下:步骤1、如图1所示,首先形成平坦层(PLN) 700,并利用光罩对平坦层700进行曝光显影处理,形成位于漏极620上方的第一通孔710;步骤2、如图2所示,在平坦层700上形成图形化的公共电极层(BIT0)810,在公共电极层810上沉积氮化硅材料,形成钝化保护层900,利用曝光和蚀刻工艺对钝化保护层900进行图形化处理,在所述钝化保护层900上形成位于第一过孔710内的第二过孔910;所述第二过孔910用于实现像素电极与漏极620的接触。
[0005]然而上述制程需要使用两道光罩,且由于平坦层700的膜层较厚,后续形成公共电极层810很容易在第一过孔710内即像素(Pixel)区域内残留导电材料ΙΤ0,从而导致短路;但如果通过将第一过孔710的斜坡(Taper)的角度设置为较小,即通过形成较为平缓的第一过孔710以解决ITO残留问题,则必然将会相应的增大第一过孔710的面积,从而一定程度上增加了TFT的大小,从而不利于提高像素密度(Pixels Per Inch,PPI)。

【发明内容】

[0006]本发明的目的在于提供一种TFT阵列基板的制作方法,在源极与漏极上涂布形成平坦层后,先不做过孔处理,然后沉积并图案化公共电极层、沉积并图案化钝化保护层,在钝化保护层上形成过孔至露出平坦层后,再对平坦层进行灰化处理形成过孔以露出漏极,该方法不会导致图案化公共电极层时导电材料残留于平坦层的过孔内而使平坦层过孔处短路的问题。
[0007]为实现上述目的,本发明提供一种TFT阵列基板的制作方法,包括以下依次进行的步骤:
[0008]形成源极与漏极的步骤;
[0009]在源极与漏极上形成整面的有机光阻材料的平坦层的步骤;
[0010]在平坦层上沉积并图案化公共电极层,得到公共电极的步骤;
[0011]在公共电极上沉积钝化保护层,并对钝化保护层进行图案化处理,得到对应于漏极上方的过孔并露出平坦层的步骤;
[0012]对露出的平坦层进行灰化处理,形成过孔以露出漏极的步骤;
[0013]在钝化保护层上沉积并图案化像素电极层,得到像素电极的步骤。
[0014]所述平坦层通过涂布工艺形成。
[0015]所述公共电极层、及像素电极层的材料为透明导电材料,通过镀膜工艺形成。
[0016]所述公共电极层、及像素电极层的材料为ITO。
[0017]在图案化公共电极层的步骤中,对公共电极层图案化处理包括依次进行光阻涂布制程、曝光制程、显影制程、蚀刻制程、及光阻剥离制程。
[0018]所述钝化保护层为氮化硅层,所述钝化保护层通过镀膜工艺形成。
[0019]在图案化钝化保护层的步骤中,对钝化保护层图案化处理包括依次进行光阻涂布制程、曝光制程、显影制程、及蚀刻制程;在完成蚀刻制程后,直接进行下一步骤,在下一步骤中,对露出的平坦层进行灰化处理的同时还包括对钝化保护层上的光阻进行灰化处理。
[0020]所述的TFT阵列基板的制作方法,具体包括如下步骤:
[0021 ]步骤1、提供一衬底基板,在所述衬底基板上沉积第一金属层,对所述第一金属层进行图形化处理,得到遮光层,在所述遮光层与衬底基板上沉积覆盖缓冲层;
[0022]步骤2、在所述缓冲层上形成对应于遮光层上方的第一多晶硅段、及与第一多晶硅段间隔设置的第二多晶硅段;对所述第一多晶硅段的中间区域进行P型轻掺杂,得到第一沟道区,之后对所述第一多晶硅段的两端进行N型重掺杂,得到位于两端的N型重掺杂区;
[0023]步骤3、在所述第一多晶硅段、第二多晶硅段、及缓冲层上沉积栅极绝缘层,在栅极绝缘层上沉积第二金属层,对第二金属层进行图形化处理,得到分别对应于所述第一多晶硅段与第二多晶硅段中间区域的第一栅极与第二栅极;
[0024]步骤4、对所述第一多晶硅段上位于第一沟道区与N型重掺杂区之间的区域进行N型轻掺杂,得到N型轻掺杂区,之后对所述第二多晶硅段的两端进行P型重掺杂,得到位于两端的P型重掺杂区、及位于两P型重掺杂区之间的第二沟道区;
[0025]步骤5、在所述第一栅极、第二栅极、及栅极绝缘层上沉积层间绝缘层,对所述层间绝缘层与栅极绝缘层进行图形化处理,在所述层间绝缘层与栅极绝缘层上形成对应于N型重掺杂区上方的第一过孔、及对应于P型重掺杂区上方的第二过孔;
[0026]步骤6、在所述层间绝缘层上沉积第三金属层,对所述第三金属层进行图形化处理,得到间隔设置的第一源极、第一漏极、第二源极、及第二漏极;所述第一源极、第一漏极分别通过第一过孔与N型重掺杂区相接触,所述第二源极、第二漏极分别通过第二过孔与P型重掺杂区相接触;
[0027]步骤7、在所述第一源极、第一漏极、第二源极、第二漏极、及层间绝缘层上涂布形成整面的有机光阻材料的平坦层;
[0028]步骤8、在所述平坦层上沉积公共电极层,对所述公共电极层进行图形化处理,得到公共电极;
[0029]步骤9、在所述公共电极、及平坦层上沉积钝化保护层,对所述钝化保护层进行图案化处理,得到对应于第一漏极上方的第三过孔,并露出平坦层;
[0030]步骤10、对露出的平坦层进行灰化处理,得到对应于第一漏极上方及第三过孔下方的第四过孔,并露出第一漏极;
[0031]步骤11、在所述钝化保护层上沉积像素电极层,对所述像素电极层进行图形化处理,得到像素电极,所述像素电极通过第三过孔与第四过孔与第一漏极相接触。
[0032]所述步骤5还包括,通过快速热退火工艺对所述层间绝缘层进行去氢和活化处理。
[0033]所述第一金属层、第二金属层、第三金属层的材料为钼、钛、铝、铜中的一种或多种的堆栈组合;所述缓冲层、栅极绝缘层、层间绝缘层为氧化硅层、氮化硅层、或者由氧化硅层与氮化硅层叠加构成的复合层。
[0034]本发明的有益效果:本发明提供的一种TFT阵列基板的制作方法,在源极与漏极上涂布形成平坦层后,先不做过孔处理,然后沉积并图案化公共电极层、沉积并图案化钝化保护层,在钝化保护层上形成过孔至露出平坦层后,再对平坦层进行灰化处理形成过孔以露出漏极,相比于现有的先在平坦层形成过孔后再沉积并图案化公共电极层的方法,该方法不会导致图案化公共电极层时导电材料残留于平坦层的过孔内而使平坦层过孔处出现短路的问题,另外在像素区域内在平坦层上通过采用灰化处理的干蚀刻方式形成过孔,可使形成的过孔具有较高的斜坡角度,从而一定程度可减少TFT的大小,有利于提高像素密度。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1