一种新型GaN基凹槽栅MISFET器件的制作方法

文档序号:10933710阅读:211来源:国知局
一种新型GaN基凹槽栅MISFET器件的制作方法
【专利摘要】本实用新型提供一种半导体器件制备技术,具体涉及一种新型GaN基凹槽栅MISFET器件,由下往上依次包括衬底,应力缓冲层,GaN外延层,AlGaN势垒层,反应刻蚀形成凹槽,在位生长AlN薄层,栅极绝缘介质层,两端形成源极和漏极,凹槽沟道处的绝缘层上沉积栅极。本实用新型工艺简单,可以很好地解决传统干法或者湿法刻蚀凹槽时对栅极区域造成的损伤,可形成高质量的MIS界面以提升凹槽栅MISFET的器件性能,如降低栅极漏电流和导通电阻以及改善阈值电压稳定性等。
【专利说明】
一种新型GaN基[H]槽栅MISFET器件
技术领域
[0001]本实用新型涉及半导体器件的技术领域,更具体地,涉及一种新型GaN基凹槽栅MISFET 器件。
【背景技术】
[0002]氮化镓(GaN)材料具有禁带宽度大、击穿电场强度高、电子饱和漂移速度大、热导率高等优点,十分适合制作大功率、高频、高温电力电子器件。在电力电子应用领域,为了满足失效安全,场效应晶体管(FET)器件必须实现常关型(又称增强型)工作,而且在某些场合阈值电压需要至少为4-5V。而对于常规的AlGaN/GaN异质结场效应晶体管(HFET),由于界面高浓度、高迀移率的二维电子气(2DEG)的存在,即使在外加栅压为零时,器件也处于开启状态(常开型器件)。为了解决这些问题,采用MIS结构的绝缘栅场效应晶体管(MISFET)是一条有效的技术路线。
[0003]GaN基凹槽栅MISFET器件在保留接入区2DEG浓度(不牺牲器件导通特性)的前提下,降低甚至完全去除零偏压时栅极下方的2DEG,且能采用MIS结构栅极而实现了高阈值电压。但是,传统的凹槽制备是采用感应耦合等离子体(ICP)或反应离子刻蚀(RIE)设备对栅极下方的AlGaN势皇层进行刻蚀。由于等离子体的使用会对沟道区域的晶格造成损伤,进而影响MIS界面的可靠性和稳定性。此外,AlGaN和GaN材料的选择刻蚀比率较小,因此较难实现刻蚀的自停止,工艺重复性较差。这两点限制该混合型MISFET的沟道迀移率的提升,从而增加了器件的导通电阻。
[0004]数字湿法刻蚀利用多次氧化及化学溶液腐蚀可以获得工艺可控的常关型凹槽栅MISFET器件,且能有效去除等离子损伤。然而凹槽边缘不齐整、栅极区域有尖锥状AlGaN残留、GaN沟道层的表面亦能观测到大量的刻蚀孔洞。采用选择区域外延技术制备凹槽亦可以去除栅极区域的等离子损伤,改善了 MIS界面特性,但是外延工艺较复杂。因此有必要寻求一种选择区域生长界面保护方法,以克服传统工艺中的缺点,从而获得更高的迀移率及阈值电压。由于GaN基材料的外延是在其合成速率略大于分解速率的准平衡状态下实现,因此,在化学气相沉积系统中只有氮气,氢气或者氮气和氢气的混合气体而没有生长源时,可以通过调节生长参数使得GaN基材料的分解速率略大于合成速率,从而在掩膜的辅助下将栅极区域的AlGaN外延层沿着生长反应的逆过程进行逐层分解,获得凹槽。

【发明内容】

[0005]本实用新型为克服上述现有技术所述的至少一种缺陷,提供一种新型GaN基凹槽栅MISFET器件,可以很好地解决传统干法或者湿法刻蚀凹槽时对栅极区域造成的损伤,可形成高质量的MIS界面以提升凹槽栅MISFET的器件性能。
[0006]为解决上述技术问题,本实用新型采用的技术方案是:一种新型GaN基凹槽栅MISFET器件,其中,由下往上依次包括衬底,应力缓冲层,GaN外延层,AlGaN势皇层,反应刻蚀形成凹槽,在位生长AlN薄层,栅极绝缘介质层,两端形成源极和漏极,凹槽沟道处的绝缘层上沉积栅极。
[0007]制备上述器件时,可用下述方法。
[0008]—种新型GaN基凹槽栅MISFET的制备方法,其中,利用GaN材料生长反应的逆过程将栅极区域AlGaN去除而获得凹槽,并通过在位沉积AlN薄层提升MIS界面质量;具体包含以下步骤:
[0009]S1、在衬底上生长应力缓冲层;
[0010]S2、在应力缓冲层上生长GaN外延层;
[0011]S3、在GaN外延层(3)上生长AlGaN势皇层;
[0012]S4、在AlGaN势皇层上沉积一层S12,作为掩膜层;
[0013]S5、通过光刻及湿法腐蚀的方法,去除栅极区域的掩膜层;
[0014]S6、去除栅极区域的AlGaN势皇层;
[0015]S7、在位生长AlN薄层;
[0016]S8、沉积栅极绝缘介质层;
[0017]S9、干法刻蚀完成器件隔离,同时刻蚀出源极和漏极欧姆接触区域;
[0018]S10、在源极和漏极区域蒸镀上源极和漏极欧姆接触金属;
[0019]S11、在凹槽处介质层上栅极区域蒸镀栅极金属。
[0020]具体的,所述的步骤S6中,利用GaN材料生长反应的逆过程将栅极区域AlGaN去除而获得凹槽;所述的步骤S7中,在位沉积AlN薄层提升MIS界面质量。
[0021]所述的衬底为Si衬底、蓝宝石衬底、碳化硅衬底、GaN自支撑衬底中的任一种。
[0022]所述的应力缓冲层为AlN、AlGaN、GaN的任一种或组合;应力缓冲层厚度为10nm-100 μπι。
[0023]所述的GaN外延层为非故意掺杂的GaN外延层或掺杂的高阻GaN外延层,所述掺杂高阻层的掺杂元素为碳或铁;GaN外延层厚度为100 nm~100 μπι。
[0024]所述的外延层为AlGaN势皇层,AlGaN层厚度为5-50 nm,且铝组分浓度可变化。
[0025]所述的AlGaN势皇层材料还可以为AlInN、InGaN、AlInGaN、AlN中的一种或任意几种的组合。
[0026]所述的AlGaN势皇层中,与GaN层之间还可以插入AlN薄层,厚度为0-10 nm。
[0027]所述的外延层为高质量的AlN层,厚度为0-10nm;所述绝缘介质层为Al203、Hf02、Si02或SiN等,厚度为1-100 nm;形成AlN/介质层堆叠结构。
[0028]所述的源极和漏极材料为Ti/Al/Ni/Au合金、Ti/Al/Ti/Au合金、Ti/Al/Mo/Au合金或Ti/Al/Ti/TiN合金;栅极材料为Ni/Au合金、Pt/Al合金、Pd/Au合金或TiN/Ti/Au合金;
[0029]所述步骤SI中的应力缓冲层、步骤S2中的GaN外延层、步骤S3中的AlGaN外延层及步骤S7中的AlN的生长方法为金属有机化学气相沉积法、分子束外延法等高质量成膜方法;所述步骤S4中掩膜层的生长方法为等离子体增强化学气相沉积法、原子层沉积法、物理气相沉积法或磁控溅射法;所述步骤S6的凹槽刻蚀方法是在金属有机化学气相沉积系统中利用氮气,氢气或者氮气和氢气的混合气体使AlGaN外延层逐层分解。
[0030]另外,也可以利用下述方法步骤表达本实用新型。
[0031]利用GaN材料生长反应的逆过程将栅极区域AlGaN去除而获得凹槽,并通过在位沉积AlN薄层提升MIS界面质量。具体包含以下步骤:
[0032]1.提供需要进行凹槽栅极刻蚀的AlGaN/GaN异质结材料;
[0033]2.在所述材料上沉积一介质层,形成掩膜层;
[0034]3.在所述掩膜层上利用光刻显影技术,显露出栅极区域;
[0035]4.使用化学溶液去除栅极区域的掩膜材料,保留其他区域的掩膜材料,实现掩膜层图形化;
[0036]5.在所述掩膜图形的辅助下,实现凹槽刻蚀。
[0037]6.在所述掩膜图形的辅助下,在凹槽区域在位生长一层AlN薄层。
[0038]进一步的,所述的步骤I中,所述的衬底是具有不同成分的多层外延层衬底。
[0039]所述的步骤2中,介质层是通过等离子体增强化学气相沉积或原子层沉积或物理气相沉积或者磁控溅射形成。所述介质层为S12或者SiN。
[0040]所述的步骤3中,所述光刻胶为正性或负性光刻胶。
[0041]所述的步骤4中,所述介质层去除使用的化学溶液是氢氟酸水溶液或者氢氟酸和氟化铵的混合溶液。
[0042]所述的步骤5中,所述凹槽刻蚀为金属有机化学气相沉积法或分子束外延法。反应气体为H2、N2、或者H2与N2的混合气体。
[0043]所述的步骤6中,所述AlN薄层的在位生长为金属有机化学气相沉积法或分子束外延法。
[0044]与现有技术相比,有益效果是:本实用新型一种新型GaN基凹槽栅MISFET器件,由于利用GaN材料生长反应的逆过程将栅极区域AlGaN去除而获得凹槽,可以很好地解决传统干法或者湿法刻蚀凹槽时对栅极区域造成的损伤。该方法不需要使用化学溶剂,可以避免凹槽栅区域的腐蚀孔洞及湿法刻蚀残留物。此外,通过在位形成高质量AlN薄层可进一步改善MIS界面质量及凹槽栅MISFET的器件性能。
【附图说明】
[0045]图1-11为本实用新型实施例1的器件制作方法工艺示意图。
[0046]图12为本实用新型实施例2的器件结构示意图。
[0047]图13为本实用新型实施例3的器件结构示意图。
[0048]图14为本实用新型实施例4的器件结构示意图。
[0049]图15为本实用新型实施例5的器件结构示意图。
【具体实施方式】
[0050]附图仅用于示例性说明,不能理解为对本专利的限制;为了更好说明本实施例,附图某些部件会有省略、放大或缩小,并不代表实际产品的尺寸;对于本领域技术人员来说,附图中某些公知结构及其说明可能省略是可以理解的。附图中描述位置关系仅用于示例性说明,不能理解为对本专利的限制。
[0051 ] 实施例1
[0052]如图11所示为本实施例的器件结构示意图,其结构由下往上依次包括衬底I,应力缓冲层2,GaN外延层3,AlGaN势皇层4,反应刻蚀形成凹槽,在位生长AlN薄层5,栅极绝缘介质层6,两端形成源极7和漏极8,凹槽沟道处的绝缘层6上沉积栅极9。
[0053]上述GaN基凹槽栅MISFET的器件场效应晶体管的制作方法如图1_图11所示,包括以下步骤:
[0054]S1、利用金属有机化学气相沉积方法,在Si衬底I上生长一层应力缓冲层2,如图1所示;
[0055]S2、利用金属有机化学气相沉积方法,在应力缓冲层2上生长GaN外延层3,如图2所示;
[0056]S3、利用金属有机化学气相沉积方法,在GaN外延层3上生长AlGaN势皇层4,如图3所示;
[0057]S4、通过等离子体增强化学气相沉积一层S12,作为掩膜层10,如图4所示;
[0058]S5、通过光刻方法选择区域刻蚀,去掉栅极区域的掩膜层10,如图5所示;
[0059]S6、利用金属有机化学气相沉积方法,通过GaN材料生长反应的逆过程形成凹槽栅极,如图6所示;
[0060]S7、利用金属有机化学气相沉积方法,在位生长一层高质量的AlN薄层5,如图7所示;
[0061]S8、去除掩膜层10,利用原子层沉积方法,形成A1N/A1203介质层6堆叠结构,如图8所示;
[0062]S9、利用ICP完成器件隔离,同时刻蚀出源极和漏极欧姆接触区域,如图9所示;
[0063]S10、在源极和漏极区域蒸镀上Ti/Al/Ni/Au合金作为源极7和漏极8的欧姆接触金属,如图10所示;
[0064]S11、在凹槽栅极区域的绝缘层上蒸镀Ni/Au合金作为栅极9金属,如图11所示。
[0065]至此,完成了整个器件的制备过程。图11即为实施例1的器件结构示意图。
[0066]实施例2
[0067]如图12所示为本实施例的器件结构示意图,其与实施例1结构区别仅在于:实施例2中凹槽栅极是通过外延生长逆反应刻蚀获得,但是没有在位生长的高质量AlN薄层。
[0068]实施例3
[0069]如图13所示为本实施例的器件结构示意图,其与实施例1结构区别仅在于:实施例1中整个栅极区域AlGaN势皇层被刻蚀去除而形成凹槽。导电沟道产生在AlN/介质层与GaN外延层之间。而该实施例中,可通过控制刻蚀时间而保留一定厚度的AlGaN势皇层,由于沟道在异质结界面具有更高的二维电子气浓度,能提高沟道迀移率及输出电流。
[0070]实施例4
[0071]如图14所示为本实施例的器件结构示意图,其与实施例1及例3结构区别仅在于:该实施例中,可通过控制刻蚀时间将整个AlGaN势皇层去除并在GaN外延层中过刻蚀一定厚度。导电沟道产生在AlN/介质层与GaN外延层之间。
[0072]实施例5
[0073]如图15所示为本实施例的器件结构示意图,其与实施例1区别在于:实施例1为横向导通型MISFET,实施例4为纵向导通型器件。具体而言,实施例4的GaN外延层为η型掺杂外延层,衬底材料为低阻娃、GaN重掺杂自支撑衬底等。
[0074]实施例6
[0075]本实施例与实施例1结构区别仅在于:本实施例通过外延生长逆反应刻蚀获得凹槽栅极后,在位生长高质量SiN薄层,厚度为0-10 nm。
[0076]此外,需要说明的是,以上实施例的附图仅是为了示意的目的,因此没有必要按比例绘制。
[0077]显然,本实用新型的上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型权利要求的保护范围之内。
【主权项】
1.一种新型GaN基凹槽栅MISFET器件,其特征在于,由下往上依次包括衬底(I),应力缓冲层(2),GaN外延层(3) ,AlGaN势皇层(4),反应刻蚀形成凹槽,在位生长AlN薄层(5),栅极绝缘介质层(6),两端形成源极(7)和漏极(8),凹槽沟道处的绝缘层(6)上沉积栅极(9)。2.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的衬底(I)为Si衬底、蓝宝石衬底、碳化硅衬底、GaN自支撑衬底中的任一种。3.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的应力缓冲层(2)为AlN、AlGaN、GaN的任一种或组合;应力缓冲层厚度为10 nm-100 μπι。4.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的GaN外延层(3)为非故意掺杂的GaN外延层或掺杂的高阻GaN外延层,GaN外延层厚度为100 nm~100μπι。5.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的外延层为AlGaN势皇层(4) ,AlGaN层厚度为5-50 nm。6.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的AlGaN势皇层(4)中,与GaN层之间还可以插入AlN薄层,厚度为0-10 nm。7.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的外延层(5)为高质量的AlN层,厚度为0-10 nm;所述绝缘介质层(6)为Al203、Hf02、Si02或SiN等,厚度为1-100 nm;形成AlN/介质层堆叠结构。8.根据权利要求1所述的一种新型GaN基凹槽栅MISFET器件,其特征在于:所述的源极(7)和漏极(8)材料为 Ti/Al/Ni/Au 合金、Ti/Al/Ti/Au 合金、Ti/Al/Mo/Au 合金或 Ti/Al/Ti/TiN合金;栅极(9)材料为Ni/Au合金、Pt/Al合金、Pd/Au合金或TiN/Ti/Au合金。
【文档编号】H01L21/335GK205621740SQ201620226766
【公开日】2016年10月5日
【申请日】2016年3月23日
【发明人】刘扬, 李柳暗
【申请人】中山大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1