驱动器电路的制作方法_3

文档序号:8288218阅读:来源:国知局
果辅助驱动电路214的驱动电流是I毫安,第一电路220的驱动电流是5毫安,由此给出的比值是1/5,并且负载260的阻抗是50欧姆,那么辅助负载212的阻抗可以是负载260的阻抗的1/5的倒数即是其5倍,即250欧姆。
[0079]如在上文中对照图1所述,已知的驱动器电路会提供两倍于负载所需要的电流来使负载接收其所需要的电流。举例来说,如果以10毫安的电流和IV的电压来向负载提供信号,则要求已知的驱动器电路提供20毫安的电流。结果,已知的驱动器电路会消耗20毫瓦的功率。与此相反,在一些实施例中,假设辅助驱动电路214的驱动电流是第一电路220的驱动电流的1/5,那么,基于中间节点216和输出节点204上的IV信号电压以及提供了10毫安电流的第一电路220和提供了 2毫安电流的辅助驱动电路214,驱动器电路201会使用12毫瓦的功率。结果,在这些及其他实施例中,已知的驱动器电路使用的功率与驱动器电路201相比要多出66%。
[0080]由于辅助负载212的阻抗高于驱动器电路201中的其他节点,因此,第二电路210的带宽要比驱动器电路201中的其他部分的窄,并且将会限制驱动器电路201的带宽。为了补偿减小的带宽,辅助负载212可以包括一个或多个经过恰当调整而在所需频率上提供电感峰值的电感器,以便增大辅助负载212的带宽,并且由此增大驱动器电路201的带宽。
[0081]对于在输入节点202上接收的信号来说,与只通过第一电路220的信号相比,该信号需要耗费更多的时间来通过辅助驱动电路214、辅助负载212以及有源器件230。简言之,通过第二电路210的信号路径要长于通过第一电路220的信号路径。由此,当信号在低电平与高电平之间变换时,中间节点216和输出节点204上的电压在一段时间中会不相等,并且将会导致负载260上的信号的振幅和/或强度减小和/或信号扭曲,而这将会导致负载260上的信号接收出错。通过使用延迟电路240,可以补偿通过第二电路210与通过第一电路220的信号路径长度的差异。
[0082]延迟电路240可以被配置成接收来自输入节点202的信号,以及在向第一电路220发送该信号之前,延迟该信号。延迟电路240可以延迟该信号,以使输入节点202与输出节点204之间通过第一电路220和通过第二电路210的信号路径近似相等,和/或减小或者最小化这两个路径之间的路径延迟差异。在一些实施例中,延迟电路240可以被配置成放大该信号。例如,延迟电路240可以被配置成是用于在向第一电路220发送信号之前放大该信号的预驱动电路。在一些实施例中,通过减少第一电路提供给输出节点204的电流,可以减小预驱动电路提供给第一电路220的电流,由此进一步减小驱动器电路201的功耗。
[0083]第一预抽头/后抽头电路250可以被配置成将前标信号和/或后标信号驱动到中间节点216。所述前标信号和后标信号可以是在输出节点204上被驱动的信号的修改版本。特别地,前标信号可以是与第二和第一电路210、220将要驱动的信号相对应的信号。后标信号可以是与第二和第一电路210、220已经驱动或者当前正在驱动的信号相对应的信号。在一些实施例中,前标和/或后标信号可以是第一和第二电路210、220所驱动的信号的时移版本。在这些及其他实施例中,前标和/或后标信号可被用作是一信号的扩缩版本的波形整形信号,以对从输出节点204传送到负载260的信号进行整形。在将信号从输出节点204传送到负载260时,该前标和后标信号有助于补偿信号损失。
[0084]第二预抽头/后抽头电路252可以被配置成将前标信号和/或后标信号驱动到输出节点204。在所示出的实施例中,驱动器电路201同时包含了第一和第二预抽头/后抽头电路250、252。在这些及其他实施例中,第一和第二预抽头/后抽头电路250、252可以同时传送相似的前标和后标信号,以使中间节点216上的电压电平近似于输出节点204上的电压电平。作为替换或补充,驱动器电路201可以只包括第一或第二预抽头/后抽头电路250、252之一,或者也可以在驱动器电路201中完全省略第一和第二预抽头/后抽头电路 250,252ο
[0085]在一些实施例中,如果在中间节点216上包含第一预抽头/后抽头电路250,那么将会减小驱动器电路201的功耗。所述功耗减小的原因在于:来自第一预抽头/后抽头电路250的信号会在到达输出节点206之前,被辅助负载212放大。由于来自第一预抽头/后抽头电路250的信号被放大,因此,与在输出节点206上输出该信号的情形相比,第一预抽头/后抽头电路250产生的信号可相对较小。通过产生较小的信号,可以消耗较少的功率,并且可以减小驱动器电路201的功耗。
[0086]第一电路220和第二电路210可以包括各种电路元件。例如,第一电路220可以包括各种不同类型中的任一类型的一个或多个晶体管,以便在输出节点204上驱动信号。作为替换或补充,第二电路210可以包括各种不同类型中的任一类型的一个或多个晶体管,以便在中间节点216上驱动信号。
[0087]在一些实施例中,驱动器电路201可以被配置成驱动差分信号对。在这些及其他实施例中,以上论述的信号可以是差分对中的一个信号。在这些及其他实施例中,第一电路220可以包括FT 二倍器电路。作为替换或补充,所示出的驱动器电路201可以包括其他各种无源或有源电路元件。例如,驱动器电路201可以包括各种附加电容器、电阻器、晶体管、电感器或是其他电路元件。作为替换或补充,被配置成对在输入节点202上接收的信号进行调节的附加电路可以与驱动器电路201相耦合。
[0088]图3示出根据这里描述的至少一些实施例的例示驱动器电路300。该驱动器电路300可以包括第一电路320、第二电路310、有源器件330、延迟电路340、输入节点302、输出节点304以及中间节点316,但其并不局限于此。
[0089]第二电路310可以包括晶体管312、319。晶体管312的栅极可以与输入节点302相耦合,晶体管312的源极可以与电流源314相耦合,以及晶体管312的漏极可以与晶体管319的源极相耦合。晶体管319的栅极可以与偏置电压(VB)相耦合,在一些实施例中,该偏压可以是接地。该晶体管319的漏极可以与中间节点316相耦合。所述晶体管312、319可以以渥尔曼放大器的方式来配置。例如,晶体管312、319可以是用规范的渥尔曼放大器或其他某种类型的渥尔曼放大器的方式配置。
[0090]在一些实施例中,在晶体管319的源极和晶体管312的漏极可以耦合用于产生对在输入302上接收的信号波形进行整形的整形信号的波形整形电路。通过在晶体管319的源极和晶体管312的漏极提供波形整形电路,在晶体管319的源极和晶体管312的漏极可以执行将该整形信号与在输入302上接收的信号相加的处理。晶体管319的源极和晶体管312的漏极上的阻抗可以低于驱动器电路300中的其他部分。结果,通过在晶体管319的源极和晶体管312的漏极将整形信号与在输入302上接收的信号相加,可以改善驱动器电路300的带宽。作为替换或补充,通过在晶体管319的源极和晶体管312的漏极将整形信号与在输入302上接收的信号相加,可以减小驱动器电路300的功耗。在一些实施例中,所述波形整形电路可以是预抽头和/或后抽头电路,例如图2的预抽头和/或后抽头电路250、252。
[0091]第二电路310还可以包括与中间节点316相耦合的电阻器317以及耦合在VDD与电阻器317之间的电感器318。
[0092]第一电路320可以包括晶体管322,其中该晶体管的栅极与延迟电路340相耦合,该晶体管322的源极与电流源324相耦合,以及该晶体管322的漏极与输出节点304相耦合。有源器件330可以包括晶体管332,其中该晶体管332的栅极与中间节点316相耦合,该晶体管332的源极与输出节点304相耦合,以及该晶体管332的漏极与VDD相耦合。在一些实施例中,在晶体管332的源极与输出节点304之间可以设置电阻器和/或电感器。所述电阻器和/或电感器的值可以用于调节输出节点304上的输出阻抗,以使该输出阻抗与耦合至输出节点304的传输线或其他电路的输入阻抗相近似。
[0093]延迟电路340可以与输入节点302相耦合,并且可以包括各种有源和无源电路元件,例如晶体管、电流源、放大器、电容器、电阻器和/或电感器,但其并不局限于此。
[0094]输入节点302、输出节点304、第一电路320、第二电路310以及延迟电路340可以分别类似/对应于图2中的输入节点202、输出节点204、第一电路210、第二电路220以及延迟电路240。
[0095]在输入节点302上接收的信号可以通过延迟电路340,由第一电路320的晶体管322放大,并且由晶体管322以第一电压驱动至输出节点304。在输入节点302上接收的信号同样可以由第二电路310的晶体管312、319放大,并且可以由晶体管312、319驱动至中间节点316。该信号还可以通过电阻器317,以便在中间节点316产生与输出节点304上的第一电压近似的第二电压。由于第二电压近似于第一电压,因此可以将第一电路320灌入和/或吸收的大部分或几乎所有电流驱动到与输出节点304相耦合的负载(未示出)。第二电路310灌入和/或吸收的电流Ib可以是Ia的一小部分。结果,与对照图1和2论述的只在输出节点上将大约一半的电流驱动到负载的已知驱动器相比,驱动器电路300的功耗将会减小。
[0096]通过选择电感器318,可以在所需频率上产生电感峰值,由此展宽驱动器电路300的带宽。在一些实施例中,在驱动器电路300中可以省略电感器318。在一些实施例中,第二设备310可以不包括晶体管319。
[0097]图4示出根据这里描述的至少一些实施例的另一个例示驱动器电路400。驱动器电路400可以包括第一电路420、第二电路410、有源器件430、延迟电路440、输入节点402、输出节点404以及中间节点416,但其并不局限于此。
[0098]驱动器电路400与驱动器电路300相类似,但其可以被配置成驱动差分信号。更详细地说,输入节点402可以包括输入节点A和输入节点B。输出节点404可以包括输出节点A和输出节点B。中间节点416可以包括一个中间节点A和一个中间节点B。驱动器电路400可以被配置成在输入节点A上接收差分信号对中的第一信号,通过中间节点A来传递第一信号,以及在输出节点A上输出第一信号。此外,驱动器电路400还可以被配置成在输入节点B上接收差分信号对中的第二信号,通过中间节点B来传递第二信号,以及在输出节点B上输出第二信号。
[0099]输入节点402、输出节点404、第一电路420、第二电路410以及延迟电路440可以分别类似和/或对应于图2的输入节点202、输出节点204、第一电路210、第二电路220以及延迟电路240。
[0100]第二电路410可以包括耦合在驱动器电路400的
当前第3页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1