驱动器电路的制作方法_6

文档序号:8288218阅读:来源:国知局
器电路300、400、600和700中还可以包括附加的有源和/或无源电路元件。
[0143]图8是依照这里描述的至少一些实施例的包含驱动器电路822的例示光电模块800 (以下将其称为“模块800”)的透视图。模块800可以被配置成在结合主机设备(未显示)来发射和接收光信号的过程中使用。
[0144]如所示,模块800可以包括:底部壳体802 ;在底部壳体802中限定的接收端口 804和发射端口 806 ;位于底部壳体802内部的PCB 808,其中驱动器电路822和第一电路820位于该PCB 808上;以及同样位于底部壳体802内部的接收器光学自组件(R0SA)810和发射器光学子组件(TOSA) 812,但其并不局限于此。边缘连接器814位于PCB 808的一端,以使模块800以电学方式对接到主机设备。就此而论,PCB 808促成了主机设备与ROSA 810和TOSA 812之间的电通信。
[0145]模块800可以被配置成以多种数据速率来执行光信号的传输和接收,这其中包括但不局限于lGb/s、10Gb/s、20Gb/s、40Gb/s、100Gb/s或更高。此外,模块800还可以被配置成通过使用波分复用(WDM)而在各种不同的波长上实施光信号的传输和接收,其中所述波分复用使用了多种WDM技术之一,例如稀疏WDM(coarse WDM)、密集WDM(dense WDM)、光WDMdight WDM)。此外,模块800可以被配置成支持各种通信协议,这其中包括但不局限于光纤通道和高速以太网。另外,虽然在图8中是以特定形状因子示出的,但是模块800可以用多种不同形状因子中的任何一种来配置,这其中包括但不局限于小型可插拔(SFP)、增强的小型可插拔(SFP+)、10吉比特小型可插拔(XFP)、C型可插拔(CFP)以及四通道小型可插拔(QSFP)多源协议(MSA)。
[0146]ROSA 810可以容纳与电接口 816电耦合的一个或多个光接收器,例如光电二极管。所述一个或多个光接收器可以被配置成将通过接收端口 804接收的光信号转换成通过电接口 816和PCB 808而被中继到主机设备的相应电信号。TOSA 812可以容纳与另一个电接口 818电耦合的一个或多个光发射器,例如激光器。所述一个或多个光发射器可被配置成将那些从主机设备接收的电信号经由PCB 808和电接口 818转换成通过发射端口 806发射的相应光信号。
[0147]分别与图1、2、3、4、6或7的驱动电路101、201、300、400、600和/或700相似和/或对应的驱动器电路822可以被配置成通过电接口 816来将向PCB 808中继的电信号驱动到主机设备。在一些实施例中,所述电信号可以在被驱动器电路822驱动之前通过第一电路820。在这些及其他实施例中,第一电路820可以是时钟和数据恢复电路。在一些实施例中,模块800可以省略第一电路820。在这些及其他实施例中,驱动器电路820可以将来自PCB 808的电信号驱动到TOSA 812。在一些实施例中,在ROSA 810中分别可以引入如图1、2、3、4、6或7中的驱动器电路101、201、300、400、600或700,并且可以用于将来自ROSA 810的电信号通过电接口 816驱动到PCB 808。
[0148]对照图8示出的模块800是一个可以使用本公开的实施例的架构。应该理解的是,该特定架构只是可以使用该实施例的无数架构中的一种。本公开的范围并不局限于任何特定的架构或环境。
[0149]这里叙述的所有示例和条件语言均用于教导目的,以便帮助读者理解本发明以及发明人贡献的用于推进技术的概念,并且其应被理解成不对这些具体阐述的示例和条件进行限制。虽然在这里详细描述了本发明的实施例,然而应该理解,在不脱离本发明的实质和范围的情况下,本发明是可以进行各种变化、替换和变更的。
【主权项】
1.一种电路,包括: 被配置成接收信号的输入节点; 被配置成与负载耦合的输出节点; 耦合在输入节点与输出节点之间的第一电路,所述第一电路被配置成接收该信号以及在输出节点上以第一电压来驱动该信号; 与输出节点相耦合的有源器件;以及 与有源器件和输入节点相耦合的第二电路;所述第二电路被配置成接收该信号以及以第二电压来向有源器件驱动该信号。
2.如权利要求1所述的电路,还包括抽头电路,该抽头电路被配置成在第二电路驱动的信号到达有源器件之前,有选择地将包含该信号的修改版本的抽头信号施加于所述第二电路驱动的信号。
3.如权利要求2所述的电路,其中该抽头电路被配置成减小第二电路中的信号的电流,以及其中第一电路中的信号的电流的减小与第二电路中的信号的电流的减小是成比例的。
4.如权利要求2所述的电路,还包括第二抽头电路,该第二抽头电路被配置成在输出节点上施加第二抽头信号。
5.如权利要求4所述的电路,其中所述第二抽头信号与抽头信号近似相等。
6.如权利要求4所述的电路,其中在将抽头信号和第二抽头信号有选择地施加于第二电路驱动的信号以及在未将抽头信号和第二抽头信号有选择地施加于第二电路驱动的信号时,第一电压与第二电压近似相等。
7.如权利要求2所述的电路,其中信号的修改版本是前标信号或后标信号。
8.如权利要求2所述的电路,其中: 在未将抽头信号有选择地施加于第二电路驱动的信号时,第一电压与第二电压近似相等;以及 在将抽头信号有选择地施加于第二电路驱动的信号时,第一电压与第二电压不近似相等。
9.如权利要求2所述的电路,其中抽头电路耦合在第二电路与有源器件之间。
10.如权利要求2所述的电路,其中第二电路包括在中间节点上与辅助负载相耦合的辅助驱动电路,所述有源器件在该中间节点上与第二电路相耦合。
11.如权利要求10所述的电路,其中该辅助驱动电路包括在辅助驱动电路节点上与第二晶体管相耦合的第一晶体管,该抽头电路在该辅助驱动电路节点上与第二电路相耦合。
12.如权利要求2所述的电路,其中该信号的修改版本是该信号的时移和/或扩缩版本。
13.如权利要求1所述的电路,其中该信号是差分信号对中的第一信号。
14.如权利要求1所述的电路,其中第一电路输出的几乎所有电流都被驱动到负载。
15.如权利要求10所述的电路,其中该辅助驱动电路包括在辅助驱动电路节点上与第二晶体管相耦合的第一晶体管,第一晶体管和第二晶体管配置以渥尔曼放大器的形式配置。
16.如权利要求1所述的电路,还包括: 与第二电路和有源器件之间的中间节点相耦合的第一预抽头电路或第一后抽头电路;以及 与输出节点相耦合的第二预抽头电路或第二后抽头电路。
17.如权利要求1所述的电路,其中该有源器件包括包含栅极、源极和漏极的晶体管,其中栅极与第二电路相耦合,源极与输出节点相耦合,以及漏极与电压源相耦合。
18.如权利要求17所述的电路,其中所述晶体管是金属氧化物半导体场效应管晶体管,其中通过缩放所述晶体管的跨导来为输出节点产生预定输出阻抗。
19.如权利要求1所述的电路,还包括耦合在输入节点与第一电路之间的延迟电路,该延迟电路被配置成对信号进行延迟,以使信号通过第二电路和有源器件的第一时间近似等于该信号通过延迟电路和第一电路的第二时间。
20.如权利要求1所述的电路,其中第二电路与第一电压源相耦合,并且有源器件与第二电压源相耦合,其中第一电压源的电压高于第二电压源的电压。
21.一种驱动器电路,该驱动器电路包括: 被配置成接收信号的输入节点; 被配置成与负载相耦合的输出节点; 耦合在输入节点与输出节点之间的第一电路,所述第一电路被配置成接收信号以及在输出节点上以第一电压来驱动该信号; 包含源极、漏极和栅极的晶体管,所述漏极与电压源相耦合,栅极与中间节点相耦合,以及源极与输出节点相耦合; 与输入节点和中间节点相耦合的驱动电路,该驱动电路被配置成接收信号以及以与第一电压近似相等的第二电压来将该信号驱动到晶体管的栅极,以便将第一电路输出的电流的大部分驱动到负载。
22.如权利要求21所述的驱动器电路,还包括耦合在中间节点与电压源之间的第二负载。
23.如权利要求21所述的驱动器电路,还包括抽头电路,该抽头电路被配置成在驱动电路驱动的信号到达晶体管的栅极之前,有选择地对所述驱动电路驱动的信号施加抽头信号。
24.如权利要求23所述的驱动器电路,其中: 在未将抽头信号有选择地施加于第二电路驱动的信号时,第一电压与第二电压近似相等;以及 在将抽头信号有选择地施加于第二电路驱动的信号时,第一电压与第二电压不近似相等。
25.如权利要求23所述的驱动器电路,其中该驱动电路包括在中间节点上与辅助负载相耦合的辅助驱动电路,该辅助驱动电路包括在辅助驱动电路节点上与第二晶体管相耦合的第一晶体管,以及在辅助驱动电路节点上与第二电路耦合的抽头电路。
26.如权利要求23所述的驱动器电路,其中在将抽头信号有选择地施加于驱动电路驱动的信号时,输出节点上的电流会减小。
27.一种用于减小电信号驱动器的功耗的方法,该方法包括: 在驱动器的输入节点上接收信号; 在驱动器的输出节点上以第一电压来驱动该信号,该输出节点被配置成与负载相耦合;以及 在驱动器内部的中间节点上产生与第一电压近似相等的第二电压,该中间节点通过晶体管耦合到输出节点。
28.如权利要求27所述的方法,还包括在驱动器的输出节点上驱动该信号之前,延迟该信号。
29.如权利要求27所述的方法,其中产生第二电压包括驱动辅助负载。
30.如权利要求29所述的方法,其中用于驱动辅助负载的中间电流与用于驱动负载的输出电流之间的第一比值基本上等于负载的阻抗与辅助负载的阻抗之间的第二比值。
31.如权利要求27所述的方法,还包括在中间节点引入前标信号或后标信号以减小驱动器的功耗。
【专利摘要】一种电路,可以包括被配置成接收信号的输入节点以及被配置成与负载耦合的输出节点。该电路还可以包括耦合在输入节点与输出节点之间的第一电路。所述第一电路可以被配置成接收信号以及在输出节点上以第一电压来驱动该信号。该电路还可以包括与输出节点相耦合的有源器件以及与有源器件和输入节点相耦合的第二电路。所述第二电路可以被配置成接收信号以及以第二电压来向有源器件驱动该信号。
【IPC分类】H03K19-0175
【公开号】CN104604137
【申请号】CN201380046640
【发明人】J·Y·苗, G·卡洛格拉基斯, T·尼古因
【申请人】菲尼萨公司
【公开日】2015年5月6日
【申请日】2013年7月3日
【公告号】EP2870696A1, US8912827, US20140009133, WO2014011486A1
当前第6页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1