CMOS图像传感器及其图像数据的传输方法与流程

文档序号:14751856发布日期:2018-06-22 20:58阅读:来源:国知局
CMOS图像传感器及其图像数据的传输方法与流程

技术特征:

1.一种CMOS图像传感器,其特征在于,包括:

由多个像素单元组成的像素阵列,所述像素阵列包括2M行和2N列;

行选择控制模块,与所述像素阵列的各行相连,用于将所述像素阵列的行划分为第一组和第二组并同时选定所述第一组第i行和所述第二组第p行;

两个模数转换模块,每一所述模数转换模块包括与所述像素阵列的各列对应相连的2N个列级ADC及与所述列级ADC对应相连的2N个串连的移位寄存器,所述2N个列级ADC用于并行读取所述选定的一行中每一个像素的模拟信号并转换为数字信号;所述2N个移位寄存器用于储存所述数字信号并将所述数字信号串行输出;

信号合并处理模块,与所述两个模数转换模块相连,将所述两个模数转换模块输出的两组数字信号进行合并处理;以及

时序控制模块,与所述行选择控制模块及所述模数转换模块相连,在所述第一组第i行和所述第二组第p行像素的数字信号全部输出之前,发出触发信号至所述行选择控制模块触发其同时选定所述第一组的第j行和所述第二组的第q行;其中M,N为正整数;i,j,p,q为小于M的整数,i不等于j,p不等于q;

其中每一所述列级ADC包括读取单元和转换单元;所述模数转换模块的2N个所述读取单元用于并行读取所选定的一行的像素的模拟信号,所述模数转换模块的2N个所述转换单元用于将所述模拟信号转换为数字信号;所述时序控制模块与所述模数转换模块的2N个转换单元相连,在所述第一组第i行和所述第二组第p行像素的模拟信号转换为数字信号完成之前,发出所述触发信号至所述行选择控制模块,触发其同时选定所述第一组的第j行和所述第二组的第q行。

2.根据权利要求1所述的CMOS图像传感器,其特征在于,所述行选择控制模块包括第一行选择控制器和第二行选择控制器,所述第一行选择控制器与所述第一组的行相连,所述第二行选择控制器与所述第二组的行相连,所述时序控制模块分别与所述第一行选择控制器和所述第二行选择控制器相连。

3.根据权利要求1所述的CMOS图像传感器,其特征在于,所述第一组为奇数行,所述第二组为偶数行。

4.根据权利要求1所述的CMOS图像传感器,其特征在于,还包括图像色彩处理模块,用于对所述信号合并处理模块处理的信号进行图像色彩化。

5.一种CMOS图像传感器图像数据的传输方法,其中所述CMOS图像传感器包括由多个像素单元组成的具有2M行和2N列的像素阵列,所述方法包括:

将所述像素阵列的行平均分为第一组和第二组;

同时选定所述第一组的第i行和所述第二组的第p行;

在第k个读取时间段内同时读取所述第一组的第i行和所述第二组的第p行像素的模拟信号;

在第k个转换时间段内将在k个读取时间段内所读取的所述模拟信号转换为数字信号;

在第k个输出时间段同时输出所述第一组的第i行和所述第二组的第p行像素的数字信号;

在所述第k个转换时间段结束之前同时选定所述第一组的第j行和所述第二组的第q行;

在第k+1个读取时间段内同时读取所述第一组的第j行和所述第二组的第q行像素的模拟信号;

在第k+1个转换时间段内将在第k+1个读取时间段内所读取的所述模拟信号转换为数字信号;

其中所述第k个输出时间段出现在所述第k个读取转换时间段结束时;其中M为正整数,k为正整数;i,j,p,q为小于M的整数,i不等于j,p不等于q。

6.根据权利要求5所述的CMOS图像传感器图像数据的传输方法,其特征在于,所述第一组为奇数行,所述第二组为偶数行。

7.根据权利要求5所述的CMOS图像传感器图像数据的传输方法,其特征在于,还包括将输出的所述数字信号进行合并处理。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1