发射器电路以及半导体集成电路的制作方法_2

文档序号:9710809阅读:来源:国知局
晶体管34连接的点与输出端子32之间的输出电阻器35。输出端子32经由信令路径21a连接到接收器电路17A的非反相侧的输入端子。
[0041]反相侧SST驱动器40具有与非反相侧SST驱动器30类似的配置。亦即,SST驱动器40包括输入端子41、输出端子42、P-M0S晶体管43、N_M0S晶体管44以及输出电阻器45。输出端子42经由信令路21b连接到接收器电路17A的反相侧输入端子。
[0042]彼此互为逻辑反的输入信号输入到非反相侧SST驱动器30的输入端子31和反相侧SST驱动器40的输入端子41。由此,从SST驱动器30的输出端子32和SST驱动器40的输出端子42输出彼此互为逻辑反的差分信号,并且该差分信号经由信令路径21a和21b被提供到接收器电路17A。
[0043]接收器电路17A包括具有一端连接到信令路径21a的输入电阻器51,以及具有一端连接到输入电阻器51而另一端连接到信令路径21b的输入电阻器52。输入电阻器51和52可以被认为是发射器电路14的负载。
[0044]SST驱动器30的输出电阻器35和SST驱动器40的输出电阻器45分别设置有与信令路径21a和21b的特性阻抗相匹配的电阻值(例如50Ω)。接收器电路17A的输入电阻器51和52还分别设置有与信令路径21a和21b的特性阻抗相匹配的电阻值(例如50 Ω )。
[0045]图3是简单地示出图2中所示的发射器电路14A的模型图。在图2中所示的对非反相侧SST驱动器30进行配置的P-M0S晶体管33和N-M0S晶体管34在图3中通过互补的接通和断开开关来表不。此后,P-M0S晶体管33和N-M0S晶体管34也分别被称为开关33和开关34。同样,在图2中所示的对反相侧SST驱动器40进行配置的P-M0S晶体管43和N-M0S晶体管44在图3中通过互补的接通和断开开关来表示。此后,P-M0S晶体管43和N-M0S晶体管44也分别被称为开关43和开关44。
[0046]在发射器电路14A中,非反相侧SST驱动器30的输出阻抗由输出电阻器35确定,而反相侧SST驱动器40的输出阻抗由输出电阻器45确定。从输出端子32和42输出的输出信号的峰值-峰值振幅(下文被称为输出振幅)在每一侧为VDD/2,并且这成为用于差分的VDD。亦即,发射器电路14A的输出振幅由电源电压VDD确定。
[0047]图4是以与图3类似的形式示出根据第二比较示例的发射器电路14B的图。在图4中,相同的附图标记被分配给与根据第一比较示例的发射器电路14A的配置元件相同或相应的配置元件,并且省略其重复说明。
[0048]根据第二比较示例的发射器电路14B具有适用于其中需要比根据第一比较示例的发射器电路14A小的输出振幅的情况的配置。亦即,发射器电路14B进一步包括用于调整输出振幅的高电位侧电阻器37H和47H,以及低电位侧电阻器37L和47L。高电位侧电阻器37H设置在SST驱动器30的输出端子32与高电位线301之间。低电位侧电阻器37L设置在SST驱动器30的输出端子32与低电位线302之间。类似地,高电位侧电阻器47H设置在SST驱动器40的输出端子42与高电位线301之间。低电位侧电阻器47L设置在SST驱动器40的输出端子42与低电位线302之间。以这种方式,输出端子32和42分别连接到高电位侧电阻器37H和47H,并且还分别连接到低电位侧电阻器37L和47L,从而使得发射器电路14B的输出振幅小于根据第一比较示例的发射器电路14A的输出振幅。亦即,高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L具有使输出振幅衰减的功能。电阻器37H、37L、47H和47L中的每一个的电阻值可以彼此相同。
[0049]发射器电路14B的SST驱动器30的输出阻抗的电阻值取相当于彼此并联连接的输出电阻器35、高电位侧电阻器37H和低电位侧电阻器37L的组合电阻的电阻值的值。例如,当SST驱动器30的输出阻抗被设置为50 Ω时,电阻器中的每一个的电阻值被设定使得彼此并联连接的输出电阻器35、高电位侧电阻器37H和低电位侧电阻器37L的组合电阻的电阻值为50 Ω。类似地,当SST驱动器40的输出阻抗被设置为50 Ω时,电阻器中的每一个的电阻值被设定使得彼此并联连接的输出电阻器45、高电位侧电阻器47H和低电位侧电阻器47L的组合电阻的电阻值为50 Ω。
[0050]然而,通过半导体进行配置的输出电阻器35和45、高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L的电阻值取决于PVT而变化。因此,关注的是:当电阻器中的每一个的电阻值随着PVT变化时,发射器电路14B中的输出阻抗的电阻值和输出振幅的大小中的一个或两者可以与它们的规格不同。
[0051 ] 图5是以与图3和图4类似的形式示出根据第三比较示例的发射器电路14C的图。在图5中,相同的附图标记被分配给与根据第一比较示例的发射器电路14A和根据第二比较示例的发射器电路14B的配置元件相同或相应的配置元件,并且省略其重复说明。
[0052]根据第三比较示例的发射器电路14C与根据第二比较示例的发射器电路14B的不同在于:输出电阻器35和45、高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L都被配置为可变电阻器。根据发射器电路14C,即使当输出电阻器35和45、高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L的电阻值随着PVT而变化时,电阻器中的每一个的电阻值也可以被调整。伴随电阻值变化的输出振幅和输出阻抗的变化可以相应地被抑制。
[0053]然而,例如,如图9中所示,当输出电阻器35和45、高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L都被配置为具有多个电阻器元件和开关的可变电阻器电路时,电路表面积变得非常大。此外,连接到输出端子32和42的导线的数目和长度增加。结果关注的是:连接到输出端子32和42的寄生电阻和寄生电容将增加,而输出振幅将以高频率减小。
[0054]图6是以与图3至图5类似的形式示出根据第四比较示例的发射器电路14D的图。在图6中,相同的附图标记被分配给与根据第一至第三比较示例的发射器电路14A、14B和14C的配置元件相同或相应的配置元件,并且省略其重复说明。
[0055]根据第四比较示例的发射器电路14D与根据第三比较示例的发射器电路14C的不同在于:输出电阻器35和45被配置为可变电阻器,而高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L被配置为固定电阻器。根据发射器电路14D,可以使连接到输出端子32、42的寄生电阻和寄生电容小于发射器电路14C中的寄生电阻和寄生电容,这是因为与发射器电路14C相比可以减少连接到输出端子32、42的导线的数目。
[0056]根据发射器电路14D,即使当输出电阻器35和45、高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L随着PVT而变化时,也可以通过调整输出电阻器35和45的电阻值使输出阻抗保持在规格范围内。然而,关注的是,因为高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L的电阻值不可调整,所以输出振幅的大小可以与规格不同。
[0057]例如,当高电位侧电阻器37H和低电位侧电阻器37L的电阻值均被设定为200 Ω并且SST驱动器30的输出阻抗被设定为50 Ω时,输出电阻器35的电阻值被调整到100 Ω。当高电位侧电阻器37H和低电位侧电阻器37L的电阻值例如随着PVT变化到150 Ω时,可以通过将输出电阻器35的电阻值调整到150 Ω而将SST驱动器30的输出阻抗设定为50 Ω。因为在输出电阻器35的电阻值与高电位侧电阻器37H和低电位侧电阻器37L的电阻值之间的比率不同,所以前者的情况(当高电位侧电阻器37H和低电位侧电阻器37L的电阻值均为200Ω时)和后者的情况(当高电位侧电阻器37H和低电位侧电阻器37L的电阻值均为150Ω时)具有不同的输出振幅。更具体地,在前者的情况下的输出振幅比在后者的情况下的输出振幅大。
[0058]因此,关注的是:即使输出阻抗的电阻值可以被调整到规格范围内,当发射器电路14D中的每个电阻器的电阻值随着PVT变化时,输出振幅的大小可以与规格不同。亦即,关注的是:在根据第四比较示例的发射器电路14D中可能变得难以同时满足输出阻抗的规格和输出振幅的规格两者。
[0059]图7是示出根据本文公开的技术的示例性实施方式的发射器电路14的配置的电路图。在图7中,相同的附图标记被分配给与根据第一至第四比较示例的发射器电路14A、14B、14C和14D的配置元件相同或相应的配置元件,并且省略其重复说明。
[0060]类似于根据第四比较示例的发射器电路14D,在发射器电路14中,非反相侧SST驱动器30的输出电阻器35和反相侧SST驱动器40的输出电阻45被配置为可变电阻器。同样地,类似于根据第四比较示例的发射器电路14D,发射器电路14的高电位侧电阻器37H和47H以及低电位侧电阻器37L和47L被配置为固定电阻器。
[0061]在非反相侧,发射器电路14包括设置在高电位线301与输出端子32之间的高电位侧电流源38H和高电位侧开关39H,以及设置在低电位线302与输出端子32之间的低电位侧电流源38L和低电位侧开关39L。在反相侧,发射器电路14包括设置在高电位线301与输出端子42之间的高电位侧电流源48H和高电位侧开关49H,以及设置在低电位线302与输出端子42之间的低电位侧电流源48L和低电位侧开关49L。注意:高电位侧电流源38H和高电位侧开关39H之间的位置关系可以反转。这同样适用于高电位侧电流源48H和高电位侧开关49H、低电位侧电流源38L和低电位侧开关39L、以及低电位侧电流源48L和低电位侧开关49L。
[0062]图8是以与图3至图6类似的形式示出发射器电路14的图。在发射器电路14中,输出电阻器35和45通过可变电阻器电路进行配置,并且输出电阻器35和45的电阻值通过由设置在发射器电路14内部或外部的码生成电路200提供的电阻值设定码TC进行设定。输出电阻器35和45的电阻值可以被设定为彼此相同的值。
[0063]图9是示出对输出电阻器35和45进行配置的可变电阻器电路的配置的示例的图。输出电阻器35和45包括多个电阻器元件80、81、82、83和84。电阻器元件80、81、82、83和84中的每一个分别具有通过开关90、91、92、93和94连接到共同的连接线95的一端。电阻器元件80、81、82、83和84的另一端连接到共同的连接线96。
[0064]电阻
当前第2页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1