半导体器件的制作方法

文档序号:8320268阅读:209来源:国知局
半导体器件的制作方法
【专利说明】半导体器件
[0001]本申请是申请日为2006年10月20日、申请号为200610135663.X、发明名称为“半导体器件”的中国发明专利申请的分案申请。
技术领域
[0002]本发明涉及在使用半导体元件的半导体器件的领域中的电源线的引出方法。
【背景技术】
[0003]构成显示器件的源极驱动器和栅极驱动器等驱动电路包括以下电路:如移位寄存器电路和锁存器电路那样根据所要求的时序依次输出脉冲或进行数据等的接收的运算处理的逻辑电路(以下称为逻辑部分);以及如缓冲电路或电平转移电路那样放大信号振幅的电路(以下称为缓冲部分)。
[0004]上述驱动电路作为具有液晶元件的显示器件(以下称为液晶显示器件)或具有自发光元件的显示器件(以下称为发光器件)的控制部分而被研宄开发。
[0005]在现有技术中,逻辑部分和缓冲部分共同使用将相同电势施加给逻辑部分和缓冲部分的电源线,从而由相同布线向逻辑部分和缓冲部分的要施加电势的部分施加电势。尤其是供给地电势的电源线常常被逻辑部分和缓冲部分共同使用。像这样,通过共同使用布线,可以减小布线所占有的面积,以可以实现显示器件的小框架化。
[0006]如图6所示,在现有技术中,将相同电势供给给逻辑部分105和缓冲部分108的电源线601从一个电源用FPC(柔性印刷电路)端子600引出,以使逻辑部分105和缓冲部分108在直到逻辑部分和缓冲部分的附近共同使用从电源用FPC端子600引出的电源线601。这是因为若在直到电路部分附近共同使用电源线,则可以更简单地引出电源线而且所需要的布置空间小的缘故。
[0007]然而,若逻辑部分105和缓冲部分108共同使用电源用FPC端子600和从电源用FPC端子600引出的电源线601,则有可能电源线601因当缓冲部分108向像素写入时瞬间消耗的大电流而发生电压降(voltage drop),发生嗓音(noise),并且逻辑部分105受该嗓音的影响而不正常工作。
[0008]这起因于:由于逻辑部分为输出脉冲的电路,从而其消耗电流比缓冲部分低,然而由于缓冲部分放大信号振幅,从而其消耗电流比逻辑部分高。
[0009]在源极驱动器中,上述问题更严重。这是因为与栅极驱动器相比,源极驱动器高速工作,并且具有大负荷的缘故。在源极驱动器中,由于当写入数据时瞬间消耗大电流,从而电流值越大电源线的电压降也越大。因此,若源极驱动器的逻辑部分和缓冲部分共同使用电源线,则逻辑部分受因缓冲部分的电源线的电压降而发生的嗓音的影响,逻辑部分不正常工作的可能性高。
[0010]此外,尤其在线顺序驱动方式的情况下,上述问题更严重。这是因为在线顺序驱动下源极驱动器同时写入一行数据的缘故。由此,若进行线顺序驱动的源极驱动器的逻辑部分和缓冲部分共同使用电源线,则逻辑部分受因缓冲部分的电源线的电压降而发生的嗓音的影响大,从而逻辑部分不正常工作的可能性高。
[0011]从欧姆定律可以了解,电压降可以由V = IR表示。V[V]表示电压(电压降的值),I[A]表示电流,并且R[Q]表示电阻。在此情况下,R[Q]为布线电阻,该电阻的值在逻辑部分和缓冲部分彼此相同,然而,I[A]在逻辑部分和缓冲部分彼此不同。例如,下面这样一种情况,将从电源用FPC端子分别连接到逻辑部分和缓冲部分的电源线的低电势一侧的电势设定为相同,而在高电势一侧在逻辑部分和缓冲部分施加不同电势。一般由于缓冲部分需要高输出振幅,所以将对缓冲部分施加的电势设定得比逻辑部分高,并且缓冲部分的输出负荷电容量比逻辑部分的大。
[0012]因此,瞬间消耗大电流的缓冲部分有可能在电源线发生很大的电压降。此时若逻辑部分和缓冲部分共同使用施加相同电势的电源线,则有可能逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,当接收数据时不能接收正确的数据,从而导致显示不良等问题。

【发明内容】

[0013]于是,本发明的目的在于解决以下问题,即逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,从而不正常工作。
[0014]鉴于上述目的,本发明的技术特征是即使是逻辑部分和缓冲部分可以共同使用的一条电源线,也独立的电源线用于逻辑部分和缓冲部分,以便不使逻辑部分受嗓音的影响而不正常工作。通过逻辑部分和缓冲部分分别使用独立的电源线而不共同使用一条电源线,可以使逻辑部分免受因缓冲电路消耗的电力高而发生的嗓音的影响。
[0015]例如,在本发明中,逻辑部分和缓冲部分不共同使用将相同电势的地电势供给给逻辑部分和缓冲部分的布线,而在外部信号用连接端子(以下称为FPC端子)处使其分离。通过逻辑部分和缓冲部分分别使用独立的FPC端子而不共同使用一条电源线,可以使逻辑部分免受因在缓冲电路消耗的电力高而发生的嗓音的影响。
[0016]此外,在本发明中,使将相同电势的地电势供给给逻辑部分和缓冲部分的电源线在离要供给该地电势的电路远的地点,具体在离逻辑部分和缓冲部分远的地点分支,即在离FPC端子近的地点分支。通过使电源线在离FPC端子近的地点分支,可以使逻辑部分免受因在缓冲电路消耗的电力高而发生的嗓音的影响。
[0017]本发明的一种技术方案为一种半导体器件,包括:外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路;以及提供在所述衬底的一边的用于从所述外部电路输入信号的第一连接端子和第二连接端子。在该半导体器件中,从所述第一连接端子延伸的第一电源线电连接到所述缓冲部分,从所述第二连接端子延伸的第二电源线电连接到所述逻辑部分,并且所述第一连接端子和第二连接端子具有相同的电势。
[0018]本发明的另一种技术方案为一种半导体器件,包括:外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路,以及提供在所述衬底的一边的用于从所述外部电路输入信号的第一连接端子和第二连接端子。在该半导体器件中,从所述第一连接端子延伸的第一电源线电连接到所述缓冲部分,从所述第二连接端子延伸的第二电源线电连接到所述逻辑部分,所述第一连接端子和所述第二连接端子具有相同的电势,并且所述第一电源线的宽度大于所述第二电源线的宽度。
[0019]本发明的另一种技术方案为一种半导体器件,包括:外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路,以及提供在所述衬底的一边的用于从所述外部电路输入信号的连接端子。在该半导体器件中,从所述连接端子延伸到所述逻辑部分的电源线在从所述连接端子到所述电源线的长度的五分之三的位置分支,以使被分支的电源线的一方电连接到所述缓冲部分,而另一方电连接到所述逻辑部分。
[0020]本发明的另一种技术方案为一种半导体器件,包括:外部电路;具有形成在有绝缘表面的衬底上的缓冲部分和逻辑部分的驱动电路,以及提供在所述衬底的一边的用于从所述外部电路输入信号的连接端子。在该半导体器件中,从所述连接端子延伸到所述逻辑部分的电源线在从所述连接端子到所述电源线的长度的五分之三的位置分支,以使被分支的电源线的一方电连接到所述缓冲部分,而另一方电连接到所述逻辑部分,并且所述一方电源线的宽度大于所述另一方电源线的宽度。
[0021]在本发明中,相同电势可以为地电势。
[0022]在本发明中,驱动电路提供在源极驱动器。
[0023]在本发明中,逻辑部分具有锁存器电路和移位寄存器电路。
[0024]在本发明中,驱动电路具有用于进行线顺序驱动的锁存器电路。
[0025]在本发明中,缓冲部分具有电平转移电路和缓冲电路。
[0026]本发明的半导体器件为具有自发光元件的显示器件或具有液晶元件的显示器件。
[0027]根据本发明,可以解决以下问题,即逻辑部分受因缓冲部分的电源线的大电压降而发生的嗓音的影响,从而不正常工作。
【附图说明】
[0028]图1为示出具备分别连接到FPC端子的多个电源线的驱动部分的图;
[0029]图2为示出具备连接到一个FPC端子的多个电源线的驱动部分的图;
[0030]图3A和3B为示出本发明的发光器件的方块图;
[0031]图4为示出本发明的FPC端子部分的图;
[0032]图5为示出本发明的源极驱动器部分的图;
[0033]图6为示出具备现有的电源线的驱动部分的图;
[0034]图7A和7B为示出本发明的发光器件的图;
[0035]图8A至8F为示出适用了本发明的电子设备的图;
[0036]图9为示出本发明的像素电路的图;
[0037]图1OA和1B为示出本发明的像素电路的图;
[0038]图1lA和IlB为示出本发明的液晶显示器件的图。
[0039]本发明的选择图为图1。
【具体实施方式】
[0040]下面,关于本发明的实施方式和实施例将参照附图给予说明。但是,本发明可以通过多种不同的方式来实施,所属技术领域的技术人员可以很容易地理解一个事实就是其方式和详细内容在不脱离本发明的宗旨及其范围下可以被变换为各种各样的形式。因此,本发明不应该被解释为仅限定在实施方式所记载的内容中。注意,在各个图表中的相同的部分或具有类似功能的部分将使用相同的附图标记,并省略相关的重复说明。
[0041]实施方式I
[0042]在本实施方式中,描述从FPC端子延伸的电源线的引出方法的例子。
[0043]图1示出具有源极驱动器的半导体器件,所述源极驱动器具备进行线顺序驱动的部分。图1为本发明的电源线的引出方法的图,其中示出了提供在衬底的一边的FPC端子部分和源极驱动器电路的附近的电源线的
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1