阵列基板、显示面板及其驱动方法

文档序号:9371932阅读:147来源:国知局
阵列基板、显示面板及其驱动方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种阵列基板、包括该阵列基板的显示面板、以及该显示面板的驱动方法。
【背景技术】
[0002]液晶显示面板包括阵列基板(TFT基板)、彩膜基板(CF基板)和位于两者之间的液晶层。现有的阵列基板如图1所示,每个像素单元内包括作为开关控制元件的薄膜晶体管和像素电极,像素电极与公共电极构成液晶电容。薄膜晶体管在交叉的数据线和扫描线的控制下向像素电极输入不同的电压,从而在液晶电容上形成不同的电场,电场控制液晶偏转,实现面板的显示功能。
[0003]液晶显示面板因其自身特性,需要在每一帧显示时改变液晶电容上的电场方向,即极性翻转。在极性翻转过程中,由于薄膜晶体管的漏电流和寄生电容的串扰,会导致液晶电容两个电极上的正负电荷不能完全抵消,聚集在电极上的残留直流电荷将影响液晶的偏转,形成残像。

【发明内容】

[0004]本发明的目的在于提供一种阵列基板、显示面板及其驱动方法,以避免残像的产生,从而改善显示画质。
[0005]为解决上述技术问题,作为本发明的第一个方面,提供一种阵列基板,包括多条栅线和多条数据线,多条所述栅线和多条所述数据线将该阵列基板划分为多个像素单元,每个所述像素单元内包括一个开关晶体管,每个所述像素单元内还包括一个放电模块,所述放电模块的控制端与该像素单元所在行的上一行栅线相连,所述放电模块用于在扫描上一行栅线时,将本行像素单元的像素电极与低电平信号端导通。
[0006]优选地,所述阵列基板包括公共电极线,所述低电平信号端与所述公共电极线相连。
[0007]优选地,所述放电模块包括放电晶体管,所述放电晶体管的栅极与上一行栅线相连,所述放电晶体管的第一极与该像素单元的像素电极相连,所述放电晶体管的第二极与所述低电平信号端相连。
[0008]优选地,所述开关晶体管的栅极与本行栅线相连,所述开关晶体管的第一极与该像素单元所在列的数据线相连,所述开关晶体管的第二极与该像素单元的像素电极相连。
[0009]作为本发明的第二个方面,还提供一种显示面板,所述显示面板包括本发明所提供的上述阵列基板。
[0010]作为本发明的第三个方面,还提供一种显示面板的驱动方法,所述显示面板包括多条栅线和多条数据线,多条所述栅线和多条所述数据线将该显示面板划分为多个像素单元,驱动其中一行像素单元进行显示之前,所述驱动方法包括以下步骤:
[0011]将该行的各个像素单元的像素电极与低电平信号端导通,以释放所述像素电极中的电荷。
[0012]优选地,所述显示面板包括公共电极线,所述低电平信号端与所述公共电极线相连,将该行的各个像素单元的像素电极与低电平信号端导通的步骤包括:
[0013]将该行的各个像素单元的像素电极与公共电极线导通。
[0014]优选地,每个所述像素单元内包括一个放电模块,所述放电模块包括放电晶体管,所述放电晶体管的栅极与上一行栅线相连,所述放电晶体管的第一极与该像素单元中的像素电极相连,所述放电晶体管的第二极与所述低电平信号端相连;
[0015]所述驱动方法还包括:在驱动本行像素单元进行显示的同时,开启下一行像素单元中的放电晶体管,对下一行像素单元的像素电极进行放电。
[0016]优选地,每个所述像素单元内包括一个开关晶体管,所述开关晶体管的栅极与本行栅线相连,所述开关晶体管的第一极与该像素单元所在列的数据线相连,所述开关晶体管的第二极与该像素单元的像素电极相连;
[0017]在驱动本行像素单元进行显示的同时,开启下一行像素单元中的放电晶体管的步骤包括:
[0018]向本行栅线提供高电平信号,使本行像素单元中的开关晶体管的第一极与第二极导通,同时使下一行像素单元中的放电晶体管的第一极与第二极导通。
[0019]优选地,当向本行栅线提供高电平信号时:
[0020]本行像素单元的像素电极与数据线导通,使灰阶电压写入本行像素单元的像素电极中,同时,下一行像素单元的像素电极与公共电极线导通,使下一行像素单元的像素电极中的电荷释放至所述公共电极线。
[0021]本发明通过设置放电模块,能够在每个像素单元显示之前将其像素电极上残留的电荷充分释放掉,避免了极性翻转过程中残留电荷的积累,从而能够避免残像现象的发生,改善显示画质。
【附图说明】
[0022]附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的【具体实施方式】一起用于解释本发明,但并不构成对本发明的限制。
[0023]图1是现有阵列基板的不意图;
[0024]图2是本发明实施例所提供的阵列基板的示意图。
[0025]在附图中,1-栅线;2_数据线;3_放电模块;4_栅极驱动单元;5_源极驱动单元;Vcom-公共电极线;T1-放电晶体管;Τ2-开关晶体管;C-液晶电容。
【具体实施方式】
[0026]以下结合附图对本发明的【具体实施方式】进行详细说明。应当理解的是,此处所描述的【具体实施方式】仅用于说明和解释本发明,并不用于限制本发明。
[0027]本发明提供了一种阵列基板,如图2所示,该阵列基板包括多条栅线I和多条数据线2,多条栅线I和多条数据线2将该阵列基板划分为多个像素单元,每个所述像素单元内包括一个开关晶体管T2,并且,每个所述像素单元内还包括一个放电模块3,放电模块3的控制端与该像素单元所在行的上一行栅线相连,放电模块3用于在扫描上一行栅线时,将本行像素单元的像素电极与低电平信号端导通。
[0028]以图1为例,第N行像素单元中的放电模块3的控制端与第N-1行栅线相连,那么当第N-1行栅线扫描时,第N行像素单元的像素电极与低电平信号端导通,使像素电极中的电荷充分释放,以避免残留电荷的积累,降低残像发生的可能,改善了显示画质。
[0029]优选地,所述阵列基板包括公共电极线Vcom,所述低电平信号端与公共电极线Vcom相连。也就是说,当放电模块3的控制端接收到开启信号后,放电模块3将像素电极与公共电极线Vcom导通,使像素电极上的电荷迅速释放公共电极,避免残像现象的产生。
[0030]具体地,放电模块3包括放电晶体管Tl,放电晶体管T2的栅极与上一行栅线相连,放电晶体管Tl的第一极与该像素单元的像素电极相连,放电晶体管Tl的第二极与所述低电平信号端相连,即与公共电极线Vcom相连。当上一行栅线扫描时,放电晶体管T2导通,使本行像素电极上的电荷释放公共电极。
[0031]通常,阵列基板上还包括栅极驱动单元4和源极驱动单元5,多条栅线I均与栅极驱动单元4相连,用于接收栅极驱动单元4发出的扫描信号,多条数据线2均与源极驱动单元5相连,用于接收源极驱动单元5发出的灰阶信号。
[0032]在每个像素单元中,开关晶体管T2的栅极与本行栅线相连,开关晶体管T2的第一极与该像素单元所在列的数据线相连,开关晶体管T2的第二极与该像素单元的像素电极相连。当本行栅线扫描时,开关晶体管T2导通使灰阶电压写入像素单元。
[0033]下面结合图2所示的实施例对本发明的实施方式进行详细阐述。
[0034]以第N行像素单元为例,每个像素单元中的像素电极与公共电极构成液晶电容C,像素电极经过开关晶体管T2与源极驱动单元5相连,开关晶体管T2由本行(第N行)栅线控制开启。同时,该像素单元的像素电极经过放电晶体管Tl与公共电极线Vcom相连,放电晶体管Tl由上一行(第N-1行)栅线控制开启。
[0035]当第N-1行栅线输出高电平时,第N-1行像素单元进行显示,同时第N行像素单元中的放电晶体管Tl导通,将第N
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1