阵列基板和显示面板的制作方法

文档序号:9668640阅读:196来源:国知局
阵列基板和显示面板的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种阵列基板和显示面板。
【背景技术】
[0002]随着电子技术的不断发展,各类显示器应运而生,相应地,显示技术也呈现日新月异的变革。近年来,触控显示、立体显示以及柔性显示等技术日益涌现并不断发展,给显示领域带来了蓬勃的生机。伴随着显示技术的多元化,人们对显示效果的追求也日益提升,在诸多显示技术中,显示面板的窄边框化亦成为时下人们追求的主流显示效果之一,窄边框的显示面板在提供更佳的显示以及触摸效果的同时,能够提供更佳的视觉体验,成为显示领域研究的热点。
[0003]在显示面板的内部结构中,驱动电路一般位于显示区域的周缘,占据了一定的边框面积,因此,对驱动电路的排布结构进行调整和优化能够有助于缩小显示面板的边框面积,从而达到实现显示面板窄边框化的目的。

【发明内容】

[0004]有鉴于此,本发明的目的为提供一种阵列基板和显示面板,以实现显示面板的窄边框化。
[0005]本发明实施例的一方面提供一种阵列基板,包括显示区域以及位于显示区域外围的驱动电路,驱动电路包括:一移位寄存器组以及至少一虚拟移位寄存器组,所述移位寄存器组包括以级联方式连接的η级移位寄存器单元,其中,η为正整数,且η ^ 1 ;每一所述虚拟移位寄存器组包括以级联方式连接的至少一级虚拟移位寄存器单元;其中,所述移位寄存器组与所述虚拟移位寄存器组以级联方式连接,且所述移位寄存器组中的η级移位寄存器单元沿第一方向排列,所述虚拟移位寄存器组中的至少一级所述虚拟移位寄存器单元与第η级移位寄存器单元的连线与所述第一方向相交。
[0006]本发明实施例的另一方面还提供了一种显示面板,包括上述的阵列基板。
[0007]本发明的有益效果在于,通过将增加设置的虚拟移位寄存器组中的各个虚拟移位寄存器单元与移位寄存器组中的移位寄存器单元不平行排列的设计,可以解决目前设计中由于虚拟移位寄存器单元的存在而导致的显示屏边框过宽,无法实现窄边框的问题。本发明对显示面板的驱动电路中的移位寄存器单元的排布进行优化,使其有利于显示屏的窄边框化设计,从而提供更佳的视觉和使用效果。
【附图说明】
[0008]通过参照附图详细描述本发明的示例实施例,本发明的上述和其它目标、特征及优点将变得更加显而易见;
[0009]图1是本发明实施例提供的一种阵列基板的俯视示意图;
[0010]图2是本发明实施例提供的一种驱动电路的结构不意图;
[0011]图3是图1中阵列基板X区域的放大图;
[0012]图4是图3中X区域的结构示意图;
[0013]图5是本发明实施例提供的另一种驱动电路的结构示意图。
【具体实施方式】
[0014]现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本发明将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。附图仅为本发明的示意性图解,并非一定是按比例绘制。图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
[0015]此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中。在下面的描述中,提供许多具体细节从而给出对本发明的实施方式的充分理解。然而,本领域技术人员将意识到,可以实践本发明的技术方案而省略所述特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现材料或者操作以避免喧宾夺主而使得本发明的各方面变得模糊。
[0016]本发明实施例的一方面提供了一种阵列基板。参考图1和图2。图1是本发明实施例提供的一种阵列基板的俯视示意图,其中,阵列基板包括显示区域101以及位于显示区域101外围的驱动电路区102,驱动电路区102可以位于显示区域101的一侧,也可以位于显示区域101的两侧,驱动电路区102包括驱动电路。如图2所示,图2是本发明实施例提供的一种驱动电路的结构示意图,其中,驱动电路包括一移位寄存器组,移位寄存器组包括以级联方式连接的η级移位寄存器单元,其中,η为正整数,且η多1 ;在本实施例中,为结合实际更清晰地描述本发明的构思,取η = 1279,则上述移位寄存器组包括G1、G2、……G1278、G1279级移位寄存器单元。此外,上述驱动电路还包括至少一虚拟移位寄存器组,每一所述虚拟移位寄存器组包括以级联方式连接的至少一级虚拟移位寄存器单元;如图2所示,驱动电路包括一虚拟移位寄存器组,其中包括虚拟移位寄存器单元Duml和Dum2 ?’另一虚拟移位寄存器组,包括虚拟移位寄存器单元Dum3和Dum4。上述移位寄存器组与上述虚拟移位寄存器组以级联方式连接,且移位寄存器组中的移位寄存器单元Gl、G2、……G1278、G1279沿第一方向A1排列,虚拟移位寄存器组中的至少一级虚拟移位寄存器单元与第η级移位寄存器单元(即G1279)的连线与第一方向Α1相交。
[0017]通过上述描述可知,本发明实施例提供的驱动电路,其中包含有移位寄存器组和虚拟移位寄存器组,虚拟移位寄存器组中的虚拟移位寄存器单元与移位寄存器组中的移位寄存器单元可以不位于同一直线上,如此,可以根据显示面板的结构来调整虚拟移位寄存器单元的排布结构,缩小其所占用的边框面积,进而达到减小显示面板边框的目的。特别地,在如图1和图2所示的阵列基板和电路结构中,因虚拟移位寄存器不平行于Α1方向设置,因此,可以有效地缩短驱动电路在Α1方向的长度,从而可以减小Α1方向的边框面板。
[0018]需要说明的是,在本实施例中,驱动电路可以为栅极驱动电路,栅极驱动器将输入的时钟信号等信号经过移位寄存器单元转换成控制像素开启/关断的栅极扫描信号,如栅极开启信号和栅极关断信号。栅极驱动电路中的移位寄存器单元以及虚拟移位寄存器单元可以为非晶硅(Alpha Silica)半导体移位寄存器单元,即其中的开关晶体管为非晶硅型薄膜晶体管(a-Si TFT);也可以是氧化物(Oxide)半导体移位寄存器单元,即其中的开关晶体管为氧化物型薄膜晶体管(oxide TFT);或者是低温多晶硅(LTPS)半导体移位寄存器单元,即其中的开关晶体管为低温多晶硅型薄膜晶体管(LTPS-TFT)等其他类型的移位寄存器单元,本实施例中对此不做特殊限定。
[0019]在本实施例的一些可选的实施方式中,上述虚拟移位寄存器组包括第一虚拟移位寄存器组,如图2中所示,第一虚拟移位寄存器组包括虚拟移位寄存器单元Dum3和Dum4,第一移位寄存器组位于上述移位寄存器组的一端,且与移位寄存器组中的第η级移位寄存器单元(即G1279)相邻。
[0020]下面结合图1和图2进一步说明本实施例提供的阵列基板和驱动电路的结构。如图1所示,阵列基板上除包括显示区域101以及驱动电路区102外,还包括扇出区103,虚拟驱动电路区104以及集成电路区105,其中,集成电路区105包括给驱动电路提供信号的集成电路,扇出区104包含有供驱动电路与集成电路相连接的信号线,虚拟驱动电路区104包括第一虚拟移位寄存器组。
[0021]参考图2,其中,移位寄存器组中的移位寄存器单元G1、G2、……G1278、G1279以级联方式连接,其中,各移位寄存器单元以交错间隔的方式级联,具体的连接方式为:第X级移位寄存器单元Gx与第x-2级移位寄存器单元Gx-2以及第x+2级移位寄存器单元Gx+2连接,在正向扫描的情况下,即信号从移位寄存器单元G1向移位寄存器单元G1279传递时,移位寄存器单元Gx-2向移位寄存器单元Gx提供一输入信号,移位寄存器单元Gx向移位寄存器单元Gx+2提供一输入信号,依次传递。在反向扫描的情况下,即信号从移位寄存器单元G1279向移位寄存器单元G1传递时,移位寄存器单元Gx+2向移位寄存器单元Gx提供一输入信号,移位寄存器单元Gx向移位寄存器单元Gx-2提供一输入信号,依次传递。这里,X为正整数,且3 < X ( 1277。在上述情况下,每一级移位寄存器单元向显示区域输出一有效栅极信号,用以控制对应的像素
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1