一种成像盒芯片及具有该成像盒芯片的成像盒的制作方法

文档序号:2760576阅读:183来源:国知局
专利名称:一种成像盒芯片及具有该成像盒芯片的成像盒的制作方法
技术领域
本实用新型涉及一种成像盒芯片及具有该成像盒芯片的成像盒。
背景技术
现有的成像装置,如打印机、复印机和传真机等,都会与成像盒配合使用,现有的 成像盒芯片结构如图1所示,包括控制器11,与通信接口相连,用于控制成像盒芯片与成 像装置间的通信;存储器12,与通信接口相连,用于存储提前放置的成像装置厂商标识、容 量、区域和序列号等信息,并通过通信接口与成像装置进行通信;通信接口 13,与成像装置 通过时钟线、数据线等相连,实现两者间的通信;电源模块14,分别与控制器11、存储器12 和通信接口 13相连,并为各个部件提供电源支持。成像装置主板的存储器中也记录了成像 装置的标准信息,同样包括成像装置厂商标识、容量、区域、序列号等信息,这些信息用来衡 量成像盒芯片存储器中存储的信息是否正确,成像盒芯片存储器中存储的信息正确时,成 像装置正常工作。现有的成像盒芯片开发过程中最重要的步骤就是成像装置与成像盒间的认机过 程,其认机流程如图2所示,包括步骤S21、成像装置读取自身主板的存储器信息;步骤S22、读取成像盒芯片的信息;步骤S23、根据自身主板的存储器信息对成像盒芯片信息进行校验,如果相匹配则 认机成功,执行步骤S24,否则认机失败,执行步骤S25 ;步骤S24、成像装置正常工作;步骤S25、过程结束。上述过程中认机成功后,成像装置开始工作。当成像装置计算出已使用容量、剩余 打印页数等信息改变时,会将此信息记录到成像装置自身的存储器里,同时也会记录到芯 片的存储器里。所以在芯片开发过程开始时,需要按照上述认机过程中成像装置读取信息的规 律,将成像装置所需要的成像盒信息(包括厂商标识、容量、区域和序列号等)提前存放在 芯片存储器中。当认机过程中发现芯片的信息与成像装置自身主板的存储器信息不同时, 需要重新给芯片存储新的信息,然后进行再一次的认机过程,直到认机成功,成像装置可以 正常工作,整个开发过程才能结束。可以看出,由于现有的开发过程中将成像装置所需要的成像盒信息提前存储在成 像盒芯片中,从而使得每一种芯片最初只能适用与其自身存储的成像盒信息相匹配的成像 装置,而对于其他成像装置则会出现认机失败的现象,所以成像盒芯片的通用性很低。此外一旦认机过程失败就需要对芯片信息重新进行存储,再次进行认机,需耗费 大量的人力、财力和物力,成本过高,开发周期过长。
实用新型内容有鉴于此,本实用新型提供一种成像盒芯片,改变了成像盒芯片的现有结构,提高 了成像盒芯片的通用性,进而改变了成像盒芯片开发过程,实现了降低成本的目的。为了实现上述目的,本实用新型提供了如下方案一种成像盒芯片,包括控制器、通信接口、电源模块和与所述控制器相连的电平 模块;当成像盒芯片与所述成像装置主板芯片连接在同一总线上且成像装置与其主板 芯片通信时,所述电平模块在所述控制器的控制下拉低时钟线。优选的,所述电平模块通过非门与所述时钟线相连。一种成像盒,包括成像盒芯片,其中所述成像盒芯片包括控制器、通信接口、电源模块和与所述控制器相连的电平模 块;当成像盒芯片与所述成像装置主板芯片连接在同一总线上且成像装置与其主板 芯片通信时,所述电平模块在所述控制器的控制下拉低时钟线。从上述方案可以看出,本实用新型实施例公开的一种成像盒芯片增加了具有拉低 电平功能的电平模块,从而使其可以在控制器的作用下拉低时钟线的电平,避免成像装置 读取自身存储的标准信息,使其跳过认机过程中判断成像盒芯片中信息是否正确的这个过 程,直接进入正常工作状态,使成像盒芯片可以适用于要求不同匹配信息的成像装置,提高 了芯片的通用性。而且加快了芯片开发流程,降低了开发周期和成本。由于成像盒芯片中是否存储数据不会影响成像装置和成像盒的后续通信过程,所 以本实用新型实施例公开的成像盒芯片中不包含存储器,在一定程度上简化了芯片结构。

为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例 或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅 是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提 下,还可以根据这些附图获得其他的附图。图1为现有技术中成像盒芯片结构示意图;图2为现有技术中成像装置与成像盒间的认机方法流程图;图3为本实用新型公开的成像盒芯片结构示意图;图4为本实用新型中成像盒芯片与打印机主板芯片的总线结构示意图;图5为本实用新型公开的成像盒芯片与打印机的连接示意图;图6为本实用新型公开的打印机主板芯片与成像盒芯片间的认机方法流程图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行 清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的 实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下 所获得的所有其他实施例,都属于本实用新型保护的范围。[0031]本实用新型公开了一种成像盒芯片,工作在成像盒芯片与所述成像装置主板芯片 连接在同一总线上的状态下,可以跳过认机过程中判断成像盒芯片中信息是否正确的这个 过程,直接进入正常工作状态,使成像盒芯片可以适用于要求不同匹配信息的成像装置,提 高了芯片的通用性。加快了成像盒芯片开发过程,降低了开发成本。本实用新型实施例公开的一种成像盒芯片中各部件间的结构如图3所示,成像盒 芯片包括控制器31、通信接口 32、电源模块33和与所述控制器31相连,当成像盒芯片与 所述成像装置主板芯片连接在同一总线上的状态下且成像装置与其主板芯片通信时,在所 述控制器的控制下拉低时钟线的电平模块34。电平模块的工作原理为在控制器的作用下直接输出一个低电平,从而使得时钟线 变为低电平。同样也可以通过一个非门与时钟线相连,当电平模块输出一个高电平时时钟 线接收到一个低电平。本实用新型中的时钟信号为脉冲信号时,数据线有效,此时成像装置可以读取器 自身存储芯片中的数据。当在时钟线脉冲信号的周期内,如上升沿、下降沿、边沿或者高电 平时,数据线有效,具体的方式根据实际情况而定,所以当拉低时钟线时,数据线上的传输 无效,从而使得成像装置无法读取其主板芯片中的数据。下面以打印机为例,对本实用新型公开的成像盒芯片的工作原理进行详细的介绍。打印机在上电或合盖的IOs内会读取自身存储器的标准信息以及芯片的存储信 息,通过两者间的对比、校验来判断芯片是否可以正常使用,但是当打印机无法读取自身存 储器的标准信息时,即使没有衡量芯片中信息正确与否的标准,打印机仍然可以正常工作。此类打印机与芯片间的总线结构如图4所示打印机内部的主板芯片42与成像盒 芯片43连接在同一条总线上,打印机主板芯片42和成像盒芯片43都是打印机主控板41 的从器件,分别通过时钟线44和数据线45与其相连。因此,为使成像盒芯片能控制总线而让打印机无法获取自身存储器中的标准信 息,即在打印机与其主板芯片、成像盒芯片之间为同步通信时,拉低时钟线,就能使数据线 上的传输无效,达到使打印机无法读取自身存储器标准信息的目的。经由上述过程后,打印 机和成像盒芯片之间的后续通信不会受到干扰,仍能正常进行打印作业。这样只需增加一 个具有在控制器作用下拉低时钟线功能的电平模块就可以通过改变成像盒芯片的结构,使 成像盒芯片可以适用于要求不同匹配信息的打印机,提高了芯片的通用性。进而实现改变 成像盒芯片开发过程,降低开发成本的目的。本实施例公开的成像盒芯片与打印机的连接结构如图5所示,成像盒芯片51和打 印机52通过其内部组件连接,其中,控制器511分别与电源模块513、通信接口 512和电平 模块514相连,控制各部件的工作,通信接口 512分别通过地线53、时钟线54、数据线55和 电源线56与打印机52的打印机主控板通信接口相连,实现成像盒芯片51与打印机52间的 通信,同时打印机主板芯片522也通过上述连接线与打印机主控板通信接口 521相连。电 平模块514与时钟线54相连,用于在控制器511的作用下拉低时钟线54的电平。基于本实施例公开的成像盒芯片与打印机之间的认机流程如图6所示,包括步骤S61、初始化成像盒芯片控制器;步骤S62、判断打印机是否读取主板芯片,若读取,则执行步骤S63,若不读取,则 执行步骤S66 ;[0043]步骤S63、电平模块拉低时钟线一定时间;步骤S64、判断打印机是否仍在读取主板芯片,若仍在读取,则继续拉低时钟线,若 不读取,则执行步骤S65;步骤S65、释放时钟线;步骤S66、控制成像盒芯片进入待机状态,等待接收打印机的任务。本实用新型实施例公开的成像盒芯片可以为粉盒芯片、墨盒芯片中的任意一种。 同样本实施例也并不限定成像装置为打印机,也可以为复印机和传真机等。本实用新型还公开了一种成像盒,包括上述实施例中的成像盒芯片,该成像盒芯 片包括控制器、通信接口、电源模块和与所述控制器相连的电平模块。当成像盒芯片与所述成像装置主板芯片连接在同一总线上且成像装置与其主板 芯片通信时,所述电平模块在所述控制器的控制下拉低时钟线。本实用新型公开的成像盒可以为粉盒、墨盒中的任意一种。对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本实用新 型。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定 义的一般原理可以在不脱离本实用新型的精神或范围的情况下,在其它实施例中实现。因 此,本实用新型将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理 和新颖特点相一致的最宽的范围。
权利要求一种成像盒芯片,其特征在于,包括控制器、通信接口、电源模块和与所述控制器相连的电平模块;当成像盒芯片与所述成像装置主板芯片连接在同一总线上且成像装置与其主板芯片通信时,所述电平模块在所述控制器的控制下拉低时钟线。
2.根据权利要求1所述的成像盒芯片,其特征在于,所述电平模块通过非门与所述时 钟线相连。
3.一种成像盒,其特征在于,包括成像盒芯片,其中所述成像盒芯片包括控制器、通信接口、电源模块和与所述控制器相连的电平模块; 当成像盒芯片与所述成像装置主板芯片连接在同一总线上且成像装置与其主板芯片 通信时,所述电平模块在所述控制器的控制下拉低时钟线。
专利摘要本实用新型公开了一种成像盒芯片,包括控制器、通信接口、电源模块和与控制器相连的电平模块;当成像盒芯片与成像装置主板芯片连接在同一总线上且成像装置与其主板芯片通信时,电平模块在控制器的控制下拉低时钟线。同时本实用新型还公开了一种具有该成像盒芯片的成像盒。本实用新型实施例公开的成像盒芯片增加了具有拉低电平功能的电平模块,从而使其可以在控制器的作用下拉低时钟线的电平,避免成像装置读取自身存储的标准信息,使其跳过认机过程中判断成像盒芯片中信息是否正确的这个过程,直接进入正常工作状态,使成像盒芯片可以适用于要求不同匹配信息的成像装置,提高了芯片的通用性,进而加快了芯片开发流程,降低了开发周期和成本。
文档编号G03G21/18GK201638013SQ201020151938
公开日2010年11月17日 申请日期2010年3月24日 优先权日2010年3月24日
发明者宋丰君 申请人:珠海艾派克微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1