曝光方法、掩膜及芯片基板的制作方法_2

文档序号:9234570阅读:来源:国知局
4的图案145的线宽W2。
[0037]在本发明实施例中,相移(phase shift)及光学近接修补(optical proximitycorrect1n, 0PC)等技术可用以使显影后的光刻胶图案更为接近掩膜图案。相移技术主要是用以解决掩膜上的线状图案过于接近时所产生的解析度下降的问题,而光学近接修补则主要是用以解决光刻胶图案的角缘圆化的问题。前述提及的相移及光学近接修补等技术是可用来修补一个晶粒中的图案的失真,而本实施例之掩膜140及曝光方法则可用来缩小不同晶粒之间的差异,更进一步来说,可用以弥补因光学成像而造成靠近中央的晶粒区与靠近边缘的晶粒区的成像差异。在现有光刻工艺中,不同晶粒之间的线宽差异通常可大至约7%,而本实施例的掩膜140及曝光方法则可将不同晶粒之间的线宽差异降低至小于2%,甚至是小于I %。
[0038]图4A为图2B的基板在经过半导体工艺后所制成的芯片基板的一部分的正视图,而图4B为图4A中的晶粒中的部分线路布局的正视图。请参照图1B、图2B、图4A及图4B,图2B的基板110在经过如图1A及图1B的曝光工艺及其他半导体工艺后,可形成一芯片基板,而图4A绘示此芯片基板的部分的正视图,其中区域Al系对应于图2B的基板110的区域A,且上述的半导体工艺可以是光刻工艺中的其他步骤(如显影)、刻蚀、离子注入、移除光刻胶、形成导电层、形成绝缘层或其他半导体工艺。多个区域Al就如同图2B的区域A那样相接而构成芯片基板。在本实施例中,芯片基板包括多个晶粒212,这些晶粒212排列成阵列,且每一晶粒212可包括一线路布局,例如线路布局245。这些晶粒212的这些线路布局245彼此实质上相同,且这些晶粒212的这些线路布局245的线宽V之间的差异小于2 %。沿着晶粒212与晶粒212之间的边界,芯片基板可被切割出多个芯片,而由于这些芯片的线路布局245的线宽V差异不大,因此这些芯片的电性品质较为一致。如此一来,便能够提升芯片的制造良率。
[0039]请再参照图1B、图2A、图3A、图3B、图4A及图4B,在本实施例中,掩膜140中这些芯片区144的这些图案145的线宽W由位于掩膜140的边缘往位于掩膜140的中央呈现增加的趋势补偿了成像镜头所形成的像差,因此所形成的芯片基板的各晶粒212间的线路布局254的线宽V可以较为一致。在本实施例中,这些芯片区144的这些图案145的线宽W的增加的趋势可为分段递增。举例而言,在图2A之中的区域Rl的这些芯片区144的线宽W均不增加,区域R2中的这些芯片区144的线宽W均相对于区域Rl中的线宽增加例如0.005微米,区域R3中的这些芯片区144的线宽W均相对于区域Rl中的线宽增加例如0.010微米,且区域R4中的这些芯片区144的线宽W均相对于区域Rl中的线宽增加例如0.015微米。然而,在其他实施例中,这些芯片区144的这些图案145的线宽W的增加的趋势亦可以是连续递增,亦即从位于掩膜140边缘的芯片区144每往掩膜140的中央数过来一个芯片区144时,被数到的此芯片区144中的线宽较相较于上一次被数到的芯片区144线宽增加一点宽度。
[0040]在本实施例中,光刻胶层120为正光刻胶层(positive photoresist layer),这些图案145分别为多个遮光图案,且这些芯片区144的这些遮光图案的线宽W由位于掩膜140的边缘往位于掩膜140的中央呈现增加的趋势。然而,在其他实施例中,光刻胶层120也可以是负光刻胶层,则这些图案145分别为多个透光图案,且这些芯片区144的这些透光图案的线宽W由位于掩膜140的边缘往位于掩膜140的中央呈现增加的趋势。
[0041]综上所述,在本发明的实施例的芯片基板中,由于这些晶粒的这些线路布局的线宽的差异小于2%,也就是不同的晶粒间的线路布局的线宽的差异较小,因此本发明的实施例的芯片基板所切割而成的芯片间具有较为一致的电性品质。在本发明的实施例的曝光方法与掩膜中,由于掩膜上的这些芯片区的这些图案的线宽由位于掩膜的边缘往位于掩膜的中央呈现增加的趋势,因此成像镜头所产生的线宽失真问题可以获得补偿,进而使分别对应于这些芯片区的多个晶粒间具有较为一致的电性品质。
[0042]虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视权利要求所界定者为准。
【主权项】
1.一种曝光方法,其特征在于,所述曝光方法包括: 提供一基板; 在该基板上形成一光刻胶层;以及 通过一成像镜头将一掩膜上的多个图案成像于该光刻胶层上,以对该光刻胶层进行曝光,其中该掩膜具有多个芯片区,每一该芯片区包括该图案,所述芯片区的所述图案彼此相同,且所述芯片区的所述图案的线宽由位于该掩膜的边缘往位于该掩膜的中央呈现增加的趋势。2.如权利要求1所述的曝光方法,其特征在于,所述图案的线宽的该增加的趋势补偿了该成像镜头所形成的像差。3.如权利要求1所述的曝光方法,其特征在于,该光刻胶层为正光刻胶层,所述图案分别为多个遮光图案,且所述芯片区的所述遮光图案的线宽由位于该掩膜的边缘往位于该掩膜的中央呈现增加的趋势。4.如权利要求1所述的曝光方法,其特征在于,该光刻胶层为负光刻胶层,所述图案分别为多个透光图案,且所述芯片区的所述透光图案的线宽由位于该掩膜的边缘往位于该掩膜的中央呈现增加的趋势。5.如权利要求1所述的曝光方法,其特征在于,所述芯片区的所述图案的线宽的该增加的趋势为分段递增或连续递增。6.—种掩膜,其特征在于,所述掩膜包括: 多个芯片区,每一该芯片区包括一图案,所述芯片区的所述图案彼此相同,且所述芯片区的所述图案的线宽由位于该掩膜的边缘往位于该掩膜的中央呈现增加的趋势。7.如权利要求6所述的掩膜,其特征在于,所述图案分别为多个遮光图案,且所述芯片区的所述遮光图案的线宽由位于该掩膜的边缘往位于该掩膜的中央呈现增加的趋势。8.如权利要求6所述的掩膜,其特征在于,所述芯片区的所述图案的线宽的该增加的趋势为分段递增或连续递增。9.一种曝光方法,其特征在于,所述曝光方法包括: 提供一基板; 在该基板上形成一光刻胶层;以及 通过一成像镜头将一掩膜上的多个图案成像于该光刻胶层上,以对该光刻胶层进行曝光,其中该掩膜具有多个芯片区,且至少有两个芯片区具有相同的所述图案,但所述相同的图案分别具有不同的线宽。10.如权利要求9所述的曝光方法,其特征在于,每一所述芯片区具有相同的图案,所述芯片区的所述图案的线宽呈现一固定的变化趋势。11.一种芯片基板,其特征在于,所述芯片基板包括: 多个晶粒,排列成阵列,每一晶粒包括一线路布局,所述晶粒的所述线路布局彼此相同,所述晶粒的所述线路布局的线宽之间的差异小于2%。
【专利摘要】本发明实施例提供一种曝光方法、掩膜以及芯片基板,该方法包括:提供一基板;在基板上形成一光刻胶层;以及通过一成像镜头将一掩膜上的多个图案成像于光刻胶层上,以对光刻胶层进行曝光。其中,掩膜具有多个芯片区,每一芯片区包括该图案,这些芯片区的这些图案彼此实质上相同,且这些芯片区的这些图案的线宽由位于掩膜的边缘往位于掩膜的中央呈现增加的趋势。一种掩膜及芯片基板亦被提出。
【IPC分类】H01L27/02, G03F1/76, G03F7/20
【公开号】CN104950588
【申请号】CN201410209488
【发明人】谢明富, 邱俊尧, 陈士棻
【申请人】新唐科技股份有限公司
【公开日】2015年9月30日
【申请日】2014年5月16日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1