一种USBKey芯片的制作方法

文档序号:6449665阅读:372来源:国知局
专利名称:一种USB Key芯片的制作方法
技术领域
本实用新型涉及电子技术应用领域,具体涉及一种USB Key芯片。
背景技术
随着互联网和电子商务的发展,信息安全显得尤为重要,USB Key芯片内部存放着代表用户唯一身份认证的数字证书和用户私钥,其自身的硬件结构决定了用户只能通过生产商接口函数访问数据,这就保证了存储在USB Key芯片中的数字证书无法被复制;而用户私钥是在高安全度的USB Key芯片内产生,并且终身不可导出到USB Key芯片外部。另外,每一个USB Key都带有PIN码对其进行保护,因此USB Key的硬件和PIN码构成了可以使用数字证书的两个必要因素。基于以上特点,USB Key得到了广泛的应用,特别是在网银领域得到了飞速的发展。这就要求USB Key芯片具有公钥算法引擎、DES/3DES算法引擎、 安全检测与防护等安全组件,以完成对信息的加解密以及抵抗非法攻击等任务。众所周知,USB Key均使用USB接口与主机通信,在进行身份认证时都需要使用到非对称算法,一般情况下非对称算法在运行时功耗都比较大,需要较强的驱动能力和稳定的电源供应,如果电源受到外部影响或者内部出现较大的波动,则非对称算法可能会计算错误,因此提高USB Key芯片工作的稳定性和可靠性是一个关键因素。而传统的USB Key 芯片采用的是LQFP (Low-profile Quad Flat lockage)封装,该技术封装的芯片管脚数一般都在100个以上,其管脚之间距离很小、且管脚很细,极容易折弯和断裂;另外该技术封装的芯片面积较大,需占用较大的空间,已无法满足市场对便携式设备USB Key的要求。

实用新型内容本实用新型所要解决的技术问题是提供一种便携式的USB Key芯片,以提高USB Key工作的稳定性和可靠性。为了解决上述技术问题,本实用新型公开了一种USB Key芯片,包括芯片体,所述芯片体内设有USB模块、Flash模块、RAM模块和用于进行电压转换的第一模块和第二模块, 所述第一模块为Flash模块和RAM模块提供工作电压,所述第二模块为USB模块提供工作电压;所述第一模块和第二模块分别各连接USB Key芯片的一个管脚,所述相连接的各管脚的另一端分别各外接一抑制电路,用于抑制USB Key芯片工作时产生的波纹;所述USB Key芯片其中一个管脚的一端与外部电源相连接,另一端外接一控制电路,用于控制电压的稳定性。进一步,所述USB Key芯片采用窄间距小外形塑封SS0P20封装。进一步,所述芯片体的形状呈矩形。进一步,所述芯片的管脚均勻分布于芯片体的两个侧面。进一步,所述芯片具有至少2个接地管脚。进一步,所述抑制电路为电阻和电容串联并与地相连接的电路。进一步,所述控制电路为与地相连接的2个电容相并联的电路。[0012]采用本实用新型的技术方案,通过SS0P20 (Shrink Small Outline lockage)窄间距小外形塑封技术对芯片进行封装,该技术封装的芯片比LQFP封装具有更小的尺寸,适用于小型产品,能够满足USB Key的便携式要求;另外通过增加抑制电路和控制电路与芯片管脚相连,来提高USB Key工作的稳定性和可靠性。

图1为本实用新型实施例中USB Key芯片的管脚示意图;图2为本实用新型实施例中USB Key芯片第9管脚的连接示意图;图3为本实用新型实施例中第一模块和第二模块的连接示意具体实施方式
以下结合附图对本实用新型的原理和特征进行描述,所举实例只用于解释本实用新型,并非用于限定本实用新型的范围。本实用新型提供了一种USB Key芯片,所述USB Key芯片采用窄间距小外形塑封 SS0P20技术封装;所述USB Key芯片包括芯片体,所述芯片体内设有USB模块、Flash模块、 RAM模块和用于进行电压转换的第一模块和第二模块,所述第一模块为Flash模块和RAM模块提供工作电压,所述第二模块为USB模块提供工作电压;所述第一模块和第二模块分别各连接USB Key芯片的一个管脚,所述相连接的各管脚的另一端分别各外接一抑制电路,用于抑制USB Key芯片工作时产生的波纹;所述USB Key芯片其中一个管脚的一端与外部电源相连接,另一端外接一控制电路,用于控制电压的稳定性。所述窄间距小外形塑封SS0P20封装是一种封装体尺寸小、体积小、以塑料作为密封材料且布线宽度窄的芯片封装技术。本实用新型采用SS0P20封装技术封装的主控芯片具有20个管脚,简化了芯片的管脚数,并减小了芯片的尺寸,很大程度的提高了 USB Key的便捷性。图1为本实用新型实施例中USB Key芯片的管脚示意图,如图1所示,在本实施例中,所述USB Key芯片呈矩形,20个管脚均勻分布于USB Key芯片的两侧,该实施方式中所述USB Key芯片各管脚的定义如下第”『脚定义为RST/GPI01[0021]第2|『脚定义为CLK/GP100[0022]第3,『脚定义为RESUP ;[0023]第4,『脚定义为Xout ;[0024]第5,『脚定义为Xin ;[0025]第6,『脚定义为V0CAP2 ;[0026]第7,『脚定义为DM ;[0027]第8,『脚定义为DP ;[0028]第9|『脚定义为VICAP ;[0029]第10、13管脚定义为TVDD ;[0030]第11管脚定义为VOCAPl ;[0031]第12、20管脚定义为GND ;[0032]第14、15、16 管脚分别定义为 TM2、TM1、TM0 ;第17 管脚定义为 SI0_RX/GPI02 ;第18管脚定义为VCC ;第19 管脚定义为 UART_TX/GPI03。所述各管脚的功能描述如下表所示
权利要求1.一种USB Key芯片,包括芯片体,所述芯片体内设有USB模块、Flash模块、RAM模块和用于进行电压转换的第一模块和第二模块,所述第一模块为Flash模块和RAM模块提供工作电压,所述第二模块为USB模块提供工作电压;其特征在于,所述第一模块和第二模块分别各连接USB Key芯片的一个管脚,所述相连接的各管脚的另一端分别各外接一抑制电路,用于抑制USB Key芯片工作时产生的波纹;所述USB Key芯片其中一个管脚的一端与外部电源相连接,另一端外接一控制电路,用于控制电压的稳定性。
2.根据权利要求1所述的USBKey芯片,其特征在于,所述USB Key芯片采用窄间距小外形塑封SS0P20封装。
3.根据权利要求1或2所述的USBKey芯片,其特征在于,所述芯片体的形状呈矩形。
4.根据权利要求3所述的USBKey芯片,其特征在于,所述芯片的管脚均勻分布于芯片体的两个侧面。
5.根据权利要求4所述的USBKey芯片,其特征在于,所述芯片具有至少2个接地管脚。
6.根据权利要求5所述的USBKey芯片,其特征在于,所述抑制电路为电阻和电容串联并与地相连接的电路。
7.根据权利要求6所述的USBKey芯片,其特征在于,所述控制电路为与地相连接的2 个电容相并联的电路。
专利摘要本实用新型涉及一种USBKey芯片,所述USBKey芯片采用窄间距小外形塑封SSOP20技术封装,所述芯片包括芯片体,所述芯片体内设有USB模块、Flash模块、RAM模块和用于进行电压转换的第一模块和第二模块,所述第一模块为Flash模块和RAM模块提供工作电压,所述第二模块为USB模块提供工作电压;所述第一模块和第二模块分别各连接USBKey芯片的一个管脚,所述相连接的各管脚的另一端分别各外接一抑制电路,用于抑制USBKey芯片工作时产生的波纹;所述USBKey芯片其中一个管脚的一端与外部电源相连接,另一端外接一控制电路,用于控制电压的稳定性。本实用新型的USBKey芯片提高了芯片工作的稳定性和可靠性。
文档编号G06F21/00GK202167029SQ20112027649
公开日2012年3月14日 申请日期2011年8月1日 优先权日2011年8月1日
发明者孙东, 尹洪兵 申请人:国民技术股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1