封装结构及其制法

文档序号:9549470阅读:288来源:国知局
封装结构及其制法
【技术领域】
[0001]本发明涉及一种半导体封装结构及其制法,尤指一种可减少制程的半导体封装结构及其制法。
【背景技术】
[0002]随着电子产业的发达,现今的电子产品已趋向轻薄短小与功能多样化的方向设计,半导体封装技术也随之开发出不同的封装型态。为满足半导体装置在功能上性能、功率及速度等需求,以及在型态上微型化与半导体装置整合等需求,遂发展出堆迭式封装结构(Package on package, POP)的技术。
[0003]图1A至图1B为现有用于堆迭式封装结构的封装结构的制法的剖视示意图。
[0004]如图1A所示,提供一具有多个电性接触垫101与导电盲孔102的承载件10,将具有多个电极垫110的电子元件11以其电极垫110电性连接于该导电盲孔102,形成封装胶体12以包覆该电子元件11及该些电性接触垫101,进行研磨制程使该电子元件11的表面外露于该封装胶体12。
[0005]如图1B所示,以激光制程形成供该些电性接触垫101外露的开口 121,后续将于该开口 121中填充导电元件(未图示),供后续堆迭的另一封装件电性连接该电性接触垫101,以完成一堆迭式封装结构。
[0006]然而,由于上述现有的封装结构的该些电性接触垫101被包覆于无法透光的封装胶体12内,而无法确认该些电性接触垫101的位置,致使无法或精确形成该开口 121,而产生该开口 121的位置误差现象。
[0007]此外,以激光制程形成该开口 121,不仅造成于该开口 121附近产生残渣,又由于一般开口 121数量很多(I/O数量多)且激光仅能逐一形成该开口 121,激光制程时间长,且激光设备昂贵,所以藉由激光烧灼方式形成该开口 121的制法的成本较高,并需以清洗制程去除残渣才可接着形成导电盲孔,遂而导致制程增加,而使制造成本随之提高,此外,由于清洗制程后使该开口 121侧壁凹凸不平,而于外接导电元件时容易于该开口 121处产生剥离(peeling)现象,导致封装结构的可靠度降低。
[0008]因此,如何克服上述现有技术的种种问题,实已成为目前业界亟待克服的难题。

【发明内容】

[0009]鉴于上述现有技术的种种缺失,本发明的目的为提供一种,藉此简化制程而能有效降低成本,提升产品可靠度。
[0010]本发明的封装结构包括:电子元件,其具有相对的作用面与非作用面,且该作用面具有多个电极垫;封装胶体,其包覆该电子元件,且具有外露该作用面的第一表面及相对该第一表面的第二表面;多个导电元件,其贯穿该封装胶体的第一表面与第二表面,该导电元件为金属球;以及线路重布层,其形成于该第一表面与作用面上,且电性连接于该些电极垫与导电元件。
[0011]本发明还提供一种封装结构的制法,包括:于该第一承载板的一表面上依序形成金属层与具有多个开孔的介电层,该开孔外露该金属层,并将具有相对的作用面与非作用面的电子元件以该作用面接置于该介电层上,且该作用面具有多个电极垫,并于该介电层的开孔中的金属层上接置多个导电元件,该导电元件为金属球;于该介电层上形成封装胶体,以包覆该电子元件与导电元件,该封装胶体具有外露该作用面的第一表面及相对该第一表面的第二表面;移除该第一承载板;以及将该金属层图案化为第一线路,并于该介电层上形成第二线路,该第二线路电性连接于该些电极垫与第一线路。
[0012]由上可知,藉由先接置多个导电元件、再形成封装胶体,并外露该导电元件于封装胶体的相对两表面,而不需以激光制程逐一形成多个封装胶体开口及无需于该封装胶体开口中形成导电元件,且无需进行激光后的开口清洗制程,并无需具备激光设备,故本发明的制法能减少制程步骤,且缩短制程时间,并降低制造成本。此外,还能避免因激光所形成的侧壁凹凸不平的该开口而产生导电元件剥离(peeling)的问题,进而提升封装结构的可靠度及良率。
【附图说明】
[0013]图1A至图1B为现有用于堆迭式封装结构的封装结构的制法的剖视示意图。
[0014]图2A至图2J为本发明的封装结构的制法的剖视示意图,其中,图2C’为图2C的另一实施例,图2F’为图2F的另一实施例,图21’为图21的另一实施例。
[0015]图3为本发明的堆迭式封装结构的剖视示意图。
[0016]符号说明
[0017]10承载件
[0018]101电性接触垫
[0019]102, 270 导电盲孔
[0020]11电子元件
[0021]12,25 封装胶体
[0022]121,281 开口
[0023]110, 2401 电极垫
[0024]2,3封装结构
[0025]2’封装件
[0026]20第一承载板
[0027]20’粘着层
[0028]21金属层
[0029]22介电层
[0030]221开孔
[0031]220孔隙
[0032]222盲孔
[0033]23第一导电元件
[0034]24电子元件
[0035]240作用面
[0036]241非作用面
[0037]25a第一表面
[0038]25b第二表面
[0039]26第二承载板
[0040]260离形层
[0041]21a第一线路
[0042]27第二线路
[0043]28绝缘保护层
[0044]29第二导电元件
[0045]4线路重布层。
【具体实施方式】
[0046]以下藉由特定的具体实施例说明本发明的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的其他优点及功效。
[0047]须知,本说明书所附图式所绘示的结构、比例、大小等,均仅用于配合说明书所揭示的内容,以供本领域技术人员的了解与阅读,并非用于限定本发明可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本发明所能产生的功效及所能达成的目的下,均应仍落在本发明所揭示的技术内容得能涵盖的范围内。同时,本说明书中所引用的如“上”、“第一”、“第二”、及“一”等用语,也仅为便于叙述的明了,而非用于限定本发明可实施的范围,其相对关系的改变或调整,在无实质变更技术内容下,当也视为本发明可实施的范畴。又,本说明书中所记载的“上”可包含该物件上或其上方之意。
[0048]图2A至图2J为本发明的封装结构2的制法的剖视示意图,其中,图2C’为图2C的另一实施例,图2F’为图2F的另一实施例,图21’为图21的另一实施例。
[0049]如图2A所不,提供一第一承载板20,并于该第一承载板20的一表面上形成金属层21,该第一承载板20的表面可视需要具有用于连接该金属层21的粘着层20’,形成该粘着层20’的材质可为耐热胶。
[0050]于本实施例中,形成该金属层21的材质为铜。
[0051]如图2B所示,以图案化制程形成具有多个供该金属层21外露的开孔221的介电层22。
[0052]如图2C所示,于该开孔221中的金属层21上设置多个第一导电元件23,使该些第一导电元件23电性连接于该金属层21,举例而言,该第一导电元件23为事先预制好的金属球(例如焊球),且加热该第一导电元件23以接合至该金属层21的表面,该第一导电元件23与开孔221之间存在有孔隙220,或者,该第一导电元件23填满该开孔221,如图2C’所
/j、l Ο
[0053]如图2D所示,设置电子元件24于该介电层22上。
[0054]于本实施例中,该电子元件24为主动元件、被动元件或其组合者,且该主动元件例如晶片,而该被动元件例如电阻、电容及电感。
[0055]此外,该电子元件24具有相对的作用面240与非作用面241,该作用面240具有多个电极垫2401,其中,该电子元件24以该作用面240设置于该介电层22上。
[0056]如图2E所示,于该介电层22上形成封装胶体25,以包覆该些第一导电元件23及该电子兀件24,该封装胶体25具有外露该作用面240的第一表面25a及相对该第一表面25a的第二表面25b。
[0057]于本实施例中,形成该封装胶体25以模封(molding)方式制作,但形成方式可依需求选择不同方式,
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1