一种基于载体的扇出2.5d/3d封装结构的制造方法

文档序号:9669104阅读:596来源:国知局
一种基于载体的扇出2.5d/3d封装结构的制造方法
【技术领域】
[0001]本发明属于电子封装领域,尤其涉及一种基于载体的扇出2.5D/3D封装结构的制造方法。
[0002]
【背景技术】
[0003]随着消费类电子产品的需求驱动,如智能手机、平板电脑等,电子产品的封装面向薄、小及低成本的方向发展。目前有关2.5D和3D的先进封装方法已得到业界的关注,并取得一定的发展成果。但基于硅通孔的先进封装设计面临着许多技术难题和成本居高不下的困境。
[0004]扇出封装是近年来推出的一种新的先进封装方法,其最初结合了晶圆级封装制造技术与单颗裸片的传统封装优势进行批量制造,从而大幅度降低了电子产品的封装成本。典型的扇出封装工艺流程,首先将裸片正面贴装在晶圆载体上,塑封后将载体晶圆拆键合,其后制作RDL(再布线层)并植球,最后切片做可靠性测试及产品包封。
[0005]扇出封装所使用的载体分为晶圆级扇出封装载体和板级扇出封装载体,扇出封装所采用的载体由最初的200 mm晶圆发展到300 mm晶圆,目前有关更大尺寸的板级扇出封装制造技术也得到迅猛发展。比较了晶圆级扇出封装与板级扇出封装的成本。扇出所用的载体尺寸越大,投入的成本就越低。Yole预测板级的扇出封装成本约为200mm晶圆级扇出封装成本的三分之一。
[0006]目前,无论是晶圆级扇出封装还是板级扇出封装均面临两大技术挑战,一是翘曲问题,二是芯片偏移。翘曲问题主要是由于在封装工艺中采用了不同热膨胀系数的封装材料,如塑封料、芯片和载板等。若所采用的材料间热膨胀系数不匹配,会引起几毫米、甚至几十毫米的大翘曲。芯片偏移主要是由于塑封料在固化工艺中发生涨缩引起。因此塑封料对整个封装结构的可靠性影响不容小觑。
[0007]

【发明内容】

[0008]为了解决以上技术问题,本发明提供了一种基于载体的扇出2.5D/3D封装结构的制造方法,制造出的三维结构结合了扇出技术及转接板技术实现系统级封装,降低生产成本;有利于减小翘曲,减小芯片偏移量,提高工艺的可行性及封装体的可靠性。
[0009]解决以上技术问题的本发明中的一种基于载体的扇出2.0T/3D封装结构的制造方法,其特征在于:包括以下步骤:
(1)准备材料,制备带再布线层I的TSV转接板,TSV转接板背面减薄、露镀铜并切单;TSV转接板背面减薄至200μπι以下。
[0010](2)在载板上涂覆临时键合胶或热剥离薄膜;
(3)将TSV转接板正面朝上、阵列粘贴至载板上,布满载板; (4)将倒装芯片倒装焊到每个转接板上,并填充底部填充胶。
[0011](5)通过转注成型或压缩成型工艺或其他灌封工艺将塑封胶封到每个转接板之间、芯片之间以及芯片的上表面,并进行固化处理;
(6)对载板进行拆键合,去掉载板及临时键合胶或热剥离薄膜;
(7)在转接板背面制作一层钝化层I,开窗漏出转接板通孔背面的铜;
(8)溅射一层种子层I,然后在种子层I上面涂覆光刻胶,显露出用于制作电镀线路的图形。
[0012](9)采用电镀方法,在光刻胶显露的图形中制作一层再布线层Π,电镀Cu同时填充了导通孔;去除光刻胶及其底部的种子层。
[0013](10)在再布线层Π上面涂覆钝化层Π,开窗;
(11)溅射一层种子层π,在其上面涂覆光刻胶,显露出图形可制作UBM底部金属层;
(12)采用电镀方法制作UBM底部金属层Cu基,去除光刻胶及其底部的种子层;
(13)在铜基上植BGA焊球;
(14)切片并进行测试,即可。
[0014]所述步骤(1)中TSV转接板为正面带有再布线层的TSV转接板。
[0015]所述步骤(1)中再布线层为多层,即层数22,具体层数可由工艺水平决定。
[0016]所述每层再布线层的厚度约为3_5μπι,材料为铜。再布线层的厚度及层数都会对翘曲造成影响。再布线层上面涂覆的钝化层厚度也会影响到翘曲,钝化膜越薄,翘曲越小,所以为了工艺过程中应在确保再布线层被完全隔离的前提下尽量减小钝化层的厚度。
[0017]所述载板形状为方形或圆形。
[0018]所述圆形载板材料为硅、玻璃或可伐合金材料,方形载板为玻璃或双面覆铜板。
[0019]所述步骤(4)中的倒装芯片为单颗裸芯片,或多颗裸芯片,或单组多层堆叠芯片组件,或若干组多层堆叠芯片组件,或裸芯片和多层堆叠芯片的组合。
[0020]所述单颗裸芯片倒装焊在每个TSV转接板上,多颗裸芯片分别倒装焊在每个TSV转接板上;若为单组多层堆叠芯片组件组装在每个TSV转接板上;若为若干组多层堆叠芯片组件分别组装在每个TSV转接板上;若为裸芯片和多层堆叠芯片分别组装在每个TSV转接板上。
[0021 ]所述步骤(7 )和步骤(10 )中钝化层材料为ΡI或ΡΒ0或其他钝化材料,且钝化层比再布线层的厚1-2μηι,即4-7μηι。
[0022]所述步骤(8)和步骤(11)中种子层材料为Ti/Cu。溅射一层种子层,种子层的沉积主要是提高材料界面的可靠性。
[0023]本发明中,利用扇出技术及转接板技术实现系统级封装。本发明省略了转接板背面制作RDL及铜凸点等一系列工艺流程,而是利用扇出技术实现了转接板背面RDL制作,使封装芯片通过TSV转接板的正面RDL进行互连,然后通过硅通孔引出并扇出至下面的BGA焊球上,以便与PCB板进行焊接。制备过程降低了生产成本;制备的结构可降低翘曲量,减小芯片偏移量,有利于提尚工艺的可彳丁性。
[0024]
【附图说明】
[0025]图1为本发明中封装结构示意图
图2为本发明中单颗只有正面带有再布线层的TSV转接板图3-13为本发明中各步骤示意图
其中,图中标识具体为:1.TSV转接板,2.倒装芯片,3.底部填充胶,4.塑封料,5.BGA焊球,6.转接板硅通孔,7.再布线层I,8.再布线层Π,9.微凸点,10.钝化层1,11.种子层1,12.钝化层2.,13.种子层2,14.UBM底部金属层,15.临时粘合胶,16.载板
【具体实施方式】
[0026]本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合。
[0027]本说明书(包括任何附加权利要求、摘要)中公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。
[0028]实施例1
一种基于载体的扇出2.5D/3D封装结构的制造方法,其特征在于:包括以下步骤:
(1)准备各个所需要材料,如载板、胶等;制备正面带多层再布线层的TSV转接板,层数的确定由工艺水平决定,且每层再布线层的厚度约为3-5μπι,材料为铜,背面减薄至200 μπι以下,背面露TSV镀铜并切单,如图2所示;
(2)2.5D/3D封装结构在制作过程中需要载板,载板形状为方形或圆形,圆形载板材料可选硅或玻璃等;方形载板可选玻璃或双面覆铜板等。
[0029](3)在载板上涂覆临时键合胶或热剥离薄膜,用来粘贴转接板和后续的拆键合,如图3所示,所述圆形载板材料可选硅、玻璃以及可伐合金材料等;
(4)将TSV转接板阵列粘贴至载板上,布满圆形载板,正面朝上,如图4所示;
(5)将倒装芯片倒装焊到每个转接板上,并填充底部填充胶,如图5所示;
倒装芯片为单颗裸芯片,或多颗裸芯片,或单组多层堆叠芯片组件,或若干组多层堆叠芯片组件,或裸芯片和多
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1