一种针对FreescaleCPU的USB保护电路的制作方法

文档序号:12925160阅读:286来源:国知局
一种针对FreescaleCPU的USB保护电路的制作方法与工艺

本实用新型涉及USB保护电路领域,尤指一种针对FreescaleCPU的USB保护电路。



背景技术:

Freescale公司的CPUiMX6SL、iMx6DL、iMX7等是专门针对Eink电子阅读器应用的CPU。Freescale公司严格按照USB设计规范来进行USB部分的设计。其中CPU PIN USB_OTG1_VBUS和USB_OTG2_VBUS的电源最大值是5.25V。由于国内充电器质量参差不齐,充电器输出电压经常超出5.25V,如果直接与CPU连接,会给CPU带来损坏的风险。



技术实现要素:

为解决上述问题,本实用新型提供基于现有技术USB保护电路进行改进的一种针对Freescale CPU电源、以免Freescale CPU被烧坏的Freescale CPU的USB保护电路。

为实现上述目的,本实用新型采用的技术方案是:一种针对FreescaleCPU的USB保护电路,包括过压保护电路、CPU电路、LDO电路、USB端口,所述CPU电路与LDO电路连接,所述过压保护电路分别与LDO电路和USB端口连接,其中所述过压保护电路包括MOS管Q2、三极管Q5、电阻R214、电阻R73、电阻R86、电阻R79、电容C45、电容C51、电容C6、稳压二极管D3,所述三极管Q5的E极通过电阻R79与稳压二极管D3的负极连接,所述三极管Q5的B极通过电阻R86与稳压二极管D3的负极连接,所述稳压二极管D3的正极与地相接;所述电容C6的一端与三极管Q5的E极连接,所述电容C6的另一端与地相接;所述电容C51的两端分别与三极管Q5的E极和C极相接;所述电阻R73的一端分别与三极管Q5的C极和MOS管Q2的G极连接,所述电阻R73的另一端与地连接;所述MOS管Q2的D极通过电容C45与地相接,所述MOS管Q2的D极通过电容R214与地相接,所述MOS管Q2的D极还与所述LDO电路相接,所述MOS管Q2的S极与所述三极管的E极相接,所述MOS管Q2的S极还与所述USB端口连接。

具体地,所述LDO电路中包括AP2127K-ADJTRG1稳压器U9、电容C12、电容C103、电容C5、电阻R92、电阻R8、电阻R91、电阻R7,其中所述电容C12的一端与稳压器U9的IN引脚连接,另一端与地相接;所述电容C103一端与稳压器U9的IN引脚连接,另一端与地相接;所述稳压器U9的IN引脚与USB端口的USB_5V接口相接,所述稳压器U9的IN引脚还与MOS管Q2的D极连接,所述稳压器U9的EN引脚通过电阻R8与地相接,所述电阻R92的一端与稳压器U9的EN引脚相接,另一端与电源P3V15_VDDHIGH_SW2连接;所述电阻R7的一端与稳压器U9的FB引脚连接,所述电阻R7的另一端与电容C5的一端相接,所述电容C5的另一端与地相接;所述稳压器U9的FB引脚通过电阻R91与地相连接;所述稳压器U9的FB引脚通过电阻R7与稳压器U9的OUT引脚相接,所述稳压器U9的OUT引脚还与CPU电路中的USB_OTG1_VBUS引脚相接。

本实用新型的有益效果在于:在本实用新型一种针对Freescale CPU的USB保护电路中,通过在USB端口与CPU的USB_OTG1_VBUS端口之间设置了一个由电阻R73、电阻R79、电阻R86、电容C51、二极管管D3和MOS管Q2组成的过压保护电路,其中过压保护电路对所有电源进行保护,同时还设有LDO电路对CPU进行稳压,为CPU提供二重保护,能确保CPU的电压不会超过其最大承受电压5.25V,以免CPU被烧坏。

附图说明

图1是本实用新型原理方框图。

图2是本实用新型电路原理图。

图3是本实用新型中过压保护电路的电路图。

附图标号说明:1.CPU电路;2.LDO电路;3.过压保护电路;4.USB端口。

具体实施方式

请参阅图1-3所示,一种针对Freescale CPU的USB保护电路,包括过压保护电路3、CPU电路1、LDO电路2、USB端口3,所述CPU电路1与LDO电路2连接,所述过压保护电路3分别与LDO电路2和USB端口4连接,其中所述过压保护电路3包括MOS管Q2、三极管Q5、电阻R214、电阻R73、电阻R86、电阻R79、电容C45、电容C51、电容C6、稳压二极管D3,所述三极管Q5的E极通过电阻R79与稳压二极管D3的负极连接,所述三极管Q5的B极通过电阻R86与稳压二极管D3的负极连接,所述稳压二极管D3的正极与地相接;所述电容C6的一端与三极管Q5的E极连接,所述电容C6的另一端与地相接;所述电容C51的两端分别与三极管Q5的E极和C极相接;所述电阻R73的一端分别与三极管Q5的C极和MOS管Q2的G极连接,所述电阻R73的另一端与地连接;所述MOS管Q2的D极通过电容C45与地相接,所述MOS管Q2的D极通过电容R214与地相接,所述MOS管Q2的D极与所述LDO电路2相接,所述MOS管Q2的S极与所述三极管的E极相接,所述MOS管Q2的S极与所述USB端口4连接。

在本实用新型一种针对Freescale CPU的USB保护电路中,通过在USB端口4与CPU电路1的USB_OTG1_VBUS、USB_OTG2_VBUS端口之间设置了一个由电阻R73、电阻R79、电阻R86、电容C51、二极管管D3、MOS管Q2组成的过压保护电路3,其中过压保护电路3对所有电源进行保护,配合LDO电路2,能确保CPU的电压不会超过其最大承受电压5.25V,以免CPU被烧坏。

具体地,所述LDO电路2中包括AP2127K-ADJTRG1稳压器U9、电容C12、电容C103、电容C5、电阻R92、电阻R8、电阻R91、电阻R7,其中所述电容C12的一端与稳压器U9的IN引脚连接,另一端与地相接;所述电容C103一端与稳压器U9的IN引脚连接,另一端与地相接;所述稳压器U9的IN引脚与USB端口4的USB_5V接口相接,所述稳压器U9的IN引脚还与MOS管Q2的D极连接,所述稳压器U9的EN引脚通过电阻R8与地相接,所述电阻R92的一端与稳压器U9的EN引脚相接,另一端与电源P3V15_VDDHIGH_SW2连接;所述电阻R7的一端与稳压器U9的FB引脚连接,所述电阻R7的另一端与电容C5的一端相接,所述电容C5的另一端与地相接;所述稳压器U9的FB引脚通过电阻R91与地相连接;所述稳压器U9的FB引脚通过电阻R7与稳压器U9的OUT引脚相接,所述稳压器U9的OUT引脚还与CPU电路1中的USB_OTG1_VBUS引脚相接。

本具体实施例中增加了一个LDO电路2,其中过压保护电路3对所有电源进行保护,而针对CPU的电源,在过压保护电路3的基础上增加了一个LDO电路2,LDO电路2的输出电压设计在4.9V,小于CPU最大承受电压5.25V,可以进一步保护CPU,防止被烧坏。

以上实施方式仅仅是对本实用新型的优选实施方式进行描述,并非对本实用新型的范围进行限定,在不脱离本实用新型设计精神的前提下,本领域普通工程技术人员对本实用新型的技术方案作出的各种变形和改进,均应落入本实用新型的权利要求书确定的保护范围内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1