片上端接电路的制作方法

文档序号:7541575阅读:274来源:国知局
片上端接电路的制作方法
【专利摘要】本发明公开了一种片上端接电路,包括:时钟信号发生块,被配置成响应于时钟使能信号而输出时钟信号;端接块,被配置成响应于时钟信号、第一端接控制信号以及第二端接控制信号而对输入/输出焊盘执行端接操作;第一端接控制块,被配置成响应于时钟信号和潜伏时间控制信号而产生第一端接控制信号;第二端接控制块,被配置成响应于时钟信号和潜伏时间控制信号而控制第二命令的潜伏时间并且产生第二端接控制信号;以及时钟使能信号发生块,被配置成响应于第一命令、第一端接控制信号以及第二命令来而产生时钟使能信号。
【专利说明】片上端接电路
[0001]相关申请的交叉引用
[0002]本申请要求2012年6月27日向韩国知识产权局提交的申请号为10-2012-0069155的韩国专利申请的优先权,其全部内容通过弓I用合并于此。
【技术领域】
[0003]本发明总体而言涉及一种半导体器件,更具体而言,涉及一种片上端接电路。
【背景技术】
[0004]半导体器件可以包括片上端接电路,所述片上端接电路用于对输入/输出焊盘执行端接操作,例如以将其端子的阻抗与期望的值匹配。

【发明内容】

[0005]本文描述了 一种能够稳定地控制片上端接功能的片上端接电路。
[0006]在一个实施例中,一种片上端接电路可以包括:时钟信号发生块,所述时钟信号发生块被配置成响应于时钟使能信号而输出时钟信号;端接块,所述端接块被配置成响应于时钟信号、第一端接控制信号以及第二端接控制信号而对输入/输出焊盘执行端接操作;第一端接控制块,所述第一端接控制块被配置成响应于时钟信号和潜伏时间控制信号来控制第一命令的潜伏时间并且产生第一端接控制信号;第二端接控制信号块,所述第二端接控制信号块被配置成响应于时钟信号和潜伏时间控制信号而控制第二命令的潜伏时间并且产生第二端接控制信号;以及时钟使能信号发生块,所述时钟使能信号发生块被配置成响应于第一命令、第一端接控制信号以及第二命令而产生时钟使能信号。
[0007]在另一个实施例中,一种片上端接电路可以包括:时钟使能信号发生块,所述时钟使能信号发生块被配置成响应于片上端接命令、第一端接控制信号以及动态片上端接命令来输出时钟使能信号;延迟锁定环,所述延迟锁定环被配置成响应于时钟使能信号而输出延迟锁定时钟信号;端接块,所述端接块被配置成响应于延迟锁定时钟信号、第一端接控制信号以及第二端接控制信号来执行控制输入/输出焊盘的阻抗的端接操作;第一端接控制块,所述第一端接控制块被配置成当片上端接命令被激活时响应于延迟锁定时钟信号和潜伏时间控制信号而产生第一端接控制信号;以及第二端接控制块,所述第二端接控制块被配置成当动态片上端接命令被激活时响应于延迟锁定时钟信号和潜伏时间控制信号而产生第二端接控制信号。
【专利附图】

【附图说明】
[0008]结合附图来描述本发明的特点、方面和实施例,其中:
[0009]图1是说明根据一个实施例的片上端接电路100的框图;
[0010]图2是说明图1中所示的时钟使能信号发生块CLKEN GEN的电路图;
[0011]图3是说明图1中所示的潜伏时间移位块OLS的电路图;[0012]图4是说明图1中所示的潜伏时间移位块DOLS的电路图;
[0013]图5是说明根据一个实施例的片上端接电路的片上端接操作的时序图;
[0014]图6是说明根据另一个实施例的片上端接电路200的框图;
[0015]图7是说明图6中所示的时钟使能信号发生单元CLKEN GEN的电路图;
[0016]图8是说明图6中所示的第二潜伏时间移位块DOLS的电路图;以及
[0017]图9是说明根据一个实施例的片上端接电路的片上端接操作的时序图。
【具体实施方式】
[0018]在下文中,将参照附图通过各种实施例来描述根据本发明的片上端接电路。
[0019]如图1中所示,根据一个实施例的片上端接电路100包括时钟信号发生块(B卩,延迟锁定环(DLL))110、端接块120、输入/输出焊盘DQ/DQS130、第一端接控制块140、第二端接控制块150以及时钟使能信号发生块160。
[0020]延迟锁定环110被配置成响应于时钟使能信号CLKEN而对外部时钟信号CLK执行延迟锁定操作,并且产生和输出延迟锁定时钟信号DLLCLK。
[0021]端接块120被配置成响应于第一端接控制信号ODTEN和第二端接控制信号DODTEN而对输入/输出焊盘130执行端接操作。
[0022]端接块120可以在以下情况之下被设定成具有不同的阻抗:当第一端接控制信号ODTEN被激活时、当第二端接控制信号DODTEN被激活时、以及当两个信号ODTEN和DODTEN都被去激活时。
[0023]输入/输出焊盘130可以包括多个焊盘,例如多个DQ和DQS焊盘。
[0024]第一端接控制块140被配置成响应于延迟锁定时钟信号DLLCLK和潜伏时间控制信号CWL〈0:M>来控制第一端接命令ODTCOM的潜伏时间并且产生第一端接控制信号0DTEN。
[0025]第二端接控制块150被配置成响应于延迟锁定时钟信号DLLCLK和潜伏时间控制信号CWL〈0:M>来控制第二端接命令DODT的潜伏时间并且产生第二端接控制信号D0DTEN。
[0026]时钟使能信号发生块160被配置成响应于第一端接命令ODTCOM和第一端接控制信号ODTEN来产生时钟使能信号CLKEN。
[0027]第一端接控制块140包括定时控制块ODT CTRL141、可变延迟单元VDL1142以及潜伏时间移位块OLS143。
[0028]定时控制块141被配置成通过设定的时间来控制外部命令ODT的定时,并且产生第一端接命令ODTCOM。
[0029]可变延迟单元142被配置成将第一端接命令ODTCOM延迟,并且产生初步控制信号0DTC0MD。
[0030]可变延迟单元142的延迟时间可以被控制成与延迟锁定环110中包括的可变延迟电路的延迟时间大体相似。
[0031]潜伏时间移位块143被配置成:基于延迟锁定时钟信号DLLCLK、响应于潜伏时间控制信号CWL〈0:M>,将初步控制信号0DTC0MD延迟预定的潜伏时间并且产生第一端接控制信号0DTEN。
[0032]第二端接控制块150包括命令译码器152、定时控制块CMD CTRL153、可变延迟单元VDL2154以及潜伏时间移位块D0LS155。[0033]命令译码器152被配置成:当外部命令CMD定义写入操作时,也就是说当外部命令CMD是写入命令WT时,激活输出信号。
[0034]定时控制块153被配置成通过设定的时间来控制命令译码器152的输出信号的定时,并且产生第二端接命令DODT。
[0035]第二端接命令DODT可以是在写入操作期间激活片上端接功能的命令。
[0036]可变延迟单元154被配置成将第二端接命令DODT延迟并且产生初步控制信号DODTD。
[0037]可变延迟单元154的延迟时间可以被控制成与延迟锁定环110中包括的可变延迟电路的延迟时间大体相似。
[0038]潜伏时间移位块D0LS155被配置成:基于延迟锁定时钟信号DLLCLK、响应于潜伏时间控制信号CWL〈0:M>,将初步控制信号DODTD延迟预定的潜伏时间并且产生第二端接控制信号DODTEN0
[0039]如图2中所示,时钟使能信号发生块160被配置成对第一端接命令ODTCOM和第一端接控制信号ODTEN执行“或”操作,并且产生时钟使能信号CLKEN。
[0040]如图3中所示,潜伏时间移位块0LS143可以包括多个触发器DFF和移位控制单元144。
[0041]移位控制单元144响应于潜伏时间控制信号CWL〈0:M>而产生移位控制信号EN〈l:n>。
[0042]所述多个触发器DFF响应于移位控制信号EN〈l:n>而基于延迟锁定时钟信号DLLCLK将初步控制信号0DTC0MD移位,以产生第一端接控制信号0DTEN。
[0043]如图4中所示,潜伏时间移位块D0LS155可以包括多个触发器DFF和移位控制单元 156。
[0044]移位控制单元156响应于潜伏时间控制信号CWL〈0:M>而产生移位控制信号EN〈l:n>。
[0045]所述多个触发器DFF响应于移位控制信号EN〈l:n>而基于延迟锁定时钟信号DLLCLK将初步控制信号DODTD移位,以产生第二端接控制信号D0DTEN。
[0046]将参照图5来描述根据一个实施例的前述片上端接电路100的片上端接操作。
[0047]首先,分别由于外部命令ODT和外部命令CMD而产生第一端接命令ODTCOM和第二端接命令DODT。
[0048]提供外部命令CMD是写入命令WT并且外部命令ODT是片上端接命令的实例。
[0049]第二端接命令DODT是用于执行动态片上端接功能的命令,所述动态片上端接功能在写入操作期间执行。
[0050]因此,由于外部命令ODT被激活,第一端接控制信号ODTEN基于延迟锁定时钟信号DLLCLK而产生。
[0051]由于产生了第一端接命令0DTC0M,时钟使能信号CLKEN被激活。
[0052]随后,执行初步控制信号0DTC0MD的潜伏时间移位,使得第一端接控制信号ODTEN被激活。
[0053]由于第一端接控制信号ODTEN被去激活,时钟使能信号CLKEN被去激活。
[0054]在时钟使能信号CLKEN的激活部分中,根据外部命令CMD (S卩,写入命令WT)而产生第二端接命令DODT。
[0055]随后,执行初步控制信号DODTD的潜伏时间移位,因而激活第二端接控制信号DODTEN。
[0056]在时钟使能信号CLKEN被激活的部分中,端接块120可以接收延迟锁定时钟信号DLLCLK并且对输入/输出焊盘130执行端接操作。
[0057]端接块120可以根据以下情况而在将输入/输出焊盘130的阻抗控制成具有不同值的同时执行端接操作:当外部命令ODT(即,片上端接命令)被去激活时,或者等效地,当第一端接控制信号ODTEN被去激活时(片上端接关断);当外部命令ODT被激活并且外部命令CMD (B卩,写入命令WT)被去激活时,或者等效地,当第一端接控制信号ODTEN被激活并且第二端接控制信号DODTEN被去激活时(正常片上端接);以及当外部命令ODT和外部命令CMD都被激活时,或者等效地,当第一端接控制信号ODTEN和第二端接控制信号DODTEN被激活时(动态片上端接)。
[0058]在片上端接关断的情况下,端接块120将输入/输出焊盘130的阻抗控制成第一端接阻抗RTT_PARK。
[0059]在正常片上端接的情况下,端接块120将输入/输出焊盘130的阻抗控制成第二端接阻抗RTT_N0M。
[0060]在动态片上端接的情况下,端接块120将输入/输出焊盘130的阻抗控制成第三端接阻抗RTT_WT。
[0061]在下文中,将参照附图来更加详细地描述另一个实施例。
[0062]如图6中所示,根据另一个实施例的片上端接电路200包括时钟信号发生块(即,延迟锁定环(DLL))110、端接块120、输入/输出焊盘DQ/DQS130、第一端接控制块140、第二端接控制块250以及时钟使能信号发生块260。
[0063]延迟锁定环110被配置成响应于时钟使能信号CLKEN而对外部时钟信号CLK执行延迟锁定操作,并且产生和输出延迟锁定时钟信号DLLCLK。
[0064]端接块120被配置成响应于第一端接控制信号ODTEN和第二端接控制信号DODTEN而对输入/输出焊盘130执行端接操作。
[0065]端接块120可以在以下情况之下被设定成具有不同的阻抗:当第一端接控制信号ODTEN被激活时、当第二端接控制信号DODTEN被激活时、以及当两个信号ODTEN和D0D0TEN都被去激活时。
[0066]输入/输出焊盘130可以包括多个焊盘,例如多个DQ和DQS焊盘。
[0067]第一端接控制块140被配置成响应于延迟锁定时钟信号DLLCLK和潜伏时间控制信号CWL〈0:M>来控制第一端接命令ODTCOM的潜伏时间,并且产生第一端接控制信号ODTEN。
[0068]第二端接控制块250被配置成响应于延迟锁定时钟信号DLLCLK和潜伏时间控制信号CWL〈0:M>来产生第二端接命令DODT的潜伏时间被控制的第二端接控制信号D0DTEN。
[0069]另外,第二端接控制块250被配置成响应于初步控制信号DODTD和第二端接控制信号DODTEN而产生部分信号D0DTCLKEN。
[0070]时钟使能信号发生块260被配置成响应于第一端接命令0DTC0M、第一端接控制信号0DTEN、第二端接命令DODT以及部分信号D0DTCLKEN来产生时钟使能信号CLKEN。[0071]第一端接控制块140包括定时控制块ODT CTRL141、可变延迟单元VDL1142以及潜伏时间移位块OLS143。
[0072]定时控制块141被配置成通过设定的时间来控制外部命令ODT的定时,并且产生第一端接命令ODTCOM。
[0073]可变延迟单元142被配置成将第一端接命令ODTCOM延迟,并且产生初步控制信号0DTC0MD。
[0074]可变延迟单元142的延迟时间可以被控制成与延迟锁定环110中包括的可变延迟电路的延迟时间大体相似。
[0075]潜伏时间移位块143被配置成:基于延迟锁定时钟信号DLLCLK、响应于潜伏时间控制信号CWL〈0:M>,将初步控制信号0DTC0MD延迟预定的潜伏时间并且产生第一端接控制信号0DTEN。
[0076]第二端接控制块250包括命令译码器152、定时控制块CMD CTRL153、可变延迟单元VDL2154以及潜伏时间移位块D0LS255。
[0077]命令译码器152被配置成:当外部命令CMD定义写入操作时,也就是说当外部命令CMD是写入命令WT时,激活输出信号。
[0078]定时控制块153被配置成通过设定的时间来控制命令译码器152的输出信号的定时,并且产生第二端接命令DODT。
[0079]第二端接命令DODT可以是在写入操作期间激活片上端接功能的命令。
[0080]可变延迟单元154被配置成将第二端接命令DODT延迟,并且产生初步控制信号DODTD。
[0081]可变延迟单元154的延迟时间可以被控制成与延迟锁定环110中包括的可变延迟电路的延迟时间大体相似。
[0082]潜伏时间移位块D0LS255被配置成:基于延迟锁定时钟信号DLLCLK、响应于潜伏时间控制信号CWL〈0:M>,将初步控制信号DODTD延迟预定的潜伏时间并且产生第二端接控制信号DODTEN0
[0083]潜伏时间移位块D0LS255被配置成响应于初步控制信号DODTD和第二端接控制信号DODTEN而产生部分信号D0DTCLKEN。
[0084]如图7中所示,时钟使能信号发生块260被配置成对第一端接命令0DTC0M、第一端接控制信号0DTEN、第二端接命令DODT以及部分信号D0DTCLKEN执行“或”操作,并且产生时钟使能信号CLKEN。
[0085]如图8中所示,潜伏时间移位块D0LS255可以包括多个触发器DFF、移位控制单元256以及逻辑门257。
[0086]移位控制单元256响应于潜伏时间控制信号CWL〈0:M>而产生移位控制信号EN〈l:n>。
[0087]所述多个触发器DFF响应于移位控制信号EN〈l:n>而基于延迟锁定时钟信号DLLCLK将初步控制信号DODTD移位,以产生第二端接控制信号D0DTEN。
[0088]逻辑门257对初步控制信号DODTD和所述多个触发器DFF的输出信号执行“或”操作,以产生部分信号D0DTCLKEN。
[0089]将参照图9来描述根据一个实施例的前述片上端接电路200的片上端接操作。[0090]首先,分别由于外部命令ODT和外部命令CMD而产生第一端接命令ODTCOM和第二端接命令DODT。
[0091]提供外部命令CMD是写入命令WT并且外部命令ODT是片上端接命令的实例。
[0092]第二端接命令D0DT是用于执行动态片上端接功能的命令,所述动态片上端接功能在写入操作期间执行。
[0093]即使外部命令ODT (即,片上端接命令)未被激活,当输入外部命令CMD (B卩,写入命令WT)时,也可以执行动态片上端接功能。
[0094]换言之,在片上端接命令未被激活的状态下,当输入外部命令CMD (B卩,写入命令WT)时,产生第二端接命令D0DT。
[0095]随后,执行初步控制信号DODTD的潜伏时间移位,因而激活第二端接控制信号DODTEN。
[0096]接着,由于第二端接控制信号DODTEN被去激活,时钟使能信号CLKEN被去激活。
[0097]如上所述,即使片上端接命令未被激活,但是由于输入外部命令CMD(S卩,写入命令WT),时钟使能信号CLKEN被激活。
[0098]因此,端接块120可以接收延迟锁定时钟信号DLLCLK并且对输入/输出焊盘130执行端接操作。
[0099]端接块120可以根据以下情况而在将输入/输出焊盘130的阻抗控制成具有不同值的同时执行端接操作:当外部命令ODT (即,片上端接命令)和外部命令CMD (B卩,写入命令WT)都被去激活时,或者等效地,当第一端接控制信号ODTEN和第二端接控制信号DODTEN都被去激活时(片上端接关断);当外部命令ODT被激活并且外部命令CMD(S卩,写入命令WT)被去激活时,或者等效地,当第一端接控制信号ODTEN被激活并且第二端接控制信号DODTEN被去激活时(正常片上端接);以及当外部命令CMD被激活时,或者等效地,当第二端接控制信号DODTEN被激活时(动态片上端接)。
[0100]在片上端接关断的情况下,端接块120将输入/输出焊盘130的阻抗控制成第一端接阻抗RTT_PARK。
[0101]在正常片上端接的情况下,端接块120将输入/输出焊盘130的阻抗控制成第二端接阻抗RTT_N0M。
[0102]在动态片上端接的情况下,端接块120将输入/输出焊盘130的阻抗控制成第三端接阻抗RTT_WT。
[0103]根据本发明的实施例,即使当片上端接命令未被激活时,动态片上端接功能也能够操作,因而可以稳定地将输入/输出焊盘的阻抗控制成期望的值。
[0104]尽管以上已经描述了某些实施例,但是本领域的技术人员将理解的是,描述的实施例仅仅是示例性的。因此,不应基于所描述的实施例来限制本文描述的器件。更确切地说,应当仅根据所附权利要求并结合以上描述和附图来限制本文描述的器件。
【权利要求】
1.一种片上端接电路,包括: 时钟信号发生块,所述时钟信号发生块被配置成响应于时钟使能信号而输出时钟信号; 端接块,所述端接块被配置成响应于所述时钟信号、第一端接控制信号以及第二端接控制信号而对输入/输出焊盘执行端接操作; 第一端接控制块,所述第一端接控制块被配置成响应于所述时钟信号和潜伏时间控制信号而控制第一命令的潜伏时间并且产生所述第一端接控制信号; 第二端接控制块,所述第二端接控制块被配置成响应于所述时钟信号和所述潜伏时间控制信号而控制第二命令的潜伏时间并且产生所述第二端接控制信号;以及 时钟使能信号发生块,所述时钟使能信号发生块被配置成响应于所述第一命令和所述第一端接控制信号而产生所述时钟使能信号。
2.如权利要求1所述的片上端接电路,其中,所述第一命令与片上端接命令相对应。
3.如权利要求1所述的片上端接电路,其中,所述第二命令与写入命令相对应。
4.如权利要求1所述的片上端接电路,其中,所述时钟信号发生块与延迟锁定环相对应。
5.如权利要求1所述的片上端接电路,其中,所述第一端接控制块包括: 定时控制块,所述定时控制`块被配置成通过设定的时间来控制外部命令的定时,并且产生所述第一命令; 可变延迟单元,所述可变延迟单元被配置成将所述第一命令延迟,并且产生初步控制信号;以及 第一潜伏时间移位块,所述第一潜伏时间移位块被配置成:基于所述延迟锁定的时钟信号、响应于所述潜伏时间控制信号而将所述初步控制信号延迟预定的潜伏时间,并且产生所述第一端接控制信号。
6.如权利要求5所述的片上端接电路,其中,所述第一潜伏时间移位块包括: 移位控制单元,所述移位控制单元被配置成响应于所述潜伏时间控制信号而产生移位控制信号;以及 多个触发器,所述多个触发器被配置成:响应于所述移位控制信号、基于所述延迟锁定的时钟信号而将所述初步控制信号移位,并且产生所述第一端接控制信号。
7.如权利要求1所述的片上端接电路,其中,所述第二端接控制块包括: 命令译码器,所述命令译码器被配置成当外部命令定义写入操作时激活输出信号;定时控制块,所述定时控制块被配置成通过设定的时间来控制所述命令译码器的输出信号的定时,并且产生所述第二命令; 可变延迟单元,所述可变延迟单元被配置成将所述第二命令延迟,并且产生初步控制信号;以及 第二潜伏时间移位块,所述第二潜伏时间移位块被配置成:基于所述延迟锁定的时钟信号、响应于所述潜伏时间控制信号而将所述初步控制信号延迟预定的潜伏时间,并且产生所述第二端接控制信号。
8.如权利要求7所述的片上端接电路,其中,所述第二潜伏时间移位块包括: 移位控制单元,所述移位控制单元被配置成响应于所述潜伏时间控制信号而产生移位控制信号;以及 多个触发器,所述多个触发器被配置成:响应于所述移位控制信号、基于所述延迟锁定的时钟信号而将所述初步控制信号移位,并且产生所述第二端接控制信号。
9.如权利要求8所述的片上端接电路,其中,所述时钟使能信号发生块被配置成响应于所述第一命令、所述第一端接控制信号、所述第二命令以及部分信号而产生所述时钟使能信号。
10.如权利要求9所述的片上端接电路,其中,所述第二潜伏时间移位块被配置成响应于所述初步控制信号和所述第二端接控制信号而产生所述部分信号。
11.如权利要求10所述的片上端接电路,其中,所述第二潜伏时间移位块包括: 移位控制单元,所述移位控制单元被配置成响应于所述潜伏时间控制信号而产生移位控制信号; 多个触发器,所述多个触发器被配置成:响应于所述移位控制信号、基于所述延迟锁定的时钟信号而将所述初步控制信号移位,并且产生所述第二端接控制信号;以及 逻辑门,所述逻辑门被配置成对所述初步控制信号和所述多个触发器的输出信号执行或操作,并且产生所述部分信号。
12.一种片上端接电路,包括: 时钟使能信号发生块,所述时钟使能信号发生块被配置成响应于片上端接命令、第一端接控制信号以及动态片上端接命令而输出时钟使能信号; 延迟锁定环,所述延迟锁定环`被配置成响应于所述时钟使能信号而输出延迟锁定时钟信号; 端接块,所述端接块被配置成响应于所述延迟锁定时钟信号、所述第一端接控制信号以及第二端接控制信号而执行控制输入/输出焊盘的阻抗的端接操作; 第一端接控制块,所述第一端接控制块被配置成:当所述片上端接命令被激活时,响应于所述延迟锁定时钟信号和潜伏时间控制信号而产生所述第一端接控制信号;以及 第二端接控制块,所述第二端接控制块被配置成:当所述动态片上端接命令被激活时,响应于所述延迟锁定时钟信号和所述潜伏时间控制信号而产生所述第二端接控制信号。
13.如权利要求12所述的片上端接电路,其中,所述动态片上端接命令与在写入操作部分期间控制所述输入/输出焊盘的阻抗的命令相对应。
14.如权利要求12所述的片上端接电路,其中,所述时钟使能信号发生块被配置成:当所述片上端接命令和所述动态片上端接命令中的一个或两个被激活时,激活所述时钟使能信号。
15.如权利要求12所述的片上端接电路,其中,所述片上端接电路被配置成:在所述片上端接命令被去激活的状态下,当所述动态片上端接命令被激活时,激活所述时钟使能信号。
16.如权利要求12所述的片上端接电路,其中,所述第一端接控制块包括: 定时控制块,所述定时控制块被配置成通过设定的时间来控制所述片上端接命令的定时; 可变延迟单元,所述可变延迟单元被配置成将所述定时控制块的输出信号延迟,并且产生初步控制信号;以及第一潜伏时间移位块,所述第一潜伏时间移位块被配置成:基于所述延迟锁定时钟信号、响应于所述潜伏时间控制信号而将所述初步控制信号延迟预定的潜伏时间,并且产生所述第一端接控制信号。
17.如权利要求12所述的片上端接电路,其中,所述第二端接控制块包括: 命令译码器,所述命令译码器被配置成将所述动态片上端接命令译码; 定时控制块,所述定时控制块被配置成通过设定的时间来控制所述命令译码器的输出信号的定时; 可变延迟单元,所述可变延迟单元被配置成将所述定时控制块的输出信号延迟,并且产生初步控制信号;以及 第二潜伏时间移位块,所述第二潜伏时间移位块被配置成:基于所述延迟锁定时钟信号、响应于所述潜伏时间控制信号而将所述初步控制信号延迟预定的潜伏时间,并且产生所述第二端接控制信号。
18.如权利要求17所述的片上端接电路,其中,所述时钟使能信号发生块被配置成响应于所述片上端接命令、所述第一端接控制信号、所述动态片上端接命令以及部分信号而产生所述时钟使能信号。
19.如权利要求18所述的片上端接电路,其中,所述第二潜伏时间移位块被配置成响应于所述初步控制信号和所述第二端接控制信号而产生所述部分信号。
20.如权利要求19所述的片上端接电路,其中,所述第二潜伏时间移位块包括: 移位控制单元,所述移位控制单元被配置成响应于所述潜伏时间控制信号而产生移位`控制信号; 多个触发器,所述多个触发器被配置成:响应于所述移位控制信号、基于所述延迟锁定时钟信号而将所述初步控制信号移位,并且产生所述第二端接控制信号;以及 逻辑门,所述逻辑门被配置成对所述初步控制信号和所述多个触发器的输出信号执行或操作,并且产生所述部分信号。
【文档编号】H03K19/0175GK103516348SQ201310049408
【公开日】2014年1月15日 申请日期:2013年2月7日 优先权日:2012年6月27日
【发明者】郑锺濠 申请人:爱思开海力士有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1