装置、用于获得校准数据和生成本地振荡器信号的方法_6

文档序号:9250836阅读:来源:国知局
作。
[0161] 说明书和附图仅仅说明本发明的原理。因此应当理解,本领域技术人员将能够设 计出虽然此处未明确描述或示出但体现本公开的原理并被包括在其精神和范围内的各种 布置。此外,在此记载的所有示例主要清楚地旨在仅用于教学目的,以帮助读者理解本公开 的原理和发明人对促进现有技术贡献的概念,并且被解释为不限于这些具体记载的示例和 条件。而且,所有在此记载本公开的原理、方面和示例以及其具体的示例的闸述意在包括其 等同物。
[0162] 分别表示为"用于……的装置"(执行一定的功能)的功能块应当被理解为包括电 路的功能块,该电路被配置为执行某个功能。因此,"用于某事的装置"也可被理解为"被配 置为或适于......的装置"。因此,被配置成执行某个功能的装置确实并不意味着这样的 装置必须执行该功能(在给定的时刻)。
[0163] 图中示出的各种元素的功能,包括标记为"装置"、"用于提供传感器信号的装置"、 "用于生成发射信号的装置"等的任何功能块可通过使用诸如"信号提供器"、"信号处理电 路"、"处理器"、"控制器"等的专用电路以及能够执行与适当软件相关联的软件的硬件提 供。而且,本文描述为"装置"的任何实体可对应于或被实现为"一个或多个模块"、"一个 或多个设备"、"一个或多个单元"等。当由处理器提供时,功能可由单个专用处理器、由单 个共享处理器,或由多个单独的处理器提供,其中一些可以是共享的。而且,术语"处理器" 或"控制器"的明确使用不应当被解释为专指能够执行软件的硬件,并且可隐含地包括但不 限于,数字信号处理器(DSP)硬件、网络处理器、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)、用于存储软件的只读存储器(ROM),随机访问存储器(RAM),和非易失性存储器。其 他的硬件,常规和/或定制的也可被包括在内。
[0164] 本领域技术人员应理解,本文的任何方框图代表体现本公开的原理的说明性电路 的概念图。类似地,将理解,任何流程表、流程图、状态转换图、伪代码等表示基本可在计算 机可读介质中表示并且因此可由计算机或处理器执行的各种过程,不管这样的计算机或处 理器是否被明确示出。
[0165] 此外,以下的权利要求由此被结合到【具体实施方式】中,其中每项权利要求可能会 作为单独的例子代表它自己。虽然每个权利要求可作为单独的示例代表它自己,但应注意 的是,尽管从属权利要求可在权利要求书中表示与一个或多个其他权利要求的特定组合, 但是其他示例也可包括该从属权利要求与每个其他从属或独立权利要求的主题的组合。这 样的组合在本文中提出,除非它被指出特定的组合不是目的。此外,意图还包括权利要求的 特征到任何其他独立权利要求,即使该权利要求不是直接从属于该独立权利要求的。
[0166] 应当进一步指出的是,在说明书或权利要求中所公开的方法可以是由具有用于执 行这些方法的各自动作中的每个的装置的设备实现的。
[0167] 另外,也将理解,在说明书或权利要求中公开的多个动作或功能的公开可以不被 解释为在特定的顺序内。因此,多个动作或功能的公开将不限制这些为特定顺序,除非这样 的动作或功能由于技术原因而不可互换。此外,在一些示例中,单个动作可以包括或者可以 被分成多个子动作。这样的子动作或子过程可以被包括单个动作或过程并且是这样单个 动作或过程的一部分,除非明确地排除在外。
【主权项】
1. 一种电路,包括: 数字-时间转换器;以及 信号处理电路,其耦合到数字-时间转换器并且被配置为生成从提供给信号处理电路 的信号导出的经处理的信号,经处理的信号包括相对于提供给信号处理电路的信号的预定 相位关系, 其中所述电路被配置成接收参考信号并基于所接收的参考信号生成输出信号; 其中,测量电路被配置为测量输出信号和接收的参考信号之间的延迟;以及 其中,数字-时间转换器的输出被耦合到存储器,所述存储器被配置为基于测量的延 迟存储数字-时间转换器的校准数据。2. 根据权利要求1的电路,其中,数字-时间转换器和信号处理电路串联耦合,形成串 行连接,其中,参考信号被提供给串行连接的输入并且输出信号在串行连接的输出处可获 得。3. 根据权利要求1的电路,其中参考信号被提供给信号处理电路,并且其中输出信号 可从数字-时间转换器获得。4. 根据前述权利要求中任一项的电路,其中信号处理电路被配置为改变预定的相位关 系,并且其中所述电路包括发生器电路,所述发生器电路被配置成向数字-时间转换器提 供控制信号以抵消预定相位关系的改变。5. 根据权利要求4的电路,其中发生器电路包括积分器或累加器,其耦合到数字-时间 转换器以提供控制信号。6. 根据权利要求5的电路,其中积分器或累加器通过参考信号计时,从参考信号导出 的信号包括与参考信号基本上相同的频率或基于输出信号。7. 根据权利要求1至3中任一项的电路,其中,存储器被配置为基于提供给存储器的控 制信号存储校准数据。8. 根据权利要求1至3中任一项的电路,其中,存储器被配置为存储查找表,所述查找 表包括数字-时间转换器的校准数据。9. 根据权利要求1至3中任一项的电路,其中,信号处理电路被配置为处理提供给信号 处理电路的振荡信号并生成经处理的信号作为振荡信号。10. 根据权利要求1至3中任一项的电路,其中经处理的信号的频率相对于提供给信号 处理电路的信号的频率的比或者该比的倒数大于一并等于整数部分与非零分数部分之和, 其中,分数部分的绝对值小于一。11. 根据权利要求1至3中任一项的电路,其中,信号处理电路被配置为改变预定的 相位关系,其中,所述电路包括配置成向数字-时间转换器提供控制信号以抵消预定的相 位关系的改变的发生器电路,该发生器电路包括积分器或累加器,其耦合到数字-时间转 换器以提供控制信号,其中积分器或累加器被配置为处理包括与分数部分有关的信息的信 号。12. 根据权利要求1至3中任一项的电路,其中,信号处理电路至少部分地包括整数锁 相环电路、分数锁相环电路、直接数字合成器电路以及倍频器电路中的至少一个。13. 根据权利要求1至3中任一项的电路,其中,测量电路被配置为检测输出信号和参 考信号之间的多于三个的不同延迟值。14.根据权利要求1至3中任一项的电路,其中,测量电路是信号处理电路的一部分。15.根据权利要求14的电路,其中测量电路的输出被耦合至可控振荡器,所述可控振 荡器被配置成基于测量电路的输出生成经处理的信号。16.根据权利要求1至3中任一项的电路,其中信号处理电路被配置成独立于由测量电 路提供的信号可操作。17.根据权利要求1至3中任一项的电路,其中,测量电路包括时间-数字转换器。18.根据权利要求1至3中任一项的电路,其中,电路被配置为生成输出信号作为射频 信号。19.根据权利要求1至3中任一项的电路,包括端子以向电路提供参考信号。20. -种集成电路,其包括电路,所述电路包括: 数字-时间转换器;以及 信号处理电路,其耦合到数字-时间转换器并且被配置为生成从提供给信号处理电路 的信号导出的经处理的信号,经处理的信号包括相对于提供给信号处理电路的信号的预定 相位关系, 其中所述电路被配置成接收参考信号并基于所接收的参考信号生成输出信号; 其中,测量电路被配置为测量输出信号和接收的参考信号之间的延迟;以及 其中,数字_时间转换器的输出被耦合到存储器,所述存储器被配置为基于测量的延 迟存储数字-时间转换器的校准数据。21. 根据权利要求20的集成电路,进一步包括耦合到电路的混频器电路以接收电路的 输出信号作为本地振荡器信号。22. -种发射器、接收器或者收发器,其包括电路,所述电路包括: 数字-时间转换器;以及 信号处理电路,其耦合到数字-时间转换器并且被配置为生成从提供给信号处理电路 的信号导出的经处理的信号,经处理的信号包括相对于提供给信号处理电路的信号的预定 相位关系, 其中所述电路被配置成接收参考信号并基于所接收的参考信号生成输出信号; 其中,测量电路被配置为测量输出信号和接收的参考信号之间的延迟;以及 其中,数字_时间转换器的输出被耦合到存储器,所述存储器被配置为基于测量的延 迟存储数字-时间转换器的校准数据。23. -种用于获得校准数据的方法,所述方法包括: 测量电路的输出信号和参考信号之间的延迟,所述电路包括数字-时间转换器以及信 号处理电路,所述信号处理电路耦合到数字-时间转换器并且被配置为生成从提供给信号 处理电路的信号导出的经处理的信号,经处理的信号包括相对于提供给信号处理电路的信 号的预定相位关系,其中所述电路被配置成接收参考信号并基于所接收的参考信号生成输 出信号;以及 基于测量的延迟将数字-时间转换器的校准数据存储到存储器。24. -种用于生成本地振荡器信号的方法,所述方法包括: 使用电路生成输出信号,所述电路包括数字_时间转换器和信号处理电路,所述信号 处理电路耦合到数字-时间转换器并且被配置为生成从提供给信号处理电路的信号导出 的经处理的信号,经处理的信号包括相对于提供给信号处理电路的信号的预定相位关系, 其中所述电路被配置成接收参考信号并基于所接收的参考信号生成输出信号作为本地振 荡器信号;以及 在本地振荡器信号的生成期间基于存储在存储器中的校准数据控制数字-时间转换 器。25. -种机器可读存储器,包括机器可读指令,当被执行时来实施如在任何未决权利要 求中要求保护的方法或实现如在任何未决权利要求中要求保护的设备。
【专利摘要】电路、集成电路、发射器、接收器、收发器、用于获得校准数据的方法和用于生成本地振荡器信号的方法。根据示例的电路包括数字-时间转换器和信号处理电路,该信号处理电路耦合到数字-时间转换器并被配置成生成从提供给信号处理电路的信号导出的经过处理的信号,该经过处理的信号包括相对于提供给信号处理电路的信号的预定的相位关系,其中该电路被配置成接收参考信号并基于所接收的参考信号生成输出信号。测量电路被配置为测量输出信号和参考信号之间的延迟,其中数字-时间转换器的输出被耦合到存储器,该存储器被配置为基于测量的延迟存储数字-时间转换器的校准数据。
【IPC分类】H03L7/197
【公开号】CN104967449
【申请号】CN201510183924
【发明人】T·马耶, S·特蒂内克, P·普雷勒
【申请人】英特尔Ip公司
【公开日】2015年10月7日
【申请日】2015年2月27日
【公告号】DE102014104478A1, US20150280842
当前第6页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1