等离子体显示板及其驱动方法

文档序号:2641101阅读:142来源:国知局
专利名称:等离子体显示板及其驱动方法
技术领域
本发明涉及一种等离子体显示板(PDP)及其驱动方法,具体地说,涉及一种即使输入非正常的垂直同步信号也能被正常驱动的PDP。
背景技术
由于PDP的高亮度、高发光效率和宽视角,其发展近来集中在平板显示器。
PDP利用气体放电产生的等离子体显示字符或图像。PDP可以包括排列在一个矩阵格式中的好几万到好几百万个象素。
通常,PDP包括一对间隔玻璃基板,其上形成电极并覆有荧光材料,等离子体在两个基板之间的空间内形成。
图1是一个常规PDP的平面图。
如图1所示,PDP包括成对并列排布的维持电极2和扫描电极6,每对构成一个显示行。
地址电极4与维持电极2、扫描电极6正交排列。放电单元(第一个到最后一个放电单元)在地址电极4和成对的维持电极2、扫描电极6之间的交叉处形成。所述地址电极4排列在列方向,所述维持电极2和扫描电极6交替排列在行方向。
地址显示分离(ADS)驱动作为驱动PDP的方法被广泛采用,放电单元如上所述在其中形成。
ADS驱动方法基本包括一个复位周期、一个地址周期和一个维持周期。
具体地说,一帧被划分为多个子场,每个子场进一步分为复位周期、地址周期和维持周期。这些子场是帧的基本单元,8至12个子场通常被用于构成表示一个图像的一帧。
在复位周期内,对每个单元的状态进行初始化,以便于对所述单元进行寻址操作。
在地址周期内,选择用于显示图像的单元。此时,由于地址放电,壁电荷在选中单元中形成。
在维持周期内产生放电,以显示关于被寻址(所选中)单元的图像。
每帧的8至12个子场可通过调节维持脉冲数显示一个预期图像(亮度)。8至12个子场具有不同比重并顺序操作。
在使用具有不同比重的若干子场表示灰度级别时,垂直同步信号的频率(“Vsync”)是一个非常重要的因素。图2表示当产生Vsync时扫描电极6的波形。
特别地,图2表示输入Vsync之后第一子场中的扫描电极6的波形图。
如图2所示,当输入Vsync时,扫描电极6经过一接地周期a、一预维持周期b和一斜坡(ramp)复位周期c。在所述预维持周期b中输出一预维持波形,和在所述斜坡复位周期c中输出一斜坡擦除脉冲。但是,在诸如信道搜索功能的操作中,当一个子场还没有结束就输入所述Vsync时,所述扫描电极6的第一子场就会在该子场的中间位置再度开始,它没有被结束。因此,在如图13所示,所述Vsync开始于扫描电极6的输出波形的斜坡峰值处时,过度的位移电流可能会流过所述面板,从而可能导致不能承受高电流的开关被损坏。
一个视频信号特别地具有一个Vsync频率周期,对应于国家系统电视委员会制式(NTSC)为16.67ms,对应于逐行倒相制式(PAL)为20ms。
一个PDP驱动控制电路适于接收这种视频信号的Vsync并通过将Vsync用作参考信号生成一个用于驱动电路的控制信号。
因此,当输入一个具有常规周期的Vsync时,PDP驱动控制电路也正常工作。然而,当输入一个具有非常规周期的Vsync时,PDP驱动控制电路就不能正常工作。
一个具有非常规周期的Vsync常常在例如改变通道的瞬时状态下生成。当输入一个具有非常规周期的Vsync时,会发生如下的失败模式。
例如,在驱动状态为复位状态的情况下,一旦输入一具有非常规周期的Vsync时,对PDP驱动控制电路进行初始化。在这种情况下,当一个驱动电路的场效应管(FET)打开时,控制信号消失,从而导致驱动电路进入一个非正常状态。结果,由于替代电流,驱动FET会遭到破坏。

发明内容
本发明提供了一种等离子体显示板及其驱动方法,可以提供对PDP的稳定操作,并可以避免由于非垂直同步信号产生的非正常驱动信号而对PDP产生破坏。
本发明的附加特征将在下面的描述中提出,部分内容可以明显看出,部分内容通过本发明的实施可以推知。
本发明披露了一种驱动等离子体显示板的方法,用于检测垂直同步信号的频率,将检测频率与预定义参考频率进行比较,并根据比较结果控制若干维持脉冲。
本发明还披露了一种等离子体显示板,包括一个等离子体板、一个控制电路、一个地址驱动器、一个维持驱动器以及一个扫描驱动器。
等离子体板包括在列方向上排列的若干地址电极,在行方向上交替排列的若干维持电极和若干扫描电极。控制电路检测垂直同步信号频率,将检测频率与参考频率作比较,根据比较结果控制若干维持脉冲。地址驱动器从控制电路接收地址驱动控制信号,并向若干地址电极输入显示数据信号。维持驱动器从控制电路接收维持电极驱动控制信号,并在若干维持电极上施加驱动电压。扫描驱动器从控制电路接收扫描电极驱动控制信号,并在若干扫描电极上施加驱动电压。
可以理解以上的总体描述和以下的具体描述是示例和解释性的,并为所要求的本发明提供进一步的解释。


附图作为对本发明的进一步理解以及本说明书的一部分,阐述了本发明的具体实施方式

并解释了本发明的原理。
图1是一个常规PDP的平面图。
图2是根据一个用于常规PDP的ADS驱动方法实例,在输入Vsync之后第一子场的扫描电极的波形图。
图3表示根据另一个用于常规PDP的ADS驱动方法实例,在扫描电极的斜坡峰值处输入非常规Vsync情况下的扫描电极的波形图。
图4表示根据本发明的一个范例性实施例的PDP的配置。
图5表示图4中控制电路的方块图。
图6表示根据本发明的第一范例性实施例,当输入一个适用于NTSC的常规Vsync时的视频信号帧。
图7表示根据本发明的第二范例性实施例,当输入非常规Vsync时的一种PDP驱动方法。
具体实施例方式
下面,将结合图具体描述本发明的优选实施例。
图4表示根据本发明的范例性实施例的一个PDP的配置。
参照图4,根据本发明的一个范例性实施例,PDP包括一个等离子体板100、一个地址驱动器200、一个维持驱动器300、一个扫描驱动器500和一个控制单元400。
等离子体板100包括在列方向上排列的若干地址电极A1至Am,在行方向上交替排列的若干维持电极X1至Xn和若干扫描电极Y1至Yn。
地址驱动器200从控制单元400接收地址驱动控制信号,并向地址电极A1至Am输入显示数据信号,以选择期望的放电单元。
维持驱动器300从控制单元400接收维持电极驱动控制信号,并在维持电极X1至Xn上施加驱动电压。扫描驱动器500从控制单元400接收扫描电极驱动控制信号,并在扫描电极Y1至Yn上施加驱动电压。在维持周期中,作为对控制单元400的控制信号的响应,维持驱动器300和扫描驱动器500交替向维持电极X1至Xn和扫描电极Y1至Yn施加维持放电电压,并各自在选中的放电单元中生成维持放电电压。
控制单元400接收红(R)、绿(G)、蓝(B)视频信号和垂直同步信号Vsync,并输出地址驱动控制信号、维持电极驱动控制信号和扫描电极驱动控制信号。控制单元400根据Vsync的一个频率变量,通过调节用于每个子场维持周期中维持脉冲的数量控制送至地址驱动器200、维持驱动器300和扫描驱动器500的信号。
下面将参照图5给出PDP中控制单元400的详细说明。
图5是图4中控制单元400的方块图。
如图5所示,控制单元400包括一个垂直频率检测器410、一个存储器420、一个比较器430、一个Vsync控制器440、一个驱动信号控制器460和一个帧存储器470。
垂直频率检测器410接收Vsync并检测其频率。
存储器420存储基于Vsync频率的常规操作控制的参考电压。
比较器430对垂直频率检测器410检测的频率和存储器420存储的参考频率进行比较。
当输入Vsync的频率在参考频率和一个任意的设置频率fa之间时,Vsync控制器440无须调节维持脉冲数就可执行常规操作。当Vsync的频率在设置频率fa和高于频率fa的第二设置频率fb之间时,为了稳定地操作PDP,Vsync控制器440需要调节维持脉冲数以执行常规操作。当Vsync的频率高于第二设置频率fb时,Vsync控制器440忽略这一Vsync并等待下一个Vsync。
驱动信号控制器460接收来自帧存储器470的视频数据帧,由此Vsync控制器440生成并输出一个驱动控制信号,以通过调节视频数据帧的维持脉冲数驱动PDP。
帧存储器470在由数字化RGB视频信号生成伽玛连接的视频数据之后,存储视频数据输入。
控制单元400的操作参照图6和图7在下面详细说明。
图6表示根据本发明的第一范例性实施例,当输入NTSC制式的常规Vsync时的一个视频信号帧。
8至12个子场特别用于构成表示一个Vsync周期的图像的一帧。图6表示子场10构成一帧的具体实施例,但本发明并不仅限于子场10。
常规NTSC视频信号的Vsync具有16.67ms的频率周期。
如图6所示,当输入一个常规电压Vsync时,一个Vsync周期(16.67ms)的视频信号输入的一帧由10个子场SF1至SF10组成,一个空闲周期位于Vsync周期的末尾部分,用于表示一个图像。
如上所述当输入常规Vsync时,PDP驱动电路执行常规操作。
图7表示根据本发明的第二范例性实施例,当输入非常规Vsync时的PDP驱动方法。
NTSC制式使用16.67ms的Vsync频率周期和60Hz的参考频率,PAL制式使用20ms的Vsync频率周期和50Hz的参考频率。这些值存储在存储器420中,将在下面的说明中引用。
下面的说明中论述的任意设置频率fa、fa’、fb、fb’的值是示例性的,并不仅限于此。
当NTSC制式中输入Vsync的频率位于60Hz的参考频率和任意设置频率fa(如fa=62Hz)之间时,Vsync控制器440无须调节外部输入视频信号的一帧的维持脉冲数就可对PDP驱动电路执行常规操作。也就是说,当Vsync的频率位于60Hz和62Hz之间时,PDP驱动电路无须调节维持脉冲数就可执行常规操作。
当NTSC制式中输入Vsync的频率位于设置频率fa(fa=62Hz)和高于频率fa的设置频率fb(例如fb=65Hz)之间时,Vsync控制器440需要调节输入视频信号的一帧的维持脉冲数才能执行常规操作。此时,Vsync控制器440需要调节维持脉冲数才能调节空闲周期的位置。然后Vsync具有和空闲周期相应的频率余量(margin)。
具体地说,当输入Vsync的频率位于无须调节维持脉冲数就可执行常规显示操作的频率fa和略高于频率fa的频率fb之间时,Vsync控制器440通过从帧存储器470接收输入RGB视频信号并调节一帧中每个子场的维持脉冲数,执行常规显示操作。
也就是说,Vsync控制器440将视频信号帧的维持脉冲数限制在一个允许PDP在维持周期内稳定工作的值,并将空闲周期置于Vsync周期的末尾部分。例如,当输入Vsync的频率位于62Hz和65Hz之间时,Vsync控制器440调节每个子场的维持脉冲数和空闲周期的位置,以使PDP驱动电路正常工作。
当NTSC制式的输入Vsync的频率高于频率fb时,PDP驱动电路不能正常工作。结果,在这种情况下,Vsync控制器440忽略输入Vsync,并当生成一个驱动控制信号时,确保正常驱动所需的时间。
在NTSC制式的相同方式中,Vsync控制器440执行常规操作,以根据PAL制式中的非正常Vsync正常操作PDP驱动电路。然而,对PAL制式来说,视频信号的Vsync的具有20ms的频率周期和50Hz的参考频率。当PAL制式中Vsync输入的频率位于50Hz的参考频率和任意设置频率fa’(例如fa’=52Hz)之间时,Vsync控制器440无须调节外部输入视频信号的一帧的维持脉冲数就可对PDP驱动电路执行常规操作。也就是说,当Vsync的频率位于50Hz和52Hz之间时,PDP驱动电路无须调节维持脉冲数就可执行常规操作。
当PAL制式中输入Vsync的频率位于设置频率fa(fa’=52Hz)和高于频率fa’的设置频率fb’(例如fb’=55Hz)之间时,Vsync控制器440对PDP驱动电路执行常规操作并调节输入视频信号帧的维持脉冲数。Vsync控制器440将视频信号帧的维持脉冲数限制在一个允许PDP在维持周期内稳定工作的值,并将空闲周期置于Vsync周期的末尾部分。
当PAL制式的输入Vsync的频率高于频率fb’时,由于没有输入正常的RGB视频信号,PDP驱动电路不能正常工作。结果,在这种情况下,Vsync控制器440忽略输入Vsync,并当生成一个驱动控制信号时,确保正常驱动所需的时间。
根据本发明的范例性实施例,如以上说明所述,可以避免由于非垂直同步信号的输入而对PDP驱动电路产生破坏,从而可正常、稳定地驱动PDP。
对本领域技术人员来说不脱离本发明的精神或范围而对本发明实施的各种修改和变化均是显而易见的。因此,假如对本发明实施的各种修改和变化落在所附的权利要求及其等效内容的范围之内,则均属于本发明。
权利要求
1.一种根据垂直同步信号驱动等离子体显示板的方法,包括检测垂直同步信号的频率;将检测到的频率与一参考频率作比较;根据所述比较结果控制若干维持脉冲。
2.根据权利要求1所述的方法,其中,当比较所检测到的频率时,如果所检测到的频率位于参考频率和第一设置频率之间,则输入视频信号帧的维持脉冲数不作调节。
3.根据权利要求2所述的方法,其中,当比较所检测到的频率时,如果所检测到的频率位于第一设置频率和第二设置频率之间,则输入视频信号帧的维持脉冲数和一帧的空闲周期的位置会被调节;其中,所述第二设置频率高于所述第一设置频率。
4.根据权利要求3所述的方法,其中,所述输入视频信号帧的维持脉冲数被调节到一个允许所述PDP稳定操作的值;其中,所述空闲周期被置于垂直同步信号的一个周期的末尾部分。
5.根据权利要求3所述的方法,其中,当比较所检测到的频率时,如果所检测到的频率高于第二设置频率,则垂直同步信号被忽略,并获得用于生成一稳定驱动波形的时间。
6.根据权利要求4所述的方法,其中,所述空闲周期被置于垂直同步信号的一个周期的末尾部分。
7.一种等离子体显示板,包括在列方向上排列的若干地址电极,在行方向上交替排列的若干维持电极和若干扫描电极;一个控制电路,用于检测垂直同步信号的频率,将所检测的频率与一参考频率作比较,并根据比较结果控制若干维持脉冲;一个地址驱动器,用于从所述控制电路中接收地址驱动控制信号,并向若干地址电极输入显示数据信号;一个维持驱动器,用于从所述控制电路中接收一维持电极驱动控制信号,并在若干所述维持电极上施加一驱动电压;一个扫描驱动器,用于从所述控制电路接收一扫描电极驱动控制信号,并在若干所述扫描电极上施加一驱动电压。
8.根据权利要求7所述的等离子体显示板,其中,所述控制电路包括一个帧存储器,用于存储RGB视频信号帧;一个存储器,用于存储所述垂直同步信号的一参考频率;一个垂直频率检测器,用于检测所述垂直同步信号的频率;一个比较器,用于对由所述垂直频率检测器检测到的频率和所述存储器中存储的所述参考频率进行比较;一个垂直同步信号控制器,用于根据所述比较器的比较结果,控制一视频信号帧的维持脉冲数或忽略所述垂直同步信号;一个驱动信号控制器,用于根据垂直同步信号控制器的控制结果生成并输出驱动控制信号。
9.根据权利要求8所述的等离子体显示板,其中,当所述比较器的比较结果指出所述垂直同步信号的频率位于所述参考频率和所述第一设置频率之间时,所述垂直同步信号控制器不调节所述维持脉冲数。
10.根据权利要求9所述的等离子体显示板,其中,当所述比较器的比较结果指出所述垂直同步信号的频率位于所述第一设置频率和所述第二设置频率之间时,所述垂直同步信号控制器调节所述维持脉冲数和所述帧的空闲周期的位置;其中,所述第二设置频率高于所述第一设置频率。
11.根据权利要求10所述的等离子体显示板,其中,当所述比较器的比较结果指出所述垂直同步信号的频率高于所述第二设置频率时,所述垂直同步信号控制器忽略所述垂直同步信号,并确保生成一稳定驱动波形所需的时间。
全文摘要
一种等离子体显示板及其驱动方法,其中该方法包括检测垂直同步信号的频率,将检测频率与参考频率作比较,根据比较结果控制视频信号的每个子场的若干维持脉冲。根据本发明,可以避免由于非垂直同步信号的输入而对等离子体显示板驱动电路产生破坏。
文档编号G09F9/313GK1624742SQ200410010
公开日2005年6月8日 申请日期2004年9月30日 优先权日2003年10月1日
发明者张根宁, 姜太京 申请人:三星Sdi株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1