薄膜晶体管液晶显示器的驱动电路及其降低功耗方法

文档序号:2612459阅读:155来源:国知局
专利名称:薄膜晶体管液晶显示器的驱动电路及其降低功耗方法
技术领域
本发明是有关于一种薄膜晶体管液晶显示器的技术领域,尤指一种适用于薄膜晶体管液晶显示器的驱动电路及其降低功耗方法。
背景技术
图1显示公知薄膜晶体管液晶显示器的液晶面板1的示意图。假设该液晶面板1的全画面分辨率为1024×768,所以液晶面板1在显示影像画面时,组设于液晶面板1上的多个栅极驱动芯片(Gate Driver IC)(未示)会被导通768次,组设于液晶面板1上的多个源极驱动芯片(Source Driver IC)(未示)会被导通1024×3(R,G,B)次。然而,从外部电路所传送的影像画面的分辨率若为非全画面的分辨率640×480时,其有效显示区10如图1所示。由于公知薄膜晶体管液晶显示器的驱动电路的设计缘故,液晶面板1在显示分辨率为640×480的影像画面时,液晶面板1上的所述的栅极驱动芯片仍会导通768次,液晶面板1上的所述的源极驱动芯片仍会导通1024次。故,对于非有效显示区11而言,公知液晶面板1仍会控制与该非有效显示区11相关的栅/源极驱动芯片进行动作,如此将造成不必要的功率浪费。

发明内容
本发明的一目的在于提供一种薄膜晶体管液晶显示器的驱动电路及其降低功耗方法,以能降低驱动电路的功率消耗。
本发明的另一目的在于提供一种薄膜晶体管液晶显示器的驱动电路及其降低功耗方法,以能减少送至驱动电路的时钟/数据输出次数。
依据本发明的一特色,是提供一种薄膜晶体管液晶显示器的驱动电路。该驱动电路包括多个源极驱动芯片、多个栅极驱动芯片、及时序控制器。所述的源极驱动芯片与液晶面板电性连接。所述的栅极驱动芯片亦与液晶面板电性连接。上述时序控制器分别与所述的源极驱动芯片及所述的栅极驱动芯片电性连接,且其还包括降功耗的源极/栅极时序控制电路、及视频信号数据判断电路。降功耗的源极/栅极时序控制电路分别与所述的源极驱动芯片及所述的栅极驱动芯片电性连接。视频信号数据判断电路与降功耗的源极/栅极时序控制电路电性连接,其接收视频信号数据,并由视频信号数据分析出有效分辨率参数值,且能激活降功耗的源极/栅极时序控制电路进行操作。
依据本发明的另一特色,是提供一种薄膜晶体管液晶显示器的驱动电路的降低功耗方法。该降低功耗方法包括下述步骤数据接收步骤,接收一视频信号数据;分析分辨率步骤,判断该视频信号数据是否为一全画面视频信号数据,若该视频信号数据不是该全画面视频信号数据,则由该视频信号数据分析出一有效分辨率参数值;判断有效分辨率步骤,判断视频信号数据的有效分辨率是否小于液晶面板的分辨率;以及激活降低功耗驱动电路步骤,若视频信号数据的有效分辨率小于液晶面板的分辨率,则激活该降功耗的源极/栅极时序控制电路,使得该降功耗的源极/栅极时序控制电路控制多个栅极驱动芯片与多个源极驱动芯片降低其导通次数。
依据本发明的又一特色,是提出一种时序控制器,其被使用于一薄膜晶体管液晶显示器的驱动电路中。该时序控制器包括降功耗的源极/栅极时序控制电路、及视频信号数据判断电路。降功耗的源极/栅极时序控制电路分别与多个源极驱动芯片及多个栅极驱动芯片电性连接。视频信号数据判断电路分别与降功耗的源极/栅极时序控制电路、及源极/栅极时序控制电路电性连接,其接收一视频信号数据,并由视频信号数据分析出有效分辨率参数值,且能激活降功耗的源极/栅极时序控制电路进行操作。
上述视频信号数据判断电路判断视频信号数据是否为一全画面数据,若视频信号数据不是全画面数据,则视频信号数据判断电路由视频信号数据分析出该有效分辨率参数值。
此外,视频信号数据判断电路并判断视频信号数据的有效分辨率是否小于液晶面板的分辨率,若视频信号数据的有效分辨率小于液晶面板的分辨率,则视频信号数据判断电路激活降功耗的源极/栅极时序控制电路。亦即,视频信号数据判断电路送出有效分辨率参数值至该降功耗的源极/栅极时序控制电路,使得降功耗的源极/栅极时序控制电路依据有效分辨率参数值产生一相对应的控制信号与一新的数据时序,以控制所述的栅极驱动芯片与所述的源极驱动芯片的操作。
上述视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路,俾供该降功耗的源极/栅极时序控制电路控制所述的栅极驱动芯片与所述的源极驱动芯片降低其导通次数。
时序控制器还包括源极/栅极时序控制电路,当视频信号数据为全画面视频信号数据时,视频信号数据判断电路激活源极/栅极时序控制电路,使得源极/栅极时序控制电路控制所述的源极驱动芯片及所述的栅极驱动芯片进行正常操作。
时序控制器还包括低频全画面驱动控制电路,低频全画面驱动控制电路包括有极性判断电路,以判断降功耗的源极/栅极时序控制电路目前所提供的控制信号的极性。另外,低频全画面驱动控制电路分别与视频信号数据判断电路、降功耗的源极/栅极时序控制电路、所述的源极驱动芯片、及所述的栅极驱动芯片电性连接。
视频信号数据判断电路激活降功耗的源极/栅极时序控制电路之后,低频全画面驱动控制电路计时一预设时间,继而低频全画面驱动控制电路输出全画面驱动数据至所述的源极驱动芯片及所述的栅极驱动芯片。
低频全画面驱动控制电路未计时到预设时间,视频信号数据判断电路继续激活该降功耗的源极/栅极时序控制电路。


图1是公知薄膜晶体管液晶显示器的液晶面板模块的示意图。
图2是本发明一较佳实施例的液晶面板模块的功能方块图。
图3是本发明一较佳实施例的时序控制器的内部功能方块图。
图4是本发明一较佳实施例的动作流程图。
图5是本发明一较佳实施例的低频全画面驱动机制的流程图。
图6A、图6B是公知源极驱动芯片的操作时钟示意图。
图7A、图7B是本发明一较佳实施例的源极驱动芯片的操作时钟示意图。
图8是公知栅极驱动芯片的操作时钟示意图。
图9是本发明一较佳实施例的栅极驱动芯片的操作时钟示意图。
符号说明液晶面板 1,24有效显示区 10非有效显示区 11面板模块 2时序控制器 21视频信号数据判断电路 211线计数器 2111比较器 2112降功耗的源极/栅极时序控制电路 212源极/栅极时序控制电路 213低频全画面驱动控制电路 214定时器 2141
极性判断电路 2142源极驱动芯片 221,222,223栅极驱动芯片 231,232,233步骤 S405,S410,S415,S420,S425,S430,S435,S505,S510,S515,S520,S530具体实施方式
有关本发明的较佳实施例,敬请参照图2~图5。图2显示本发明较佳实施例的面板模块2的功能方块图,其包括时序控制器(TCON)21、多个源极驱动芯片221,222,223、多个栅极驱动芯片231,232,233、及液晶面板24。
上述时序控制器21分别与所述的源极驱动芯片221,222,223及所述的栅极驱动芯片231,232,233电性连接,以供时序控制器21能控制所述的源极驱动芯片221,222,223及所述的栅极驱动芯片231,232,233的运作。所述的源极驱动芯片221,222,223及所述的栅极驱动芯片231,232,233皆与液晶面板24电性连接。
图3进一步显示时序控制器21的内部功能方块图,其包括视频信号数据判断电路211、降功耗的源极/栅极时序控制电路212、源极/栅极时序控制电路213、及低频全画面驱动控制电路214,其中视频信号数据判断电路211还包括线计数器(Line Counter)2111与比较器2112,低频全画面驱动控制电路214还包括定时器2141与极性判断电路2142。
上述视频信号数据判断电路211分别与降功耗的源极/栅极时序控制电路212、源极/栅极时序控制电路213、及低频全画面驱动控制电路214电性连接。降功耗的源极/栅极时序控制电路212分别与所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221,222,223电性连接。源极/栅极时序控制电路213分别与所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221,222,223电性连接。低频全画面驱动控制电路214分别与降功耗的源极/栅极时序控制电路212、所述的栅极驱动芯片231,232,233、及所述的源极驱动芯片221,222,223电性连接。
图4显示本发明较佳实施例的动作流程图,有关其说明,敬请一并参照图2与图3。首先,视频信号数据判断电路211接收外部输入的视频信号数据与同步信号(步骤S405)。接着,视频信号数据判断电路211对视频信号数据进行判断,以判断视频信号数据是否为全画面视频信号数据(步骤S410)。
于本实施例中,视频信号数据判断电路211是对一整条线的数据有效期间(Data Enable)中的视频信号数据(R、G、B)进行逐点判断,若该条线的视频信号数据值均为0(R、G、B每一点的值均为0),则表示该条线所送出的影像画面为黑色画面。借此,视频信号数据判断电路211便可借由上述手段来判断出某些视频信号数据(例如DVD影片,其上下两端皆为黑色画面,中间为影像画面)所送出的整个影像画面(Frame)中有几条黑色画面,且判断出整条线为黑色画面的位置所在何处。另外,借由这种方式,视频信号数据判断电路211可得知目前整个影像画面中,在一个垂直同步信号(Vsync)的时间中所送出的有效数据线数,亦即视频信号数据判断电路211可在一整个影像画面中找出有效数据线数。
若该视频信号数据被判断为全画面视频信号数据,则视频信号数据判断电路211激活源极/栅极时序控制电路213,使得源极/栅极时序控制电路213控制所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221进行正常运作(步骤S415)。
若该视频信号数据被判断为非全画面视频信号数据,则视频信号数据判断电路211由视频信号数据分析出视频信号数据的有效分辨率参数值,例如有效数据行数/列数(步骤S420)。此外,视频信号数据判断电路211并会持续对视频信号数据进行分析,直到一默认值为止,以确认视频信号数据的有效分辨率参数值是否固定。
例如视频信号数据判断电路211对每一条线进行进行逐点判断,以判断该条线是否为有效数据。若整条线为黑色画面,则代表该条线可能为非有效数据。若该整条线不是全部为黑色画面,则代表该条线可能为有效数据。此外,视频信号数据判断电路211更可透过线计数器2111来记录其所判断出的非有效数据线数。例如对于DVD这一类的影像画面,视频信号数据判断电路211透过线计数器2111记录影像画面中上端黑色画面与下端黑色画面中的非有效数据的线数,继而视频信号数据判断电路211透过比较器2112进行处理,以得到在一整个影像画面中的有效数据线数。若经过多个影像画面后,所述的影像画面的有效数据线的数目皆相同,则代表DVD影片所送出的有效分辨率参数值已经固定,其中所述的影像画面的数量等于该默认值。
接着,视频信号数据判断电路211判断有效分辨率是否小于液晶面板24的分辨率(步骤S425)。若视频信号数据中的有效分辨率小于液晶面板24的分辨率,则视频信号数据判断电路211激活降功耗的源极/栅极时序控制电路212,使得降功耗的源极/栅极时序控制电路212控制所述的栅极驱动芯片231,232,233与所述的源极驱动芯片221,222,223降低其导通次数,以降低驱动电路的功率耗损,且亦能减少送至驱动电路的时钟/数据输出次数(步骤S430)。
例如有效分辨率小于液晶面板24的分辨率时,视频信号数据判断电路211送出有效分辨率参数值至降功耗的源极/栅极时序控制电路212,使得降功耗的源极/栅极时序控制电路212依据该有效分辨率参数值而产生相对应的控制信号与新的数据时序,俾供所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221,222,223依据相对应的控制信号与新的数据时序来进行操作。
若视频信号数据判断电路211所提供的有效分辨率参数值为640×480,且液晶面板24的分辨率为1024×768,则降功耗的源极/栅极时序控制电路212送出N+480个栅极控制信号至所述的所述的栅极驱动芯片231,232,233,且降功耗的源极/栅极时序控制电路212送出M×3+640×3个源极控制信号,其中N为有效显示区的起始线数,M为有效显示区的起始点数。
若视频信号数据中的有效分辨率大于液晶面板24的分辨率,则视频信号数据判断电路211激活源极/栅极时序控制器213,以控制所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221进行正常运作(步骤S435)。
由于液晶面板24中的液晶分子无法长时间承受直流电压,所以在视频信号数据判断电路211激活降功耗的源极/栅极时序控制电路212之后,于液晶面板24的非显示区中的液晶分子必须进行电压更新,以避免劣化。因此,本发明并提供一低频全画面驱动机制,以避免液晶面板24的非显示区中的液晶分子劣化。
图5显示低频全画面驱动机制的流程图,有关其说明,敬请一并参照图2与图3。当视频信号数据判断电路211激活降功耗的源极/栅极时序控制电路212之后,视频信号数据判断电路211控制低频全画面驱动控制电路214运作。首先,低频全画面驱动控制电路214的定时器2141开始计时(步骤S505)。继而,低频全画面驱动控制电路214判断定时器2141是否计时到一预设时间(步骤S510),若定时器2141尚未计时到预设时间,则视频信号数据判断电路211继续控制降功耗的源极/栅极时序控制电路212的操作(步骤S515)。若定时器2141计时到预设时间,则低频全画面驱动控制电路214开始送出全画面驱动控制信号(包括数据)至所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221,222,223,以进行低频率的电压更新工作来维持液晶分子充/放电(步骤S520)。
当然,在低频全画面驱动控制电路214送出全画面驱动控制信号之前,极性判断电路2142必须先判断降功耗的源极/栅极时序控制电路212目前所提供的控制信号极性,以避免由降功耗的源极/栅极时序控制电路212切换到低频全画面驱动控制电路214时,送错极性控制信号至液晶分子而产生影像闪烁的情形。因此,低频全画面驱动控制电路214的极性判断电路2142先判断出降功耗的源极/栅极时序控制电路212所提供的极性控制信号,继而低频全画面驱动控制电路214再输出全画面输出控制信号至所述的栅极驱动芯片231,232,233及所述的源极驱动芯片221,222,223。
低频全画面驱动控制电路214送出全画面驱动控制信号之后,定时器2141被归零,并重新计数时间(步骤S530)。
为了更进一步理解本发明与公知技术的不同处,敬请参照图6A~图9,其中图6A、图6B显示公知源极驱动芯片的操作时钟示意图,图7A、图7B显示本发明较佳实施例的源极驱动芯片的操作时钟示意图,图8显示公知栅极驱动芯片的操作时钟示意图,图9显示本发明较佳实施例的栅极驱动芯片的操作时钟示意图。
于图6A中,若液晶面板的分辨率为1024×768,则无论视频信号数据的有效分辨率为何,公知源极驱动芯片的起始脉冲总是在液晶面板的第1个点便开始送出,且公知源极驱动芯片由第1个点开始输入写入数据(R、G、B),直到第1024个点才输出写入数据,以转换成相对应的电位。如图6B所示,对整个影像画面来说,需输出768次写入数据。
相对地,于图7A中,若液晶面板的分辨率为1024×768,且视频信号数据的有效分辨率为640×480时,则本实施例所提供的源极驱动芯片的起始脉冲直到液晶面板的有效显示区的起始点(例如第193点)才开始送出,且由第193点开始输入写入数据(R、G、B),直到第832点才输出写入数据,以转换成相对应的电位。且如图7B所示,对整个影像画面来说,仅需输出480次写入数据。因此,源极驱动芯片实际上对液晶面板所驱动的沟道(Channel)数比1024×3少,亦即公知源极驱动芯片对液晶面板所驱动的沟道(Channel)数为1024×3,而本实施例的源极驱动芯片实际上对液晶面板所驱动的沟道(Channel)数小于1024×3。
类似地,于图8中,若液晶面板的分辨率为1024×768,则无论视频信号数据的有效分辨率为何,公知栅极驱动芯片还是由第一条线送栅极控制信号(Gate Clock),因此需要送出768个栅极控制信号(Gate Clock),亦即栅极驱动芯片需要导通(Turn On)768次。此外,对于公知栅极驱动芯片而言,输出致能信号(Output Enable,OE)永远为低电位。
相对地,于图9中,若液晶面板的分辨率为1024×768,且当视频信号数据的有效分辨率为640×480时,则本实施例所提供的栅极驱动芯片的输出致能信号是随视频信号数据的有效分辨率变化,例如输出致能信号只有在第145条线至第624条线时,其准位才为低电位。因此,对于栅极驱动芯片而言,仅需在第145~624条线送出栅极控制信号。所以,栅极驱动芯片实际上对液晶面板所驱动的沟道(Channel)数比768少。由于本实施例所提供的栅极/源极驱动芯片的导通次数比公知的栅极/源极驱动芯片少,因此的确可减少驱动电路的功率耗损,且亦能减少送至驱动电路的时钟/数据输出次数。
由以上的说明可知,本发明所提供的时序控制器控制栅极/源极驱动芯片仅对有效显示区送出必要的控制信号,而不需对整个画面输出控制信号,以达成大幅减少驱动电路的功率耗损。
另,本发明所提供的时序控制器控制栅极/源极驱动芯片仅对有效显示区送出必要的控制信号,而不需对整个画面输出控制信号,以大幅减少送至源极驱动芯片与栅极驱动芯片的时钟/数据输出次数。
上述实施例仅为了方便说明而举例而已,本发明所主张的权利范围自应以申请专利范围所述为准,而非仅限于上述实施例。
权利要求
1.一种薄膜晶体管液晶显示器的驱动电路,包括多个源极驱动芯片,与一液晶面板电性连接;多个栅极驱动芯片,与该液晶面板电性连接;以及一时序控制器,分别与所述的源极驱动芯片及所述的栅极驱动芯片电性连接,且该时序控制器还包括一降功耗的源极/栅极时序控制电路,分别与所述的源极驱动芯片及所述的栅极驱动芯片电性连接;及一视频信号数据判断电路,与该降功耗的源极/栅极时序控制电路电性连接,其接收一视频信号数据,并由该视频信号数据分析出一有效分辨率参数值,且能激活该降功耗的源极/栅极时序控制电路进行操作。
2.根据权利要求1所述的驱动电路,其中该视频信号数据判断电路判断该视频信号数据是否为一全画面数据,若该视频信号数据不是该全画面数据,则该视频信号数据判断电路由该视频信号数据分析出该有效分辨率参数值。
3.根据权利要求1所述的驱动电路,其中该视频信号数据判断电路判断该视频信号数据的有效分辨率是否小于该液晶面板的分辨率,若该视频信号数据的有效分辨率小于该液晶面板的分辨率,则该视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路。
4.根据权利要求1所述的驱动电路,其中该视频信号数据判断电路送出该有效分辨率参数值至该降功耗的源极/栅极时序控制电路,使得该降功耗的源极/栅极时序控制电路依据该有效分辨率参数值产生一相对应的控制信号与一新的数据时序,以控制所述的栅极驱动芯片与所述的源极驱动芯片的操作。
5.根据权利要求1所述的驱动电路,其中该视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路,以供该降功耗的源极/栅极时序控制电路控制所述的栅极驱动芯片与所述的源极驱动芯片降低其导通次数。
6.根据权利要求1所述的驱动电路,其中该时序控制器还包括一源极/栅极时序控制电路,当该视频信号数据为一全画面视频信号数据时,该视频信号数据判断电路激活该源极/栅极时序控制电路,使得该源极/栅极时序控制电路控制所述的源极驱动芯片及所述的栅极驱动芯片进行正常操作。
7.根据权利要求1所述的驱动电路,其中该时序控制器还包括一低频全画面驱动控制电路,该低频全画面驱动控制电路包括有一极性判断电路,以判断该降功耗的源极/栅极时序控制电路目前所提供的控制信号的极性。
8.根据权利要求1所述的驱动电路,其中该时序控制器还包括一低频全画面驱动控制电路,分别与该视频信号数据判断电路、该降功耗的源极/栅极时序控制电路、所述的源极驱动芯片、及所述的栅极驱动芯片电性连接。
9.根据权利要求8所述的驱动电路,其中该视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路之后,该低频全画面驱动控制电路计时一预设时间,继而该低频全画面驱动控制电路输出一全画面驱动数据至所述的源极驱动芯片及所述的栅极驱动芯片。
10.根据权利要求9所述的驱动电路,其中该低频全画面驱动控制电路未计时到该预设时间,该视频信号数据判断电路继续激活该降功耗的源极/栅极时序控制电路。
11.一种薄膜晶体管液晶显示器的驱动电路的降低功耗方法,包括下述步骤数据接收步骤,接收一视频信号数据;分析分辨率步骤,判断该视频信号数据是否为一全画面视频信号数据,若该视频信号数据不是该全画面视频信号数据,则由该视频信号数据分析出一有效分辨率参数值;判断有效分辨率步骤,判断该视频信号数据的有效分辨率是否小于一液晶面板的分辨率;以及激活降低功耗驱动电路步骤,若该视频信号数据的有效分辨率小于该液晶面板的分辨率,则激活一降功耗的源极/栅极时序控制电路,使得该降功耗的源极/栅极时序控制电路控制多个栅极驱动芯片与多个源极驱动芯片降低其导通次数。
12.根据权利要求11所述的降低功耗方法,其中于该激活降低功耗驱动电路步骤中,该降功耗的源极/栅极时序控制电路被激活后,一低频全画面驱动控制电路计时一预设时间,继而该低频全画面驱动控制电路输出一全画面驱动数据至所述的源极驱动芯片及所述的栅极驱动芯片。
13.根据权利要求12所述的降低功耗方法,其中若该低频全画面驱动控制电路未计时到该预设时间时,该视频信号数据判断电路继续激活该降功耗的源极/栅极时序控制电路。
14.根据权利要求12所述的降低功耗方法,其中该低频全画面驱动控制电路包括有一极性判断电路,以判断该降功耗的源极/栅极时序控制电路目前所提供的控制信号的极性。
15.根据权利要求11所述的降低功耗方法,其中于该激活降低功耗驱动电路步骤中,该降功耗的源极/栅极时序控制电路依据该有效分辨率参数值产生一相对应的控制信号与一新的数据时序,以控制所述的栅极驱动芯片与所述的源极驱动芯片的操作。
16.根据权利要求11所述的降低功耗方法,其还包括一激活正常操作驱动电路步骤,若该视频信号数据为一全画面视频信号数据,则激活一源极/栅极时序控制电路,使得该源极/栅极时序控制电路控制所述的源极驱动芯片及所述的栅极驱动芯片进行正常操作。
17.一种时序控制器,被使用于一薄膜晶体管液晶显示器的驱动电路中,包括一降功耗的源极/栅极时序控制电路,分别与多个源极驱动芯片及多个栅极驱动芯片电性连接;以及一视频信号数据判断电路,分别与一降功耗的源极/栅极时序控制电路、及一源极/栅极时序控制电路电性连接,其接收一视频信号数据,并由该视频信号数据分析出一有效分辨率参数值,且能激活该降功耗的源极/栅极时序控制电路进行操作。
18.根据权利要求17所述的控制器,其中该视频信号数据判断电路判断该视频信号数据的有效分辨率是否小于该液晶面板的分辨率,若该视频信号数据的有效分辨率小于该液晶面板的分辨率,则该视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路。
19.根据权利要求17所述的控制器,其中该视频信号数据判断电路送出该有效分辨率参数值至该降功耗的源极/栅极时序控制电路,使得该降功耗的源极/栅极时序控制电路依据该有效分辨率参数值产生一相对应的控制信号与一新的数据时序,以控制所述的栅极驱动芯片与所述的源极驱动芯片的操作。
20.根据权利要求17所述的控制器,其中该视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路,俾供该降功耗的源极/栅极时序控制电路控制所述的栅极驱动芯片与所述的源极驱动芯片降低其导通次数。
21.根据权利要求17所述的控制器,其中该时序控制器还包括一源极/栅极时序控制电路,当该视频信号数据为一全画面视频信号数据时,该视频信号数据判断电路激活该源极/栅极时序控制电路,使得该源极/栅极时序控制电路控制所述的源极驱动芯片及所述的栅极驱动芯片进行正常操作。
22.根据权利要求17所述的控制器,其中该时序控制器还包括一低频全画面驱动控制电路,该低频全画面驱动控制电路包括有一极性判断电路,以判断该降功耗的源极/栅极时序控制电路目前所提供的控制信号的极性。
23.根据权利要求17所述的控制器,其中该时序控制器还包括一低频全画面驱动控制电路,分别与该视频信号数据判断电路、该降功耗的源极/栅极时序控制电路、所述的源极驱动芯片、及所述的栅极驱动芯片电性连接。
24.根据权利要求23所述的控制器,其中该视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路之后,该低频全画面驱动控制电路计时一预设时间,继而该低频全画面驱动控制电路输出一全画面驱动数据至所述的源极驱动芯片及所述的栅极驱动芯片。
25.根据权利要求24所述的控制器,其中该低频全画面驱动控制电路未计时到该预设时间,该视频信号数据判断电路继续激活该降功耗的源极/栅极时序控制电路。
全文摘要
本发明是有关于一种薄膜晶体管液晶显示器的驱动电路、控制器及其降低功耗方法,其中时序控制器包括视频信号数据判断电路、降功耗的源极/栅极时序控制电路、及源极/栅极时序控制电路。视频信号数据判断电路用以接收视频信号数据,若视频信号数据非为全画面视频信号数据,则视频信号数据判断电路由视频信号数据分析出一有效分辨率参数值,若视频信号数据的有效数据小于液晶面板的分辨率,则视频信号数据判断电路激活该降功耗的源极/栅极时序控制电路,使得降功耗的源极/栅极时序控制电路控制多个栅极驱动芯片与多个源极驱动芯片降低其导通次数。
文档编号G09G3/36GK1866086SQ20061008795
公开日2006年11月22日 申请日期2006年6月8日 优先权日2006年6月8日
发明者易建宇, 李易书 申请人:广辉电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1