阵列基板及其驱动方法、显示面板、显示装置制造方法

文档序号:2550204阅读:136来源:国知局
阵列基板及其驱动方法、显示面板、显示装置制造方法
【专利摘要】本发明提供一种阵列基板及其驱动方法、显示面板、显示装置,属于显示【技术领域】,其可解决现有的显示面板的分辨率提高较困难的问题。本发明的阵列基板,包括多个循环单元,每个所述循环单元由位于4列2行中的4个子像素单元组成,其中任意两相邻列的子像素单元位于不同行且颜色不同,至少有一行子像素单元的颜色不同;所述阵列基板还包括多个像素电路,每个子像素单元连接一个像素电路,每个子像素单元包括设于同一列且颜色相同的第一子像素和第二子像素;所述像素电路用于在显示第一帧画面时驱动第一子像素,在显示第二帧画面时驱动第二子像素。本发明可用于高分辨率的显示。
【专利说明】阵列基板及其驱动方法、显示面板、显示装置

【技术领域】
[0001]本发明属于显示【技术领域】,具体涉及一种阵列基板及其驱动方法、显示面板、显示
>J-U ρ?α装直。

【背景技术】
[0002]随着技术的发展,显示面板的分辨率越来越高,即其单位面积内的像素数量越来越多,这就要求每个子像素尺寸越来越小;但由于工艺限制,子像素尺寸显然不能无限缩小。
[0003]为在子像素尺寸一定的情况下改善显示效果,人们提出了 Pentile模式的显示装置。在Pentile模式的显示装置中,部分颜色的子像素(如红色子像素和蓝色子像素)数量减半;同时显示装置将不同颜色的子像素虚拟看成处于不同“层”中,并将每个层划分为多个采样区,且各层的采样区划分不重合,之后通过采样区的面积比计算每个子像素所要显示的内容。Pentile模式的显示装置中部分子像素是“共用”的,从而在视觉效果上实现了比实际分辨率更高的分辨率。也就是说较传统显示的显示面板而言,采用了 Pentile模式的显示面板,其上可以形成更多的像素单元,但是本领域技术人员可以理解的是,对于每一个像素则需要一个像素电路来驱动,由于显示面板的尺寸限制,虽然像素单元可以做的更多,但是无法制作相应较多的像素电路,因此造成制造高分辨率显示的面板仍然较为困难。


【发明内容】

[0004]本发明所要解决的技术问题包括,针对现有的显示面板存在的上述的问题,提供一种分辨率较高的阵列基板及其驱动方法、显示面板、显示装置。
[0005]解决本发明技术问题所采用的技术方案是一种阵列基板,包括多个循环单元,每个所述循环单元由位于4列2行中的4个子像素单元组成,其中任意两相邻列的子像素单元位于不同行且颜色不同,至少有一行子像素单元的颜色不同;
[0006]所述阵列基板还包括多个像素电路,每个子像素单元连接一个像素电路,每个子像素单元包括设于同一列且颜色相同的第一子像素和第二子像素;所述像素电路用于在显示第一帧画面时驱动第一子像素,在显示第二帧画面时驱动第二子像素。
[0007]优选的是,所述循环单元包括一个红色子像素单元、一个蓝色子像素单元和两个绿色子像素单元。
[0008]优选的是,所述循环单元包括一个红色子像素单元、一个绿色子像素单元、一个蓝色子像素单元和一个白色子像素单元。
[0009]优选的是,所述像素电路包括:第一子像素电路、第二子像素电路,以及控制单元;
[0010]所述第一子像素电路连接第一子像素,所述第二子像素电路连接第二子像素;
[0011]所述控制单元用于在显示第一帧画面时,控制所述第一子像素电路驱动第一子像素,在显示第二帧画面时,控制第二子像素电路驱动第二子像素。
[0012]进一步优选的是,所述阵列基板还包括多条数据线,
[0013]每个所述像素电路中的第一子像素电路和第二子像素电路连接同一条数据线。
[0014]进一步优选的是,所述像素电路还包括补偿单元,所述第一子像素电路中至少包括第一驱动晶体管,所述第二子像素电路中至少包括第二驱动晶体管;
[0015]所述补偿单元用于补偿所述第一子像素电路中的第一驱动晶体管的阈值电压,以及用于补偿所述第二子像素电路中的第二驱动晶体管的阈值电压。
[0016]解决本发明技术问题所采用的技术方案是一种阵列基板的驱动方法,所述阵列基板为上述的阵列基板,所述驱动方法包括:
[0017]在显示第一帧画面时,像素电路驱动与其连接的子像素单元中的第一子像素;
[0018]在显示第二帧画面时,像素电路驱动与其连接的子像素单元中的第二子像素。
[0019]解决本发明技术问题所采用的技术方案是一种显示面板,其包括上述的阵列基板。
[0020]解决本发明技术问题所采用的技术方案是一种显示装置,其包括上述的显示面板。
[0021]本发明的阵列基板的每一个子像素单元中的第一子像素和第二子像素是采用同一个像素电路驱动的,较现有技术中每一个子像素单元中的第一子像素和第二子像素需要采用两个像素电路进行驱动而言,整个阵列基板上所需要的像素电路较少,因而可以降低生产成本和工艺压力;同时由于像素电路的减少,可以在单位面积的阵列基板上形成更多的子像素单元,从而可以有效地提高阵列基板的分辨率。

【专利附图】

【附图说明】
[0022]图1为本发明的实施例1的阵列基板的一种示意图;
[0023]图2为本发明的实施例1的阵列基板的另一种不意图;
[0024]图3为本发明的实施例1的像素电路的原理图;
[0025]图4为图3像素电路的工作时序图。
[0026]其中附图标记为:1、像素单元;10、子像素单元;11、第一子像素;12、第二子像素;100、循环单元。

【具体实施方式】
[0027]为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和【具体实施方式】对本发明作进一步详细描述。
[0028]实施例1:
[0029]结合图1和2所示,本实施例提供一种阵列基板,其包括多个循环单元100,每个所述循环单元100由位于4列2行中的4个子像素单元10组成,其中任意两相邻列的子像素单元10位于不同行且颜色不同,至少有一行子像素单元10的颜色不同;所述阵列基板还包括多个像素电路,每个子像素单元10连接一个像素电路,每个子像素单元10包括设于同一列且颜色相同的第一子像素11和第二子像素12 ;所述像素电路用于在显示第一帧画面时驱动第一子像素11,在显示第二帧画面时驱动第二子像素12。
[0030]需要说明的是,由于现有技术中为了实现高分辨率的显示,则需要将每个子像素尺寸做的越来越小;但由于工艺限制,故子像素尺寸显然不能无限缩小,因此引入了2-1n-l的技术,即通过FMM(高精度金属掩膜板)的一个开口给面板上的两个同种颜色的相邻子像素共用,也就是说在本实施例中的每个子像素单元10中的第一子像素11和第二子像素12是通过FMM的一个开口形成的。同时,由于本实施例的阵列基板中的各像素单元I具有上述的排布方式,故可以通过特定的像素借用的方式,使用较少的子像素实现较高分辨率的显示。例如本实施例中的一个像素单元I中可以仅设置两个子像素,即红色子像素R和绿色子像素G,此时可以借用与其相邻的像素单元I中的蓝色子像素B进行正常显示,从而使得在单位面积阵列基板中可以制备更多的像素单元1,进而提高阵列基板的分辨率。
[0031]在本实施例中,每一个子像素单元10中的第一子像素11和第二子像素12是采用同一个像素电路驱动的,较现有技术中每一个子像素单元10中的第一子像素11和第二子像素12需要采用两个像素电路进行驱动而言,整个阵列基板上所需要的像素电路较少,因而可以降低生产成本和工艺压力;同时由于像素电路的减少,可以在单位面积的阵列基板上形成更多的子像素单元10,从而可以有效地提高阵列基板的分辨率。
[0032]优选地,如图1所示,作为本实施例的一种优选方式,该阵列基板的一个循环单元100包括四个子像素单元10,即一个红色子、一个蓝色和两个绿色。
[0033]具体的,也就说,在奇数行中红色子像素单元10和蓝色子像素单元10间隔设置,在偶数行中均为绿色子像素单元10 ;或者奇数行均为绿色子像素单元10,偶数行中红色子像素单元10和蓝色子像素单元10间隔设置。其中,红色子像素单元10包括第一红色子像素R和第二红色子像素R ;蓝色子像素单元10包括第一蓝色子像素B和第二蓝色子像素B ;绿色子像素单元10包括第一绿色子像素G和第二绿色子像素G。在显示第一帧画面时,各像素电路驱动与其连接的子像素单元10中的第一子像素11,在显示第二帧画面时,各像素电路驱动与其连接的子像素单元10中的第二子像素12,此时这种分时驱动的方式可以提高阵列基板的分辨率。
[0034]如图2所示,作为本实施例的另一种优选方式,所述循环单元100包括一个红色子像素单元10、一个绿色子像素单元10、一个蓝色子像素单元10和一个白色子像素单元10。在该实施方式中,只是子像素的颜色与上述实施方式不同,驱动以及显示原理与上述实施方式相同,在此不详细描述。
[0035]优选地,本实施例的像素电路具体包括:第一子像素电路、第二子像素电路,以及控制单元;所述第一子像素电路连接第一子像素11,所述第二子像素电路连接第二子像素;所述控制单元用于在显示第一帧画面时,控制所述第一子像素电路驱动第一子像素11,在显示第二帧画面时,控制第二子像素12电路驱动第二子像素12。
[0036]进一步地,所述阵列基板还包括多条数据线Data,每个所述像素电路中的第一子像素11电路和第二子像素12电路连接同一条数据线Data。此时,可以使得阵列基板的结构简单。
[0037]而且本实施例的像素电路还可以包括补偿单元,所述第一子像素电路中至少包括第一驱动晶体管,所述第二子像素电路中至少包括第二驱动晶体管;所述补偿单元用于补偿所述第一子像素电路中的第一驱动晶体管的阈值电压,以及用于补偿所述第二子像素电路中的第二驱动晶体管的阈值电压。两个子像素电路共用一个补偿单元,从而不仅对驱动晶体管的阈值电压进行补偿,提高了显示效果,同时还减小阵列基板上像素电路的占用面积,以及节约成本。
[0038]相应的,在本实施例中提供了上述任一种阵列基板的驱动方法,其包括:
[0039]在显示第一帧画面时,像素电路驱动与其连接的子像素单元10中的第一子像素11;
[0040]在显示第二帧画面时,像素电路驱动与其连接的子像素单元10中的第二子像素12。
[0041]作为本实施例中的一种像素电路结构如图3所示,每个所述像素电路包括第一子像素电路和第二子像素电路,所述第一子像素电路包括:第一驱动晶体管DTFTl ;所述第二子像素电路包括:第二驱动晶体管DTFT2 ;其中,图3中所示的第一显示器件OLEDl相当于第一子像素,第二显示器件0LED2相当于第二子像素;其中,所述第一子像素电路和所述第二子像素电路共用所述补偿单元,且通过同一数据线Data控制,该数据线Data连接控制单元。所述补偿单元,用于对所述第一子像素电路中的第一驱动晶体管DTFTl的栅极电压进行调整,以消除所述第一驱动晶体管DTFTl的阈值电压对所述第一显示器件OLEDl驱动电流的影响,以及用于对所述第二子像素电路中的第二驱动晶体管DTFT2的栅极电压进行调整,以消除所述第二驱动晶体管DTFT2的阈值电压对所述第二显示器件0LED2驱动电流的影响。其中,补偿单元,具体可以包括第一开关晶体管Tl、第二开关晶体管T2、第三开关晶体管T3、第四开关晶体管T4、第五开关晶体管T5、第六开关晶体管T6、第七开关晶体管T7、第八开关晶体管T8、第九开关晶体管T9、第十开关晶体管T10、第一存储电容Cl、第二存储电容C2 ;其中,所述第一开关晶体管Tl的栅极、所述第七开关晶体管T7的栅极和第一发光控制线Eml连接,所述第一开关晶体管Tl的源极与第二开关晶体管T2的源极、第一参考电压源VDD连接,所述第一开关晶体管Tl的漏极与所述第四开关晶体管T4的源极、第一驱动晶体管DTFTl的源极连接;所述第二开关晶体管T2的栅极与第八开关晶体管T8的栅极和第二发光控制线Em2连接,所述第二开关晶体管T2的漏极与所述第五开关晶体管T5的源极、第二驱动晶体管DTFT2的源极连接;所述第三开关晶体管T3的栅极与所述第四开关晶体管T4的栅极、第一扫描线Scanl连接,所述第三开关晶体管T3的源极与数据线Data连接,所述第三开关晶体管T3的漏极与第一存储电容Cl的第二端、所述第七开关晶体管T7的源极连接;所述第四开关晶体管T4的漏极与第一存储电容Cl的第一端、第一驱动晶体管DTFTl的栅极连接;所述第五开关晶体管T5的栅极与所述第六开关晶体管T6的栅极、所述第二扫描线Scan2连接,所述第五开关晶体管T5的漏极与所述第二存储电容C2的第一端、所述第二驱动晶体管DTFT2的栅极连接;所述第六开关晶体管T6的源极与数据线Data连接,所述第六开关晶体管T6的漏极与所述第二存储电容C2的第二端、所述第八开关晶体管T8的漏极连接;所述第七开关晶体管T7的漏极与所述第九开关晶体管T9的源极、所述第一驱动晶体管DTFTl的漏极、所述第一显示器件的第一端连接,所述第一显示器件的第二端接地;所述第八开关晶体管T8的漏极与所述第十开关晶体管TlO的源极、所述第二驱动晶体管DTFT2的漏极、所述第二显示器件的第一端连接,所述第二显示器件的第二端接地;所述第九开关晶体管T9的栅极与所述第十开关晶体管TlO的栅极、第二扫描线Scan2连接,所述第九开关晶体管T9的漏极接地;所述第十开关晶体管TlO的漏极接地。
[0042]为了更好地制备该种像素结构,以及各个像素单元更好地控制,所述第一开关晶体管Tl、所述第二开关晶体管T2、所述第三开关晶体管T3、所述第四开关晶体管T4、所述第五开关晶体管T5、所述第六开关晶体管T6、所述第七开关晶体管T7、所述第八开关晶体管T8、所述第九开关晶体管T9、所述第十开关晶体管T10、所述第一驱动晶体管DTFT1、第二驱动晶体管DTFT2均为N型薄膜晶体管。
[0043]结合图3和图4所示,在本实施例中还提供了该种像素结构的驱动方法,具体包括如下步骤:
[0044]重置阶段(第I时间段):第一扫描线Scanl、第二扫描线Scan2、第一发光控制线Eml和第二发光控制线Em2通高电平,第一开关晶体管Tl、第二开关晶体管T2、第三开关晶体管T3、第四开关晶体管T4、第五开关晶体管T5、第六开关晶体管T6、第七开关晶体管T7、第八开关晶体管T8、第九开关晶体管T9、第十开关晶体管TlO均导通,第一参考电压源将第一存储电容Cl的第一端的电势和第二存储电容C2的第一端的电势置为第一参考电压源电压Vdd,给数据线Data施加第一电压VI,此时由于第三开关晶体管T3、第四开关晶体管T4、第五开关晶体管T5、第六开关晶体管T6均导通,故第一存储电容Cl的第二端的电势和第二存储电容C2的第二端的电势均被置为第一电压VI,即al = Vdd,bl = Vl ;a2 = Vdd, b2=VI。
[0045]放电阶段(第2时间段):第一扫描线Scanl、第二扫描线Scan2通高电平,第一发光控制线Eml和第二发光控制线Em2通低电平,第三开关晶体管T3、第四开关晶体管T4、第五开关晶体管T5、第六开关晶体管T6、第九开关晶体管T9、第十开关晶体管TlO均导通,第一存储电容Cl和第二存储电容C2均放电,其中,第一存储电容Cl的第一端的电势和第二存储电容C2的第一端的电势分别放电到第一驱动晶体管DTFTl的阈值电压Vthl和第二驱动晶体管DTFT2的阈值电压Vth2 ;另外由于第九开关晶体管T9和第十开关晶体管TlO导通,从而使得电路中的电流不会通过第一显示器件OLEDl和第二显示器件0LED2,间接地降低了第一显不器件OLEDl和第二显不器件0LED2的功耗。
[0046]持续放电阶段(第3时间段):第一扫描线Scanl、第一发光控制线Eml和第二发光控制线Em2通低电平,第二扫描线Scan2通高电平,给数据线Data通第二电压V2,此时第二存储电容C2的第二端b2点的电位也会随之变为V2,而第二存储电容C2的第一端a2点一直维持Vth2,使得第一存储电容Cl两端的电压差Vthl-Vl,第二存储电容C2两端的电压差为 Vth2-V2,其中 V1>V2。
[0047]稳压阶段(第4时间段):第一扫描线Scanl、第二扫描线Scan2、第一发光控制线Eml和第二发光控制线Em2通低电平,第一开关晶体管Tl、第二开关晶体管T2、第三开关晶体管T3、第四开关晶体管T4、第五开关晶体管T5、第六开关晶体管T6、第七开关晶体管T7、第八开关晶体管T8、第九开关晶体管T9、第十开关晶体管TlO均关断,稳定第一存储电容Cl和第二存储电容C2两端的压差,同时为发光阶段做准备。
[0048]第一发光阶段(第5时间段):第一扫描线Scanl、第二扫描线Scan2通低电平,第一发光控制线Eml通高电平,第二发光控制线Em2通低电平,第一开关晶体管Tl、第七开关晶体管T7、第一存储电容Cl的第二端电势Vl变化为第一显示器件OLEDl的阳极电势Voledl,第一存储电容Cl的第一端电势为Vthl-Vl+Voledl,第一驱动晶体管DTFTl驱动第一显示器件0LED1,此时根据薄膜晶体管饱和电流公式可以得出流经第一显示器件OLEDl的电流:
[0049]1ledl = K(VGS-Vthl)2
[0050]= K[ (Vthl-Vl+Voledl)-Voledl -Vthl]2
[0051]= K.(Vl)2O
[0052]第二发光阶段(第6时间段):第一扫描线Scanl、第二扫描线Scan2通低电平,第一发光控制线Eml通低电平,第二发光控制线Em2通高电平,此时第二开关晶体管T2、第八开关晶体管T8导通,第二存储电容C2的第二端电势V2变化为第二显示器件0LED2的阳极电势Voled2,第二存储电容C2的第一端电势为Vth2-V2+Voled2,第二驱动晶体管DTFT2驱动第二显示器件0LED2发光。同理,流经第二显示器件0LED2的电流为1led2 = K.(V2)2。
[0053]根据上述所得的第一显示器件OLEDl和第二显示器件0LED2的电流值克制该像素结构不仅可以实现高分率的显示,同时也可以避免驱动晶体管的阈值电压对像素结构的影响,从而使得本实施例的阵列基板的显示更加均一。
[0054]需要说明的是,本实施例中只是以上述的像素电路为例对本实施例的阵列基板上的各子像素的驱动进行说明的,但该像素电路并不对本实施例的像素电路构成限制,凡是能够实现分时驱动的像素电路均可以应用于本实施例的阵列基板之中,并且同样在本实施例的保护范围之内的。
[0055]相应的本实施例还提供了一种显示面板,其包括上述的阵列基板,因此该显示面板可以实现高分辨率的显示。
[0056]相应的,本实施例还提供了一种显示装置,其包括上述显示面板,该显示装置可以为:液晶面板、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0057]由于本实施例的显示装置包括上述显示面板,故其分辨率较高,性能更好。
[0058]当然,本实施例的显示装置中还可以包括其他常规结构,如显示驱动单元等。
[0059]可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
【权利要求】
1.一种阵列基板,其特征在于,所述阵列基板包括多个循环单元,每个所述循环单元由位于4列2行中的4个子像素单元组成,其中任意两相邻列的子像素单元位于不同行且颜色不同,至少有一行子像素单元的颜色不同; 所述阵列基板还包括多个像素电路,每个子像素单元连接一个像素电路,每个子像素单元包括设于同一列且颜色相同的第一子像素和第二子像素;所述像素电路用于在显示第一帧画面时驱动第一子像素,在显示第二帧画面时驱动第二子像素。
2.根据权利要求1所述的阵列基板,其特征在于,所述循环单元包括一个红色子像素单元、一个蓝色子像素单元和两个绿色子像素单元。
3.根据权利要求1所述的阵列基板,其特征在于,所述循环单元包括一个红色子像素单元、一个绿色子像素单元、一个蓝色子像素单元和一个白色子像素单元。
4.根据权利要求1-3中任意一项所述的阵列基板,其特征在于,所述像素电路包括:第一子像素电路、第二子像素电路,以及控制单元; 所述第一子像素电路连接第一子像素,所述第二子像素电路连接第二子像素; 所述控制单元用于在显示第一帧画面时,控制所述第一子像素电路驱动第一子像素,在显示第二帧画面时,控制第二子像素电路驱动第二子像素。
5.根据权利要求4所述的阵列基板,其特征在于,所述阵列基板还包括多条数据线, 每个所述像素电路中的第一子像素电路和第二子像素电路连接同一条数据线。
6.根据权利要求4所述的阵列基板,其特征在于,所述像素电路还包括补偿单元,所述第一子像素电路中至少包括第一驱动晶体管,所述第二子像素电路中至少包括第二驱动晶体管; 所述补偿单元用于补偿所述第一子像素电路中的第一驱动晶体管的阈值电压,以及用于补偿所述第二子像素电路中的第二驱动晶体管的阈值电压。
7.—种阵列基板的驱动方法,其特征在于,所述阵列基板为权利要求1至6中任意一项所述的阵列基板,所述驱动方法包括: 在显示第一帧画面时,像素电路驱动与其连接的子像素单元中的第一子像素; 在显示第二帧画面时,像素电路驱动与其连接的子像素单元中的第二子像素。
8.—种显示面板,其特征在于,所述显示面板包括权利要求1至6中任意一项所述的阵列基板。
9.一种显示装置,其特征在于,所述显示装置包括权利要求8所述的显示面板。
【文档编号】G09G3/36GK104361862SQ201410710892
【公开日】2015年2月18日 申请日期:2014年11月28日 优先权日:2014年11月28日
【发明者】李重君, 段立业, 李延钊, 吴俊纬, 朴韩埈 申请人:京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1