电荷释放电路、显示基板、显示面板及显示装置的制作方法

文档序号:11618766阅读:187来源:国知局
电荷释放电路、显示基板、显示面板及显示装置的制造方法

本申请涉及显示技术领域,特别涉及一种电荷释放电路、显示基板、显示面板及显示装置。



背景技术:

显示面板包括相对设置的彩膜基板和阵列基板,以及位于彩膜基板和阵列基板之间的液晶。

相关技术中,彩膜基板的衬底基板上形成有公共电极;阵列基板的衬底基板上形成有多条横向排布的栅线和多条纵向排布的数据线,且栅线和数据线交叉形成多个像素区域,每个像素区域内形成有一个薄膜晶体管以及一个像素电极。其中,薄膜晶体管包括与栅线相连接的栅极、与数据线相连接的源极以及与像素电极相连接的漏极。在控制显示面板显示图像时,可以通过栅线向栅极施加电压导通薄膜晶体管,并通过数据线、源极和漏极向像素电极施加像素电压,向公共电极施加公共电压,液晶在像素电压以及公共电压的作用下进行偏转,使得显示面板显示图像。在无需控制显示面板显示图像时,可以停止向像素电极和公共电极施加电压,使得液晶不偏转,显示面板处于黑屏状态。

在无需控制显示面板显示图像时,由于阵列基板的有效显示区域内的部分导体(如栅线和数据线)上会存在上一时刻施加电压时残留的电荷,从而使得部分液晶仍然发生偏转,导致处于黑屏状态的显示面板显示亮点。



技术实现要素:

为了解决处于黑屏状态的显示面板显示亮点的问题,本申请提供了一种电荷释放电路、显示基板、显示面板及显示装置。所述技术方案如下:

第一方面,提供了一种电荷释放电路,所述电荷释放电路包括:控制模块、电荷释放模块和第一导体,所述电荷释放模块分别与控制模块、第一导体以及阵列基板的有效显示区域内的第二导体相连接;

所述电荷释放模块能够在所述控制模块的控制下,导通所述第一导体和所述第二导体,使所述第二导体上的电荷向所述第一导体移动。

可选的,所述第一导体的体积大于所述第二导体的体积。

可选的,所述第二导体包括:至少一根栅线,所述控制模块包括:第一控制线,所述电荷释放模块包括:第一电荷释放单元;

所述第一电荷释放单元分别与所述至少一根栅线、所述第一控制线以及所述第一导体相连接,所述第一电荷释放单元能够根据所述第一控制线上的控制信号,导通所述第一导体和所述至少一根栅线。

可选的,所述至少一根栅线包括:多根栅线,所述第一电荷释放单元包括:多个第一晶体管,所述第一控制线垂直于所述栅线,所述多个第一晶体管与所述多根栅线一一对应;

每个所述第一晶体管的栅极均与所述第一控制线连接,每个所述第一晶体管的第一极均与对应的栅线连接,每个所述第一晶体管的第二极均与所述第一导体连接。

可选的,所述第二导体包括:至少一根数据线,所述控制模块包括:第二控制线,所述电荷释放模块包括:第二电荷释放单元;

所述第二电荷释放单元分别与所述至少一根数据线、所述第二控制线以及所述第一导体相连接,所述第二电荷释放单元能够根据所述第二控制线上的控制信号,导通所述第一导体和所述至少一根数据线。

可选的,所述至少一根数据线包括:多根数据线,所述第二电荷释放单元包括:多个第二晶体管,所述第二控制线垂直于所述数据线,所述多个第二晶体管与所述多根数据线一一对应;

每个所述第二晶体管的栅极均与所述第二控制线连接,每个所述第二晶体管的第一极均与对应的数据线连接,每个所述第二晶体管的第二极均与所述第一导体连接。

可选的,所述第二导体还包括:至少一个像素电极,所述控制模块还包括:第三控制线,所述电荷释放模块还包括:第三电荷释放单元;

所述第三电荷释放单元分别与所述阵列基板中的栅线以及所述第三控制线相连接,所述第三电荷释放单元能够将所述第三控制线上的控制信号写入所述栅线,导通每个所述像素电极和所述像素电极对应的数据线。

可选的,所述第三电荷释放单元包括:多个第三晶体管,所述多个第三晶体管分别所述阵列基板中的多根栅线一一对应,所述至少一个像素电极包括:每根所述栅线对应的多个像素电极,所述第三控制线垂直于所述栅线,

每个所述第三晶体管的栅极和第一极均与所述第三控制线连接,每个所述第三晶体管的第二极均与对应的栅线连接。

可选的,所述第一导体为公共电极线。

可选的,所述第一导体为存储电极线。

可选的,所述第一晶体管为N型晶体管,或者所述第一晶体管为P型晶体管。

第二方面,提供了一种显示基板,所述显示基板包括:

如第一方面所述的电荷释放电路。

可选的,所述显示基板为阵列基板。

第三方面,提供了一种显示面板,所述显示面板包括:

如第二方面所述的显示基板。

第四方面,提供了一种显示装置,所述显示装置包括:

如第三方面所述的显示面板。

本申请提供的技术方案带来的有益效果是:

由于电荷释放模块分别与控制模块和第一导体相连接,且电荷释放模块能够在控制模块的作用下,导通第一导体和阵列基板有效显示区域的第二导体,使得第二导体上的电荷能够移动至第一导体上,从而减少了阵列基板的有效显示区域内的第二导体上的电荷,减小了显示面板处于黑屏状态时液晶偏转的概率,减少了黑屏状态的显示面板上的亮点数量。

附图说明

为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本实用新型实施例提供的一种电荷释放电路的结构示意图;

图2为相关技术提供的一种阵列基板的结构示意图;

图3为本实用新型实施例提供的另一种电荷释放电路的结构示意图;

图4为本实用新型实施例提供的又一种电荷释放电路的结构示意图;

图5为本实用新型实施例提供的再一种电荷释放电路的结构示意图;

图6为本实用新型另一实施例提供的一种电荷释放电路的结构示意图;

图7为本实用新型另一实施例提供的另一种电荷释放电路的结构示意图。

具体实施方式

为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。

本实用新型所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本实用新型的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本实用新型实施例中,为区分晶体管除栅极之外的两极,将其中源极称为第一极,漏极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外本实用新型实施例所采用的开关晶体管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时截止。

图1为本实用新型实施例提供的一种电荷释放电路0的结构示意图,如图1所示,该电荷释放电路0可以包括:控制模块01、电荷释放模块02和第一导体03,电荷释放模块02分别与控制模块01、第一导体03以及阵列基板的有效显示区域内的第二导体A相连接。

电荷释放模块02能够在控制模块01的控制下,导通第一导体03和第二导体A,使第二导体A上的电荷向第一导体03移动。

综上所述,由于本实用新型实施例提供的电荷释放电路中,电荷释放模块分别与控制模块和第一导体相连接,且电荷释放模块能够在控制模块的作用下,导通第一导体和阵列基板有效显示区域的第二导体,使得第二导体上的电荷能够移动至第一导体上,从而减少了阵列基板的有效显示区域内的第二导体上的电荷,减小了显示面板处于黑屏状态时液晶偏转的概率,减少了黑屏状态的显示面板上的亮点数量。

图2为相关技术提供的一种阵列基板1的结构示意图,如图1所示,阵列基板1可以包括衬底基板(图2中未示出),衬底基板的有效显示区域Y内形成有多根栅线A1和多根数据线A2,该多根栅线A1和多根数据线A2交叉形成多个像素区域,每个像素区域内形成有一个晶体管A4和一个像素电极A3,该晶体管A4的栅极连接围成该像素区域的栅线A1,晶体管A4的源极连接围成该像素区域的数据线A2,晶体管A4的漏极连接该像素区域内的像素电极A3。进一步的,衬底基板的非有效显示区域(也即边缘区域)内形成有第一公共电极线031和第二公共电极线032,其中,第一公共电极线031垂直于栅线A1设置,第二公共电极线032垂直于数据线A2设置。衬底基板的有效显示区域内,还形成有多根存储电极线(图2中未示出),每根存储电极线穿过一行像素区域,且与栅线A1平行设置。

其中,每根栅线连接一行晶体管A4,每根数据线连接一列晶体管A4,每个像素电极连接一个晶体管A4。每根栅线对应的像素电极为:通过晶体管A4与该栅线相连接的像素电极。每个像素电极对应的数据线为:通过晶体管A4与该像素电极相连接的数据线。

可选的,第一导体03的体积可以大于第二导体A的体积。此时,由于第一导体03的体积较大,所以第一导体03能够承载的电荷量也较大,因此,第一导体03能够为第二导体A分担较多的电荷。示例的,阵列基板可以包括衬底基板,衬底基板上可以形成有多种导线,其中,公共电极线和存储电极线较宽,而其他导线(如栅线和数据线)较窄,第一导体03可以为阵列基板上的公共电极线或者存储电极线,第二导体A可以为阵列基板的有效显示区域内的任一导体,如第二导体可以为栅线、数据线或像素电极。

下面以第一导体为阵列基板上的公共电极线,以第二导体分别为阵列基板上的栅线、数据线以及像素电极为例,对本实用新型实施例提供的电荷释放电路进行解释说明:

第一方面,第二导体可以包括:至少一根栅线,控制模块可以包括:第一控制线,电荷释放模块可以包括:第一电荷释放单元;第一电荷释放单元分别与至少一根栅线、第一控制线以及第一导体相连接,第一电荷释放单元能够根据第一控制线上的控制信号,导通第一导体和至少一根栅线。

图3为本实用新型实施例提供的另一种电荷释放电路0的结构示意图,如图3所示,第二导体中的至少一根栅线可以包括:多根栅线A1,第一电荷释放单元021可以包括:多个第一晶体管0211,多个第一晶体管0211与多根栅线A1一一对应。每个第一晶体管0211的栅极G均与第一控制线011连接,每个第一晶体管0211的第一极J1均与对应的栅线A1连接,每个第一晶体管0211的第二极J2均与垂直于栅线A1的第一公共电极线031连接,其中,第一控制线011垂直于栅线A1。

在需要控制显示面板处于黑屏状态时,可以向第一控制线011输入控制信号,使得多个第一晶体管0211中的每个第一晶体管0211均处于导通的状态(也即每个第一晶体管0211中的第一极J1与第二极J2处于连通状态),从而,每个第一晶体管0211将相连接的栅线A1和第一公共电极线031导通,此时,若栅线A1上残留有电荷,则该残留的电荷可以向第一公共电极线031流动,从而减少了栅线A1上的电荷,此时,用于分担第二导体上电荷的第一导体为第一公共电极线031。在显示面板处于黑屏状态后,栅线上的电荷较少,从而防止了液晶在电压的作用下进行偏转,防止了显示面板上显示亮点。

第二方面,第二导体可以包括:至少一根数据线,控制模块可以包括:第二控制线,电荷释放模块可以包括:第二电荷释放单元;第二电荷释放单元可以分别与至少一根数据线、第二控制线以及第一导体相连接,第二电荷释放单元能够根据第二控制线上的控制信号,导通第一导体和至少一根数据线。

图4为本实用新型实施例提供的又一种电荷释放电路0的结构示意图,如图4所示,第二导体中的至少一根数据线可以包括:多根数据线A2,第二电荷释放单元022可以包括:多个第二晶体管0221,多个第二晶体管0221可以与多根数据线A2一一对应;每个第二晶体管0221的栅极G均与第二控制线012连接,每个第二晶体管0221的第一极J1均与对应的数据线A2连接,每个第二晶体管0221的第二极J2均与垂直于数据线A2的第二公共电极线032连接,其中,第二控制线012可以垂直于数据线A2。

在需要控制显示面板处于黑屏状态时,可以向第二控制线012输入控制信号,使得多个第二晶体管0221中的每个第二晶体管0221均处于导通的状态,从而,每个第二晶体管0221将相连接的数据线A2和第二公共电极线032导通,此时,若数据线A2上残留有电荷,则该残留的电荷可以向第二公共电极线032流动,从而减少了数据线A2上的电荷,此时,用于分担第二导体上电荷的第一导体为第二公共电极线032。在显示面板处于黑屏状态后,数据线上的电荷较少,从而防止了液晶在电压的作用下进行偏转,防止了显示面板上显示亮点。

第三方面,在第二方面的基础上,第二导体还可以包括:至少一个像素电极,控制模块还可以包括:第三控制线,电荷释放模块还可以包括:第三电荷释放单元;第三电荷释放单元可以分别与阵列基板中的栅线以及第三控制线相连接,第三电荷释放单元能够将第三控制线上的控制信号写入栅线,导通像素电极和像素电极对应的数据线。

图5为本实用新型实施例提供的再一种电荷释放电路0的结构示意图,如图5所示,在图4的基础上,电荷释放模块还可以包括:第三电荷释放单元023,第三电荷释放单元023可以包括:多个第三晶体管0231,多个第三晶体管0231分别阵列基板中的多根栅线A1一一对应,第二导体中的至少一个像素电极可以包括:每根栅线A1对应的多个像素电极A3,每个第三晶体管0231的栅极G和第一极J1均与第三控制线013连接,每个第三晶体管0231的第二极J2均与该第三晶体管0231对应的栅线A1连接,第三控制线013可以垂直于栅线A1。

在需要控制显示面板处于黑屏状态时,还可以向第三控制线013输入控制信号,使得多个第三晶体管0231中的每个第三晶体管0231均处于导通状态,从而将第三控制线013上的控制信号沿第三晶体管0231的第一极和第二极输入至该第三晶体管0231对应的栅线A1,将该栅线A1相连接的像素区域中的晶体管导通,从而将该栅线A1对应的像素电极A3与像素电极A3对应的数据线A2导通。进一步的,还可以向第二控制线012输入控制信号,使得多个第二晶体管0221中的每个第二晶体管0221均处于导通的状态,从而,每个第二晶体管0221将相连接的数据线A2和第二公共电极线032导通。此时,若像素电极A3上残留有电荷,则该残留的电荷可以向数据线A2上流动,进而流向第二公共电极线032,从而减少了数据线A2和像素电极A3上的电荷,此时,用于分担第二导体上电荷的第一导体为第二公共电极线032。在显示面板处于黑屏状态后,数据线和像素电极上的电荷较少,从而防止了液晶在电压的作用下进行偏转,防止了显示面板上显示亮点。

第四方面,图6为本实用新型另一实施例提供的一种电荷释放电路0的结构示意图,如图6所示,第二导体包括阵列基板上的多根栅线A1和多根数据线A2,该电荷释放电路0可以包括多个第一晶体管0211、多个第二晶体管0221、第一控制线011、第二控制线012、第一公共电极线031和第二公共电极线032。

其中,第一公共电极线031垂直于栅线A1,且平行于数据线A2,第一控制线011平行于第一公共电极线031。第二公共电极线032垂直于数据线A2,且平行于栅线A1,第二控制线012平行于第二公共电极线032。多个第一晶体管0211与多根栅线A1一一对应,多个第二晶体管0221与多根数据线A2一一对应。每个第一晶体管0211的栅极均与第一控制线011连接,每个第一晶体管0211的第一极均与该第一晶体管对应的栅线A1相连接,每个第一晶体管0211的第二极均与第一公共电极线031相连接。每个第二晶体管0221的栅极均与第二控制线012连接,每个第二晶体管0221的第一极均与该第二晶体管对应的数据线A2相连接,每个第二晶体管0221的第二极均与第二公共电极线032相连接。

在需要控制显示面板处于黑屏状态时,可以向第一控制线011输入控制信号,使得多个第一晶体管0211中的每个第一晶体管0211均处于导通的状态,从而,每个第一晶体管0211将相连接的栅线A1和第一公共电极线031导通,此时,若栅线A1上残留有电荷,则该残留的电荷可以向第一公共电极线031流动,从而减少了栅线A1上的电荷。还可以向第二控制线012输入控制信号,使得多个第二晶体管0221中的每个第二晶体管0221均处于导通的状态,从而,每个第二晶体管0221将相连接的数据线A2和第二公共电极线032导通,此时,若数据线A2上残留有电荷,则该残留的电荷可以向第二公共电极线032流动,从而减少了数据线A2上的电荷。此时,用于分担第二导体上电荷的第一导体为第一公共电极线031和第二公共电极线032。在显示面板处于黑屏状态后,数据线上的电荷较少。

第五方面,图7为本实用新型另一实施例提供的另一种电荷释放电路0的结构示意图,如图7所示,第二导体包括阵列基板上的多根栅线A1、多根数据线A2和多个像素电极A3,该电荷释放电路0可以包括多个第一晶体管0211、多个第二晶体管0221、多个第三晶体管0231、第一控制线011、第二控制线012、第三控制线013、第一公共电极线031和第二公共电极线032。

其中,第一公共电极线031垂直于栅线A1,且平行于数据线A2。第一控制线011和第三控制线013均平行于第一公共电极线031,且均设置在第一公共电极线031的附近,如第一控制线011设置在第一公共电极线031靠近有效显示区域的一侧,第三控制线013设置在第一公共电极线031远离有效显示区域的一侧。第二公共电极线032垂直于数据线A2,且平行于栅线A1。第二控制线012平行于第二公共电极线032,且设置在第二公共电极线032的附近,如设置在第二公共电极线032靠近有效显示区域的一侧。

多个第一晶体管0211与多根栅线A1一一对应,多个第二晶体管0221与多根数据线A2一一对应,多个第三晶体管0231与多根栅线A1一一对应。每个第一晶体管0211的栅极均与第一控制线011连接,每个第一晶体管0211的第一极均与该第一晶体管对应的栅线A1相连接,每个第一晶体管0211的第二极均与第一公共电极线031相连接。每个第二晶体管0221的栅极均与第二控制线012连接,每个第二晶体管0221的第一极均与该第二晶体管对应的数据线A2相连接,每个第二晶体管0221的第二极均与第二公共电极线032相连接。每个第三晶体管0231的栅极和第一极均与第三控制线013连接,每个第三晶体管0231的第二极均与该第三晶体管对应的栅线A1相连接。

在需要控制显示面板处于黑屏状态时,可以向第一控制线011输入控制信号,使得多个第一晶体管0211中的每个第一晶体管0211均处于导通的状态,从而,每个第一晶体管0211将相连接的栅线A1和第一公共电极线031导通,此时,若栅线A1上残留有电荷,则该残留的电荷可以向第一公共电极线031流动,从而减少了栅线A1上的电荷。

还可以向第二控制线012输入控制信号,使得多个第二晶体管0221中的每个第二晶体管0221均处于导通的状态,从而,每个第二晶体管0221将相连接的数据线A2和第二公共电极线032导通,此时,若数据线A2上残留有电荷,则该残留的电荷可以向第二公共电极线032流动,从而减少了数据线A2上的电荷。在显示面板处于黑屏状态后,数据线上的电荷较少。

进一步的,还可以向第三控制线013输入控制信号,使得多个第三晶体管0231中的每个第三晶体管0231均处于导通状态,从而将第三控制线013上的控制信号从第三晶体管0231的第一极和第二极输入至该第三晶体管0231对应的栅线A1,将该栅线A1对应的像素电极A3与该像素电极A3对应的数据线A2导通。此时,若像素电极A3上残留有电荷,则该残留的电荷可以向数据线A2上流动,进而向第二公共电极线032流动,从而减少了数据线A2和像素电极A3上的电荷。

此时,用于分担第二导体上电荷的第一导体为第一公共电极线031和第二公共电极线032。在显示面板处于黑屏状态后,阵列基板的有效显示区域内的导体(如栅线、数据线和像素电极)上的电荷较少,从而防止了液晶在电压的作用下进行偏转,防止了显示面板上显示亮点。

综上所述,由于本实用新型实施例提供的电荷释放电路中,电荷释放模块分别与控制模块和第一导体相连接,且电荷释放模块能够在控制模块的作用下,导通第一导体和阵列基板有效显示区域的第二导体,使得第二导体上的电荷能够移动至第一导体上,从而减少了阵列基板的有效显示区域内的第二导体上的电荷,减小了显示面板处于黑屏状态时液晶偏转的概率,减少了黑屏状态的显示面板上的亮点数量。

本实用新型实施例还提供了一种显示基板,该显示基板可以包括:如图1、图3、图4、图5、图6或图7任一所示的电荷释放电路。

进一步的,本实用新型实施例还提供了一种显示面板,该显示面板可以包括:设置有如图1、图3、图4、图5、图6或图7任一所示的电荷释放电路的显示基板。可选的,该显示基板可以为阵列基板。实际应用中,该显示基板还可以为彩膜基板,本实用新型实施例对此不作限定。

进一步的,本实用新型实施例还提供了一种显示装置,该显示装置中包括:显示面板,该显示面板中的显示基板可以包括如图1、图3、图4、图5、图6或图7任一所示的电荷释放电路。该显示装置可以为:液晶面板、电子纸、有机发光二极管(英文:Organic Light-Emitting Diode;简称:OLED)面板、有源矩阵有机发光二极体(英文:Active-matrix organic light emitting diode;简称:AMOLED)面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

上述本实用新型实施例序号仅仅为了描述,不代表实施例的优劣。

以上所述仅为本申请的较佳实施例,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1