Mipi模块的esd保护装置的制造方法_2

文档序号:8544629阅读:来源:国知局
同时检测到低速切高速时序和低速状态时(即这两个条件同时成立),则第一外部MIPI接口断开模块1023断开显示屏驱动芯片的MIPI模块输入接口,然后MIPI状态机重置模块1024重置MIPI状态机。由显示屏驱动芯片的第一时钟线低速切高速时序发生模块1025自动产生MIPI时钟线的低速切高速的时序,然后第一MIPI接口开启模块1026根据MIPI状态机的重置结果和MIPI时钟线的低速切高速的时序再打开MIPI模块输入接口,恢复接收手机主板的MIPI时钟和数据信号。
[0028]图3A为现有技术中的一种两条MIPI数据线的相位易受ESD干扰的独立数据线分频电路的模块构造框图;图3B为本发明一个实施例的MIPI模块的ESD保护装置中的合并数据线分频电路的模块构造框图。如图3A和图3B所示,现有技术中的两条MIPI数据线0、I的第一分频器模块1031和第二分频器模块1032各自独立,ESD干扰极易改变两条MIPI数据线0、1之间的相位关系。而本发明中把第一分频器模块1031和第二分频器模块1032这两个独立的分频器模块合并为一个单一分频器模块1033,即合并数据线分频电路103仅包括一个单一分频器模块1033。单一分频器模块1033与两条MIPI数据线0、1 一起连接,使改进后的两条MIPI数据线0、I之间的相位同步。如果MIPI数据线0、I上进入ESD干扰,则两条MIPI数据线0、1彼此之间的相位依然同步,显示屏驱动芯片的MIPI模块不会因为两条MIPI数据线0、1之间有相位差而接收数据错误。
[0029]图4为本发明一个实施例的MIPI模块的ESD保护装置中的数据不正常宽度超过一定时间MIPI整体复位电路的模块构造框图。如图4所示,数据不正常宽度超过一定时间MIPI整体复位电路104包括:MIPI数据线不正常宽度检测模块1041、第二外部MIPI接口断开模块1042、MIPI整体复位模块1043、第二时钟线低速切高速时序发生模块1044和第二 MIPI接口开启模块1045。其中,MIPI数据线不正常宽度检测模块1041检测到手机主板的MIPI数据线上数据不正常宽度超过一定时间,外部MIPI接口断开模块1042断开显示屏驱动芯片的MIPI模块输入接口,MIPI整体复位模块1043使MIPI模块整体复位,由第二时钟线低速切高速时序发生模块1044自动产生MIPI时钟线的低速切高速的时序,然后第二MIPI接口开启模块1045根据MIPI整体复位的结果和MIPI时钟线的低速切高速的时序再打开MIPI模块输入接口,恢复接收手机主板的MIPI时钟和数据信号。
[0030]综上所述,目前手机设备的显示屏和摄像头与主机之间为MIPI通讯,在ESD测试时经常会出现因MIPI通讯异常造成显示屏和摄像头的不正常。而本发明可以很好地解决这个问题,对具有MIPI模块的所有IC产品都具有重要的意义。
[0031]本发明虽然以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以做出可能的变动和修改。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何修改、等同变化及修饰,均落入本发明权利要求所界定的保护范围之内。
【主权项】
1.一种MIPI模块的ESD保护装置,包括:数据和时钟状态异常MIPI状态机重置电路(102)、合并数据线分频电路(103)以及数据不正常宽度超过一定时间MIPI整体复位电路(104),三者彼此并联,分别接收ESD干扰MIPI数据并输出正常MIPI数据给所述MIPI模块接收; 其中,所述数据和时钟状态异常MIPI状态机重置电路(102)包括:低速切高速时序检测模块(1021)、低速和高速检测模块(1022)、第一外部MIPI接口断开模块(1023)、MIPI状态机重置模块(1024)、第一时钟线低速切高速时序发生模块(1025)和第一 MIPI接口开启模块(1026);所述低速切高速时序检测模块(1021)检测MIPI数据线上是否有低速切高速时序;所述低速和高速检测模块(1022)检测MIPI时钟线是否为低速状态;在同时检测到所述低速切高速时序和所述低速状态时,所述第一外部MIPI接口断开模块(1023)断开一显示屏驱动芯片的MIPI模块输入接口 ;然后所述MIPI状态机重置模块(1024)重置MIPI状态机;由所述第一时钟线低速切高速时序发生模块(1025)自动产生所述MIPI时钟线的低速切高速的时序;然后所述第一 MIPI接口开启模块(1026)根据所述MIPI状态机的重置结果和所述MIPI时钟线的低速切高速的时序再打开所述MIPI模块输入接口,恢复接收手机主板的MIPI时钟和数据信号。
2.根据权利要求1所述的ESD保护装置,其特征在于,所述合并数据线分频电路(103)包括:一个单一分频器模块(1033); 所述单一分频器模块(1033)与两条所述MIPI数据线一起连接,使两条所述MIPI数据线之间的相位同步。
3.根据权利要求2所述的ESD保护装置,其特征在于,所述数据不正常宽度超过一定时间MIPI整体复位电路(104)包括:MIPI数据线不正常宽度检测模块(1041)、第二外部MIPI接口断开模块(1042) ,MIPI整体复位模块(1043)、第二时钟线低速切高速时序发生模块(1044)和第二 MIPI接口开启模块(1045); 所述MIPI数据线不正常宽度检测模块(1041)检测到手机主板的所述MIPI数据线上数据不正常宽度超过一定时间,所述外部MIPI接口断开模块(1042)断开所述显示屏驱动芯片的所述MIPI模块输入接口,所述MIPI整体复位模块(1043)使所述MIPI模块整体复位,由所述第二时钟线低速切高速时序发生模块(1044)自动产生所述MIPI时钟线的低速切高速的时序,然后所述第二MIPI接口开启模块(1045)根据所述MIPI整体复位的结果和所述MIPI时钟线的低速切高速的时序再打开所述MIPI模块输入接口,恢复接收手机主板的MIPI时钟和数据信号。
【专利摘要】本发明提供一种MIPI模块的ESD保护装置,包括数据和时钟状态异常MIPI状态机重置电路、合并数据线分频电路以及数据不正常宽度超过一定时间MIPI整体复位电路,三者彼此并联;对数据和时钟状态异常MIPI状态机重置电路,低速切高速时序检测模块检测MIPI数据线上是否有低速切高速时序;低速和高速检测模块检测MIPI时钟线是否为低速状态;在同时满足这两条件时,第一外部MIPI接口断开模块断开显示屏驱动芯片的MIPI模块输入接口;MIPI状态机重置模块重置MIPI状态机;由第一时钟线低速切高速时序发生模块自动产生MIPI时钟线的低速切高速的时序;第一MIPI接口开启模块根据MIPI状态机的重置结果和MIPI时钟线的低速切高速的时序再打开MIPI模块输入接口,恢复接收手机主板的MIPI时钟和数据信号。
【IPC分类】G09G3-20, H04M1-74
【公开号】CN104867437
【申请号】CN201510334607
【发明人】徐海涛, 贾联飞, 董阳, 李禹
【申请人】中颖电子股份有限公司
【公开日】2015年8月26日
【申请日】2015年6月16日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1