一种液晶显示装置、像素结构及其驱动方法

文档序号:2702401阅读:117来源:国知局
一种液晶显示装置、像素结构及其驱动方法
【专利摘要】本发明公开了一种液晶显示装置、像素结构及其驱动方法。像素结构的第一扫描线传输打开第一开关单元的第一扫描信号,使像素电极充电,在充电结束,像素电极处于电量保持状态时,第二扫描线传输打开第二开关单元的第二扫描信号,公共电极线给像素电极提供公共电压,以将像素电极电压拉到公共电压。通过上述方式,本发明能够一方面保证像素电极的充电时间与液晶显示装置的解析度,另一方面又实现插黑技术,起到降低3D串扰的作用。
【专利说明】一种液晶显示装置、像素结构及其驱动方法
【技术领域】
[0001]本发明涉及显示【技术领域】,特别是涉及一种液晶显示装置、像素结构及其驱动方法。
【背景技术】
[0002]3D的快门(Shutter Glass)技术普遍存在串扰(Cross talk)偏大的问题,为解决这一问题,目前,现有技术常用的解决方法主要有两种:
[0003]第一种为背光扫描模式(BLU Scanning Mode),其基本频率为120Hz ;第二种为插黑技术(Black Insertion),即背光闪烁模式(BLU Blinking Mode),其是通过在左右眼信号切换时插入黑画面来实现,例如在右眼帧结束之后,插入一帧黑画面,然后进行左眼帧的扫描。然而,以上两种方法目前均存在一定局限性。
[0004]其中,第一种方法受限于其扫描方式,要求BLU只能为单短或双短设计,且其改善Cross talk之成效不佳。第二种方法因为需要在左右眼信号切换时插入一帧黑画面,所以要求更高的刷新频率,通常为240Hz,这将使充电时间(Charging time)缩小为120Hz的一半,使面板存在充电不足的风险,进而导致斑点(Mura)的出现,极大地影响了液晶显示装置的品质。

【发明内容】

[0005]本发明主要解决的技术问题是提供一种液晶显示装置、像素结构及其驱动方法,能够一方面保证像素电极的充电时间与液晶显示装置的解析度,另一方面又实现插黑技术,进而起到降低3D串扰的作用。
[0006]为解决上述技术问题,本发明采用的一个技术方案是:提供一种像素结构,该像素结构包括数据线、与数据线垂直相交的第一扫描线、与第一扫描线平行设置的第二扫描线、设置于第一扫描线和第二扫描线之间的像素电极以及用于提供公共电压的公共电极线,像素结构还包括与第一扫描线电性连接的第一开关单元以及与第二扫描线电性连接的第二开关单元;其中,第一扫描线用于传输打开第一开关单元的第一扫描信号,数据线通过已打开的第一开关单元给像素电极提供像素电极电压,使像素电极充电,在充电结束,像素电极处于电量保持状态时,第二扫描线传输第二扫描信号,以打开第二开关单元,公共电极线通过已打开的第二开关单元给像素电极提供公共电压,以将像素电极电压拉到公共电压。
[0007]其中,第一开关单元的栅极电连接第一扫描线、第一开关单元的源极电连接数据线,第一开关单元的漏极电连接像素电极;第二开关单元的栅极电连接第二扫描线,第二开关单元的源极电连接公共电极线,第二开关单元的漏极电连接像素电极。
[0008]其中,第一扫描信号的周期时长为tl,第二扫描线在第一扫描信号的l/2tl时刻时传输第二扫描信号。
[0009]其中,像素电极包括第一子像素电极以及第二子像素电极,公共电极线包括第一公共电极线和第二公共电极线,第一开关单元包括第一开关、第二开关以及第三开关,第二开关单元包括第四开关以及第五开关,第一扫描线包括第一子扫描线和第二子扫描线,第一扫描信号包括第一子扫描信号和第二子扫描信号;其中,第一子扫描线用于传输打开第一开关和第二开关的第一子扫描信号,数据线通过已打开的第一开关和第二开关分别给第一子像素电极和第二子像素电极提供像素电极电压,使第一子像素电极和第二子像素充电,在充电结束后,第二子扫描线传输第二子扫描信号,以打开第三开关,第一子像素和第二子像素放电,在放电结束,第一子像素电极和第二子像素电极处于电量保持状态时,第二扫描线传输第二扫描信号,以打开第四开关和第五开关,第一公共电极线和第二公共电极线分别通过已打开的第四开关和第五开关分别给第一子像素电极和第二子像素电极提供公共电压,以将像素电极电压拉到公共电压。
[0010]其中,第一开关与第一子扫描线、数据线以及第一子像素电极电连接;第二开关与第一子扫描线、数据线以及第二子像素电极电连接;第三开关与第二子扫描线、公共电极线以及第五开关电连接;第四开关与第一子像素电极、第二扫描线以及第一公共电极线电连接;第五开关与第二子像素电极、第二扫描线以及第二公共电极线电连接。
[0011]其中,第一开关的栅极与第一子扫描线电连接,第一开关的源极与数据线电连接,第一开关的漏极与第一子像素电极电连接;第二开关的栅极与第一子扫描线电连接,第二开关的源极与数据线电连接,第二开关的漏极与第二子像素电极电连接;第三开关的栅极与第二子扫描线电连接,第三开关的源极与公共电极线电连接,第三开关的漏极与第五开关的漏极电连接;第四开关的栅极与第二扫描线电连接,第四开关的源极与第一公共电极线电连接,第四开关的漏极与第一子像素电极电连接;第五开关的栅极与第二扫描线电连接,第五开关的源极与第二公共电极线电连接,第五开关的漏极与第二子像素电极电连接。
[0012]其中,第一子扫描信号的周期时长为tll,第二扫描线在第一子扫描信号的l/2tll时刻时传输第二扫描信号。
[0013]为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示装置,该液晶显示装置包括相对设置的阵列基板和彩膜基板,其中,阵列基板包括如上的像素结构。
[0014]为解决上述技术问题,本发明采用的又一个技术方案是:提供一种像素结构的驱动方法,像素结构包括数据线、与数据线垂直相交的第一扫描线、与第一扫描线平行设置的第二扫描线、设置于第一扫描线和第二扫描线之间的像素电极以及用于提供公共电压的公共电极线,像素结构还包括与第一扫描线电性连接的第一开关单元以及与第二扫描线电性连接的第二开关单元;该驱动方法包括以下步骤:第一扫描线传输第一扫描信号,以打开第一开关单元;数据线通过已打开的第一开关单元给像素电极提供像素电极电压,使像素电极充电;在充电结束,像素电极处于电量保持状态时,第二扫描线传输第二扫描信号,以打开第二开关单元;公共电极线通过已打开的第二开关单元给像素电极提供公共电压,以将像素电极电压拉到公共电压。
[0015]其中,第一扫描信号的周期时长为tl,第二扫描线在第一扫描信号的l/2tl时刻时传输第二扫描信号。
[0016]本发明的有益效果是:区别于现有技术的情况,本发明提供了一种像素结构,该像素结构包括数据线、第一扫描线、第二扫描线、像素电极、公共电极线、第一开关单元以及第二开关单元,其中,第一扫描线传输打开第一开关单元的第一扫描线信号,数据线通过已打开的第一开关单元给像素电极提供像素电极电压,使像素电极充电,在充电结束,像素电极处于电量保持状态时,第二扫描线传输第二扫描信号,以打开第二开关单元,公共电极线通过已打开的第二开关单元给像素电极提供公共电压,以将像素电极电压拉到公共电压。通过上述方式,本发明的第一扫描线主要作用于像素电极充电时,在充电结束,像素电极处于电量保持状态时第二扫描线开始作用,以将像素电极电压拉到公共电压,实现插入黑画面。第二扫描线的工作和第一扫描线的工作是相互独立,互不干扰的。第二扫描线不会影响第一扫描线的刷新频率,由此,保证了像素电极充电时间。此外,由于在像素电极充电时只需第一扫描线作用,使得本发明的解析度更高。因此,本发明一方面能够保证像素电极的充电时间与液晶显示装置的解析度,另一方面又实现插黑技术,进而起到降低3D串扰的作用。
【专利附图】

【附图说明】
[0017]图1是本发明像素结构一实施例的结构示意图;
[0018]图2是图1所示的像素结构的等效电路图;
[0019]图3是图1所示的第一扫描线和第二扫描线的驱动波形图;
[0020]图4是本发明像素结构另一实施例的结构示意图;
[0021]图5是图4所示的像素结构的等效电路图;
[0022]图6是图4所示的第一扫描线和第二扫描线的驱动波形图;
[0023]图7是本发明液晶显示装置一实施例的结构示意图;
[0024]图8是本发明像素结构的驱动方法的流程图。
【具体实施方式】
[0025]下面结合附图和实施例对本发明进行详细的说明。
[0026]请参阅图1和图2,图1是本发明像素结构一实施例的结构示意图,图2是图1所示的像素结构的等效电路图。如图1和图2所示,本发明的像素结构10包括数据线11、与数据线11垂直相交的第一扫描线12、与第一扫描线12平行设置的第二扫描线13、设置于第一扫描线12和第二扫描线13之间的像素电极14以及用于提供公共电压的公共电极线15,像素结构10还包括与第一扫描线12电性连接的第一开关单元16以及与第二扫描线13电性连接的第二开关单元17。
[0027]本实施例中,第一开关单元16的栅极Gl电连接第一扫描线12,第一开关单元16的源极SI电连接数据线11,第一开关单元16的漏极Dl电连接像素电极14。
[0028]第二开关单元17的栅极G2电连接第二扫描线13,第二开关单元17的源极S2电连接公共电极线15,第二开关单元17的漏极D2电连接像素电极14。其中,公共电极线15由垂直相交的两个分支151和152构成。在第二开关单元17的源极S2上方设置一开孔111,在公共电极线15的分支152上方设置另一开孔110,一导电层112通过开孔110和111将第二开关单元17的源极S2和公共电极线15的分支152电连接。导电层112的材料优选和像素电极14的相同。
[0029]本实施例中,像素电极14的上方设置有液晶层(图未示),像素电极14的下方设置公共电极线15。因此,像素电极14与液晶层之间形成一液晶电容Q,像素电极14和公共电极线15之间形成一存储电容Cst (如图2所示)。[0030]值得注意的是,图1所示的像素结构10只代表图2所示的等效电路图的其中一种像素结构。只要符合图2所示的电路图的像素结构都是本发明所要保护的范围。
[0031]以下将介绍像素结构10的工作原理:
[0032]请一起参阅图3,图3是像素结构10的第一扫描线12和第二扫描线13的驱动波形图。第一扫描线12传输打开第一开关单元16的第一扫描信号Gatel,数据线11通过已打开的第一开关单元16给像素电极14提供像素电极电压,使像素电极14充电,在充电结束,像素电极14处于电量保持状态时,第二扫描线13传输第二扫描信号Gate2,以打开第二开关单元17,公共电极线15通过已打开的第二开关单元17给像素电极14提供公共电压,以将像素电极电压拉到公共电压,实现插入黑画面。
[0033]本实施例中,第一扫描信号Gatel的周期时长tl和第二扫描信号Gate2的周期时长t2相等,并且第二扫描线13优选在第一扫描信号的l/2tl时刻时传输第二扫描信号
G&tθ2 ο
[0034]承前所述,因为像素结构10包括第一扫描线12和第二扫描线13,第一扫描线12主要作用在像素电极14充电时,第二扫描线13主要是在像素电极14充电结束,处于电量保持状态时传输第二扫描线信号Gate2,使像素电极电压拉到公共电压,实现插入黑画面。第二扫描线13的工作和第一扫描线12的工作是相互独立,互不干扰的。第二扫描线13不会影响第一扫描线12的刷新频率,由此,保证了像素电极14充电时间。
[0035]此外,由于本实施例中在像素电极14充电时只需第一扫描线12作用,具有较高的解析度。
[0036]因此,本实施例的像素结构10 —方面能够保证像素电极14的充电时间与液晶显示装置的解析度,另一方面又实现插黑技术,进而起到降低3D串扰的作用。
[0037]本发明还提供了另一种像素结构,其是在上述像素结构10的基础上进行详细描述。请参阅图4和图5,像素结构40包括数据线41、与数据线41垂直相交的第一扫描线42、与第一扫描线42平行设置的第二扫描线43、设置于第一扫描线42和第二扫描线43之间的像素电极44以及用于提供公共电压的公共电极线45,像素结构40还包括与第一扫描线42电性连接的第一开关单元46以及与第二扫描线43电性连接的第二开关单元47。其中,数据线41、第一扫描线42、第二扫描线43、像素电极44、公共电极线45、第一开关单元46以及第二开关单元47的结构分别与图1所示的数据线11、第一扫描线12、第二扫描线13、像素电极14、公共电极线15、第一开关单元16以及第二开关单元17相同或相似。
[0038]本实施例的像素结构40为广视角的像素结构。具体而言,本实施例的像素电极44包括第一子像素电极441以及第二子像素电极442,公共电极线45包括第一公共电极线
451和第二公共电极线452,第一开关单元46包括第一开关461、第二开关462以及第三开关463,第二开关单元47包括第四开关471以及第五开关472,第一扫描线42包括第一子扫描线421和第二子扫描线422,第一扫描信号Gatel包括第一子扫描信号Gatell和第二子扫描信号Gatel2。其中,第一开关461与第一子扫描线421、数据线41以及第一子像素电极441电连接。第二开关462与第一子扫描线421、数据线41以及第二子像素电极442电连接。第三开关463与第二子扫描线422、公共电极线45以及第五开关472电连接。第四开关471与第一子像素电极441、第二扫描线43以及第一公共电极线451电连接。第五开关472与第二子像素电极442、第二扫描线43以及第二公共电极线452电连接。[0039]具体的,第一开关461的栅极Gll与第一子扫描线421电连接,第一开关461的源极Sll与数据线41电连接,第一开关461的漏极Dll与第一子像素电极441电连接。
[0040]第二开关462的栅极G12与第一子扫描线421电连接,第二开关462的源极S12与数据线41电连接,第二开关462的漏极D12与第二子像素电极442电连接。
[0041]第三开关363的栅极G13与第二子扫描线422电连接,第三开关463的源极S13与公共电极线45电连接,第三开关463的漏极D13与第五开关472的漏极D15电连接。其中,第一公共电极线451由垂直相交的两个分支4511和4512构成,第二公共电极线452由垂直相交的两个分支4521和4522构成。第三开关463的源极S13与分支4522之间形成分享电容Cltl (如图5所示)。
[0042]第四开关471的栅极G14与第二扫描线43电连接,第四开关471的源极S14与第一公共电极线451电连接,第四开关471的漏极D14与第一子像素电极441电连接。其中,在第四开关471的源极S14上方设置一开孔140,在第一公共电极线451的分支4512上方设置另一开孔141,一导电层142通过开孔140和141将第四开关471的源极S14和第一公共电极线451的分支4512电连接。导电层142的材料优选和像素电极44的相同。
[0043]第五开关472的栅极G15与第二扫描线43电连接,第五开关472的源极S15与第二公共电极线452电连接,第五开关472的漏极D15与第二子像素电极442电连接。其中,在第五开关472的源极S15上方设置一开孔150,在第二公共电极线452的分支4522上方设置另一开孔151, —导电层152通过开孔150和151将第五开关472的源极S15和第二公共电极线452的分支4522电连接。导电层152的材料优选和像素电极44的相同。
[0044]本实施例中,第一子像素电极441的上方设置有液晶层(图未示),第一子像素电极441的下方设置第一公共电极线451。因此,第一子像素电极441与液晶层之间形成第一液晶电容Cra,第一子像素电极441和第一公共电极线451之间形成第一存储电容Csti (如图5所示)。同理,第二子像素电极442的上方设置有液晶层(图未示),第二子像素电极442的下方设置第二公共电极线452。因此,第二子像素电极442与液晶层之间形成第二液晶电容Cm,第二子像素电极442和第二公共电极线452之间形成第二存储电容Cst2 (如图5所示)。
[0045]值得注意的是,图4所示的像素结构40只代表图5所示的等效电路图的其中一种像素结构。只要符合图5所示的电路图的像素结构都是本发明所要保护的范围。
[0046]以下将介绍像素结构40的工作原理:
[0047]请一起参阅图6,图6是像素结构40的第一子扫描线421、第二子扫描线422和第二扫描线43的驱动波形图。第一子扫描线421用于传输打开第一开关461和第二开关462的第一子扫描信号Gatell,数据线41通过已打开的第一开关461和第二开关462分别给第一子像素电极441和第二子像素电极442提供像素电极电压,使第一子像素电极441和第二子像素电极442充电,在充电结束后,第二子扫描线422传输第二子扫描信号Gatel2,以打开第三开关463,第一子像素电极441和第二子像素电极442放电,在放电结束,第一子像素电极441和第二子像素电极442处于电量保持状态时,第二扫描线43传输第二扫描信号Gate2,以打开第四开关471和第五开关472,第一公共电极线451和第二公共电极线
452分别通过已打开的第四开关471和第五开关472分别给第一子像素电极441和第二子像素电极442提供公共电压,以将像素电极电压拉到公共电压,实现插入黑画面。[0048]本实施例中,第一子扫描信号Gatel 1、第二子扫描信号Gatel2以及第二扫描信号Gate2的周期时长tll、tl2以及t2相等。并且第二扫描线43优选在第一子扫描信号Gatell的l/2tll时刻时传输第二扫描信号Gate2。
[0049]同理,本实施例的像素结构40同样能够一方面保证像素电极44的充电时间与液晶显示装置的解析度,另一方面又实现插黑技术,进而起到降低3D串扰的作用。
[0050]请参阅图7,图7是本发明一种液晶显示装置的结构示意图。如图7所示,本发明的液晶显示装置70包括相对设置的阵列基板71、彩膜基板72以及设置在阵列基板71和彩膜基板72之间的液晶层73,其中,阵列基板71包括如前文所述的像素结构。
[0051]请参阅图8,图8是本发明实施例提供的一种像素结构的驱动方法的流程图。其中,本实施例的像素结构为前文所述的像素结构,具体而言,本实施例的像素结构包括数据线、与数据线垂直相交的第一扫描线、与第一扫描线平行设置的第二扫描线、设置于第一扫描线和第二扫描线之间的像素电极以及用于提供公共电压的公共电极线,像素结构还包括与第一扫描线电性连接的第一开关单元以及与第二扫描线电性连接的第二开关单元。如图8所示,本实施例的像素结构的驱动方法包括以下步骤:
[0052]步骤S1:第一扫描线传输第一扫描信号,以打开第一开关单兀。
[0053]步骤S2:数据线通过已打开的第一开关单元给像素电极提供像素电极电压,使像素电极充电。
[0054]步骤S3:在充电结束,像素电极处于电量保持状态时,第二扫描线传输第二扫描信号,以打开第二开关单元。
[0055]在步骤S3中,第一扫描信号和第二扫描信号的周期时长tl和t2相等。并且第二扫描线优选在第一扫描信号的l/2tl时刻时传输第二扫描信号。
[0056]步骤S4:公共电极线通过已打开的第二开关单元给像素电极提供公共电压,以将像素电极电压拉到所述公共电压。
[0057]综上所述,本发明的像素结构通过第一扫描线传输第一扫描信号来打开第一开关单元,使得数据线通过已打开的第一开关单元给像素电极提供像素电极电压,使像素电极充电,在充电结束,像素电极处于电量保持状态时,第二扫描线传输第二扫描信号打开第二开关单元,使得公共电极线通过已打开的第二开关单元给像素电极通过公共电压,以将像素电极电压拉到公共电位,实现插入黑画面。通过上述方式,本发明一方面保证了像素电极的充电时间和液晶显示装置的解析度,另一方面插入了黑画面,实现了插黑技术,从而起到降低3D串扰的作用。
[0058]以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的【技术领域】,均同理包括在本发明的专利保护范围内。
【权利要求】
1.一种像素结构,其特征在于,所述像素结构包括数据线、与所述数据线垂直相交的第一扫描线、与所述第一扫描线平行设置的第二扫描线、设置于所述第一扫描线和所述第二扫描线之间的像素电极以及用于提供公共电压的公共电极线,所述像素结构还包括与所述第一扫描线电性连接的第一开关单元以及与所述第二扫描线电性连接的第二开关单元; 其中,所述第一扫描线用于传输打开所述第一开关单元的第一扫描信号,所述数据线通过已打开的所述第一开关单元给所述像素电极提供像素电极电压,使所述像素电极充电,在充电结束,所述像素电极处于电量保持状态时,所述第二扫描线传输第二扫描信号,以打开所述第二开关单元,所述公共电极线通过已打开的所述第二开关单元给所述像素电极提供公共电压,以将所述像素电极电压拉到所述公共电压。
2.根据权利要求1所述的像素结构,其特征在于,所述第一开关单元的栅极电连接所述第一扫描线、所述第一开关单元的源极电连接所述数据线,所述第一开关单元的漏极电连接所述像素电极; 所述第二开关单元的栅极电连接所述第二扫描线,所述第二开关单元的源极电连接所述公共电极线,所述第二开关单元的漏极电连接所述像素电极。
3.根据权利要求1所述的像素结构,其特征在于,所述第一扫描信号的周期时长为tl,所述第二扫描线在所述第一扫描信号的l/2tl时刻时传输所述第二扫描信号。
4.根据权利要求1所述的像素结构,其特征在于,所述像素电极包括第一子像素电极以及第二子像素电极,所述公共电极线包括第一公共电极线和第二公共电极线,所述第一开关单元包括第一开关、第二开关以及第三开关,所述第二开关单元包括第四开关以及第五开关,所述第一扫描线包括第一子扫描线和第二子扫描线,所述第一扫描信号包括第一子扫描信号和第二子扫描信号; 其中,所述第一子扫描线用于传输打开所述第一开关和所述第二开关的第一子扫描信号,所述数据线通过已打开的所述第一开关和所述第二开关分别给所述第一子像素电极和所述第二子像素电极提供像素电极电压,使所述第一子像素电极和所述第二子像素电极充电,在充电结束后,所述第二子扫描线传输第二子扫描信号,以打开所述第三开关,所述第一子像素电极和所述第二子像素电极放电,在放电结束,所述第一子像素电极和所述第二子像素电极处于电量保持状态时,所述第二扫描线传输第二扫描信号,以打开所述第四开关和所述第五开关,所述第一公共电极线和所述第二公共电极线分别通过已打开的所述第四开关和所述第五开关分别给所述第一子像素电极和所述第二子像素电极提供所述公共电压,以将所述像素电极电压拉到所述公共电压。
5.根据权利要求4所述的像素结构,其特征在于,所述第一开关与所述第一子扫描线、所述数据线以及所述第一子像素电极电连接; 所述第二开关与所述第一子扫描线、所述数据线以及所述第二子像素电极电连接; 所述第三开关与所述第二子扫描线、所述公共电极线以及所述第五开关电连接; 所述第四开关与所述第一子像素电极、所述第二扫描线以及所述第一公共电极线电连接; 所述第五开关与所述第二子像素电极、所述第二扫描线以及所述第二公共电极线电连接。
6.根据权利要求5所述的像素结构,其特征在于,所述第一开关的栅极与所述第一子扫描线电连接,所述第一开关的源极与所述数据线电连接,所述第一开关的漏极与所述第一子像素电极电连接; 所述第二开关的栅极与所述第一子扫描线电连接,所述第二开关的源极与所述数据线电连接,所述第二开关的漏极与所述第二子像素电极电连接; 所述第三开关的栅极与所述第二子扫描线电连接,所述第三开关的源极与所述公共电极线电连接,所述第三开关的漏极与所述第五开关的漏极电连接; 所述第四开关的栅极与所述第二扫描线电连接,所述第四开关的源极与所述第一公共电极线电连接,所述第四开关的漏极与所述第一子像素电极电连接; 所述第五开关的栅极与所述第二扫描线电连接,所述第五开关的源极与所述第二公共电极线电连接,所述第五开关的漏极与所述第二子像素电极电连接。
7.根据权利要求4所述的像素结构,其特征在于,所述第一子扫描信号的周期时长为tll,所述第二扫描线在所述第一子扫描信号的l/2tll时刻时传输所述第二扫描信号。
8.一种液晶显示装置,其特征在于,所述液晶显示装置包括相对设置的阵列基板和彩膜基板,其中,所述阵列基板包括如权利要求1-7所述的像素结构。
9.一种像素结构的驱动方法,所述像素结构包括数据线、与所述数据线垂直相交的第一扫描线、与所述第一扫描线平行设置的第二扫描线、设置于所述第一扫描线和所述第二扫描线之间的像素电极以及用于提供公共电压的公共电极线,所述像素结构还包括与所述第一扫描线电性连接的第一开关单元以及与所述第二扫描线电性连接的第二开关单元,其特征在于,所述驱动方法包括以下步骤: 所述第一扫描线传输第一.扫描信号,以打开所述第一开关单兀; 所述数据线通过已打开的所述第一开关单元给所述像素电极提供像素电极电压,使所述像素电极充电; 在充电结束,所述像素电极处于电量保持状态时,所述第二扫描线传输第二扫描信号,以打开所述第二开关单元; 所述公共电极线通过已打开的所述第二开关单元给所述像素电极提供公共电压,以将所述像素电极电压拉到所述公共电压。
10.根据权利要求9所述的方法,其特征在于,所述第一扫描信号的周期时长为tl,所述第二扫描线在所述第一扫描信号的l/2tl时刻时传输所述第二扫描信号。
【文档编号】G02F1/1362GK103472643SQ201310443309
【公开日】2013年12月25日 申请日期:2013年9月25日 优先权日:2013年9月25日
【发明者】陈政鸿, 姜佳丽 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1