一种阵列基板及其驱动方法、显示面板、显示装置制造方法

文档序号:2715694阅读:100来源:国知局
一种阵列基板及其驱动方法、显示面板、显示装置制造方法
【专利摘要】本发明公开了一种阵列基板及其驱动方法、显示面板、显示装置,用以在实现点翻转时,降低源极驱动集成电路的功耗。所述阵列基板中所有与奇数行栅极线连接的栅极驱动子电路级联连接组成第一栅极驱动电路;所有与偶数行栅极线连接的栅极驱动子电路级联连接组成第二栅极驱动电路;在一帧图像显示的半个显示周期内,奇数行栅极线接收第一栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第一源极驱动信号;在一帧图像显示的另半个显示周期内,偶数行栅极线接收第二栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第二源极驱动信号;第一源极驱动信号与第二源极驱动信号的极性相反。
【专利说明】一种阵列基板及其驱动方法、显示面板、显示装置

【技术领域】
[0001]本发明涉及显示器【技术领域】,尤其涉及一种阵列基板及其驱动方法、显示面板、显示装置。

【背景技术】
[0002]现有技术液晶显示屏(Liquid Crystal Display, LCD)包括一个分布着多个薄膜晶体管(Thin Film Transistor,TFT)的阵列基板,阵列基板上一个TFT的漏极对应连接一个像素(pixel)电极,TFT的源极对应连接一条数据(Data)线,TFT的栅极对应连接一条栅极(Gate)线。阵列基板行驱动(Gate Driver On Array, GOA)技术是将作为栅极开关电路的薄膜晶体管集成于阵列基板上,从而省掉栅极驱动集成电路部分。阵列基板中,每一行Gate线均对应连接一个GOA电路,在时序控制器的控制下,GOA电路控制与Gate线连接的TFT的栅极的开启或关闭,在TFT的栅极开启时,源极驱动电路(Source Driver IC)驱动Data线输出相应的驱动信号。
[0003]现有技术阵列基板的结构示意图如图1所示,每一行Gate线均对应连接一个GOA电路,通过每个GOA电路之间依次触发来控制每一行像素的开关,如:第一行Gate线连接的GOA电路GOAl的输出端与第二行Gate线连接的GOA电路G0A2的输入端连接,第二行Gate线连接的GOA电路G0A2的输出端与第三行Gate线连接的GOA电路G0A3的输入端连接,第三行Gate线连接的GOA电路G0A3的输出端与第四行Gate线连接的GOA电路G0A4的输入端连接,即GOA电路对阵列基板中的Gate线进行逐行驱动。当要实现点翻转(dotinvers1n)时,Data线输入的信号要不断的进行正负极性的变换,即在同一图像下每经过一条Gate线扫描时间后,每条Data线所载的驱动信号的极性就要翻转一次,例如为了实现点翻转,假设第一行第一列的像素上的数据信号的极性为正,第二行第一列的像素对应的数据信号的极性就要为负,因此当GOA电路从驱动第一行的Gate线转为驱动第二行的Gate线时,第一根Data线上的极性就会由正变为负。这种Data线输入的信号不断的进行正负极性的变换会消耗大量的能量,并且容易使液晶显示面板上源极驱动集成电路的温度升高。
[0004]为了解决上述问题,现有技术采用一种新的阵列基板结构,如图2所示,G1、G2、G3和G4分别代表第一条Gate线、第二条Gate线、第三条Gate线和第四条Gate线输入的驱动信号,在这种结构下,Data线输入的信号不需要进行正负极性的变换,即在一帧图像显示的过程中,Data线输入的信号的极性是固定不变的,如Datal输入的信号的极性为正,Data2输入的信号的极性为负,Data3输入的信号的极性为正,Data4输入的信号的极性为负。由于这种结构需要将TFT分别制作在一列像素电极的两侧,因此在实际制作过程中的制作成本较大,工艺较复杂。
[0005]对于双栅结构,为了降低源极驱动集成电路的功耗,即Data线输入的信号的正负极性不发生变化,采用图3所示的像素结构,当Gate线采用图1和图2所述的逐行扫描方式时,同一行相邻两个像素单元的极性相同,即这种情况实现的点翻转中的像素是以两个相邻的像素点进行翻转,不能实现如图1和图2中的点翻转。
[0006]综上所述,现有技术通过Data线输入的信号不断的进行正负极性的变换实现点翻转时,会造成源极驱动集成电路的功耗过大,导致其内集成电路的温度升高;通过新的阵列基板的结构实现点翻转时,生产成本较高,工艺较复杂。


【发明内容】

[0007]本发明实施例提供了一种阵列基板及其驱动方法、显示面板、显示装置,用以在实现点翻转时,降低源极驱动集成电路的功耗。
[0008]本发明实施例提供的一种阵列基板,包括若干阵列排列的像素单元,其中,
[0009]每一奇数行栅极线均对应连接一个栅极驱动子电路,所有与奇数行栅极线连接的栅极驱动子电路级联连接组成第一栅极驱动电路;
[0010]每一偶数行栅极线均对应连接一个栅极驱动子电路,所有与偶数行栅极线连接的栅极驱动子电路级联连接组成第二栅极驱动电路;
[0011]在一帧图像显示的半个显示周期内,奇数行栅极线接收所述第一栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第一源极驱动信号,相邻两条数据线接收的所述第一源极驱动信号的极性相反;
[0012]在一帧图像显示的另半个显示周期内,偶数行栅极线接收所述第二栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第二源极驱动信号,相邻两条数据线接收的所述第二源极驱动信号的极性相反;
[0013]其中,所述第一源极驱动信号与所述第二源极驱动信号的极性相反。
[0014]由本发明实施例提供的阵列基板,由于在一帧图像显示的半个显示周期内,奇数行栅极线接收所述第一栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第一源极驱动信号,在一帧图像显示的另半个显示周期内,偶数行栅极线接收所述第二栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第二源极驱动信号,而第一源极驱动信号与第二源极驱动信号的极性相反,因此,在该帧图像显示时能够实现像素的点翻转,同时源极驱动集成电路输出的源极驱动信号的极性不需要不断的发生变化,只需在半个显示周期内变化一次即可,能够在实现点翻转的同时,降低源极驱动集成电路的功耗,同时也不需要增加生产成本。
[0015]较佳地,所述第一栅极驱动电路与所述第二栅极驱动电路位于阵列基板的同一侧;或
[0016]所述第一栅极驱动电路与所述第二栅极驱动电路分别位于阵列基板的异侧。
[0017]这样,通过这样的设计在实际制作过程中更加方便、简单。
[0018]较佳地,当用于触发所述第一栅极驱动电路或第二栅极驱动电路输出栅极驱动信号的扫描触发信号为一个时,
[0019]所述第一栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,所述第二栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,或,所述第一栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,所述第二栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,用于触发所述第一栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第一栅极驱动电路的第一级栅极驱动子电路连接,所述第一栅极驱动电路的最后一级栅极驱动子电路与所述第二栅极驱动电路的第一级栅极驱动子电路连接;或,
[0020]所述第二栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,所述第一栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,或,所述第二栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,所述第一栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,用于触发所述第二栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第二栅极驱动电路的第一级栅极驱动子电路连接,所述第二栅极驱动电路的最后一级栅极驱动子电路与所述第一栅极驱动电路的第一级栅极驱动子电路连接;
[0021]当用于触发所述第一栅极驱动电路或第二栅极驱动电路输出栅极驱动信号的扫描触发信号为两个时,
[0022]所述第一栅极驱动电路按照阵列基板对应的栅极线从上到下或从下到上的顺序级联,用于触发所述第一栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第一栅极驱动电路的第一级栅极驱动子电路连接;
[0023]所述第二栅极驱动电路按照阵列基板对应的栅极线从上到下或从下到上的顺序级联,用于触发所述第二栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第二栅极驱动电路的第一级栅极驱动子电路连接。
[0024]这样,第一栅极驱动电路和第二栅极驱动电路通过上面的连接关系,在实际工作中更加方便、简单。
[0025]本发明实施例还提供了一种显示面板,该显示面板包括上述的阵列基板。
[0026]由于本发明实施例提供的显示面板包括上述的阵列基板,因此该显示面板的功耗同样能够降低。
[0027]本发明实施例还提供了一种显示装置,该装置包括上述的显示面板。
[0028]由于本发明实施例提供的显示装置包括上述的显示面板,因此该显示装置的功耗同样能够降低。
[0029]本发明实施例还提供了一种上述阵列基板的驱动方法,所述方法包括:
[0030]在一帧图像显示的半个显示周期内,第一栅极驱动电路输出栅极驱动信号给奇数行栅极线,源极驱动集成电路输出第一源极驱动信号给每一条数据线,且输出给相邻两条数据线的所述第一源极驱动信号的极性相反;
[0031]在一帧图像显示的另半个显示周期内,第二栅极驱动电路输出栅极驱动信号给偶数行栅极线,源极驱动集成电路输出第二源极驱动信号给每一条数据线,且输出给相邻两条数据线的所述第二源极驱动信号的极性相反;
[0032]其中,所述第一源极驱动信号与所述第二源极驱动信号的极性相反。
[0033]由本发明提供的上述阵列基板的驱动方法,由于该方法中源极驱动集成电路输出的源极驱动信号的极性不需要不断的发生变化,只需在半个显示周期内变化一次,能够在实现点翻转的同时,降低源极驱动集成电路的功耗。
[0034]较佳地,所述第一栅极驱动电路按照阵列基板中栅极线从上到下的顺序输出栅极驱动信号给对应的栅极线,或,按照阵列基板中栅极线从下到上的顺序输出栅极驱动信号给对应的栅极线;
[0035]所述第二栅极驱动电路按照阵列基板中栅极线从上到下的顺序输出栅极驱动信号给对应的栅极线,或,按照阵列基板中栅极线从下到上的顺序输出栅极驱动信号给对应的栅极线。
[0036]这样,通过这种扫描方法,在实际扫描过程中更加方便、简单。
[0037]较佳地,所述第一源极驱动信号的极性为正,所述第二源极驱动信号的极性为负;或,所述第一源极驱动信号的极性为负,所述第二源极驱动信号的极性为正。
[0038]这样,只要第一源极驱动信号的极性与第二源极驱动信号的极性相反,即可方便的实现点翻转。

【专利附图】

【附图说明】
[0039]图1为现有技术阵列基板的结构不意图;
[0040]图2为现有技术另一种阵列基板的不意图;
[0041]图3为现有技术双栅结构的阵列基板的示意图;
[0042]图4为本发明实施例提供的一种阵列基板的结构示意图;
[0043]图5为本发明实施例提供的另一种阵列基板的结构示意图;
[0044]图6(a)和图6(b)为本发明实施例提供的一种阵列基板中的栅极驱动电路的连接关系不意图;
[0045]图7为本发明实施例提供的一种阵列基板中的另一种栅极驱动电路的连接关系示意图;
[0046]图8为本发明实施例提供的双栅结构的阵列基板的示意图;
[0047]图9为本发明实施例提供的一种阵列基板的驱动方法流程图。

【具体实施方式】
[0048]本发明实施例提供了一种阵列基板及其驱动方法、显示面板、显示装置,用以在实现点翻转时,降低源极驱动集成电路的功耗。
[0049]下面结合附图详细介绍本发明具体实施例提供的阵列基板及其驱动方法。
[0050]如图4所示,本发明具体实施例提供了一种阵列基板,包括若干阵列排列的像素单元40、与源极驱动集成电路连接的多条数据线,如Datal、Data2、Data3、Data η以及与栅极驱动电路连接的多条栅极线,如Gatel、Gate2、Gate3和Gate4,
[0051]每一奇数行栅极线均对应连接一个栅极驱动子电路,如第一行栅极线Gatel对应连接栅极驱动子电路410,第三行栅极线Gate3对应连接栅极驱动子电路411,所有与奇数行栅极线连接的栅极驱动子电路级联连接组成第一栅极驱动电路41 ;
[0052]每一偶数行栅极线均对应连接一个栅极驱动子电路,如第二行栅极线Gate2对应连接栅极驱动子电路420,第四行栅极线Gate4对应连接栅极驱动子电路421,所有与偶数行栅极线连接的栅极驱动子电路级联连接组成第二栅极驱动电路42 ;
[0053]在一帧图像显示的半个显示周期内,奇数行栅极线接收第一栅极驱动电路41输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第一源极驱动信号;在一帧图像显示的另半个显示周期内,偶数行栅极线接收第二栅极驱动电路42输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第二源极驱动信号,其中,第一源极驱动信号与第二源极驱动信号的极性相反。
[0054]在同一帧图像显示时,每一数据线接收的源极驱动集成电路输出的源极驱动信号在半个显示周期内的极性相反,相邻两条数据线接收的源极驱动集成电路输出的源极驱动信号的极性相反。具体地,若在一帧图像显示的半个显示周期内,Datal接收的源极驱动集成电路输出的源极驱动信号的极性为正,则在另半个显示周期内,Datal接收的源极驱动集成电路输出的源极驱动信号的极性为负;若在一帧图像显示的半个显示周期内,Datal接收的源极驱动集成电路输出的源极驱动信号的极性为负,则在另半个显示周期内,Datal接收的源极驱动集成电路输出的源极驱动信号的极性为正。对于相邻的两条数据线,如Datal和Data2,在一帧图像显示的整个周期内,接收的源极驱动集成电路输出的源极驱动信号的极性相反。
[0055]具体地,对于栅极驱动电路单边扫描的阵列基板,第一栅极驱动电路41与第二栅极驱动电路42位于阵列基板的同一侧,当然,在实际应用中还可以将第一栅极驱动电路41与第二栅极驱动电路42分别设置于阵列基板的异侧,如图5所示,本发明具体实施例并不对第一栅极驱动电路41与第二栅极驱动电路42设置的具体位置进行限定。
[0056]下面详细介绍第一栅极驱动电路和第二栅极驱动电路中各栅极驱动子电路的级联顺序。
[0057]当用于触发第一栅极驱动电路或第二栅极驱动电路输出栅极驱动信号的扫描触发信号为一个时,第一栅极驱动电路和第二栅极驱动电路中各栅极驱动子电路的级联顺序如图6(a)和6(b)所不。
[0058]具体地,如图6(a)所示,本发明具体实施例在图像显示时,第一栅极驱动电路41按照阵列基板对应的栅极线从上到下的顺序级联,即:第一栅极驱动电路41的第一级栅极驱动子电路610的输出端与第一栅极驱动电路41的第二级栅极驱动子电路611的输入端连接,第二栅极驱动电路42按照阵列基板对应的栅极线从下到上的顺序级联,即:与栅极线Gate n+1连接的栅极驱动子电路为第一级栅极驱动子电路620,用于触发第一栅极驱动电路41输出栅极驱动信号的扫描触发信号61与第一栅极驱动电路41的第一级栅极驱动子电路610的输入端连接,第一栅极驱动电路41的最后一级栅极驱动子电路612与第二栅极驱动电路42的第一级栅极驱动子电路620连接。在这种连接关系下,第一栅极驱动电路41按照阵列基板中栅极线从上到下的顺序输出栅极驱动信号给对应的栅极线,即第一栅极驱动电路41正向扫描,如图中向下的箭头所示,第二栅极驱动电路42按照阵列基板中栅极线从下到上的顺序输出栅极驱动信号给对应的栅极线,即第二栅极驱动电路42反向扫描,如图中向上的箭头所示。
[0059]当然,本发明具体实施例中还可以是第一栅极驱动电路41按照阵列基板对应的栅极线从下到上的顺序级联,第二栅极驱动电路42按照阵列基板对应的栅极线从上到下的顺序级联,用于触发第一栅极驱动电路41输出栅极驱动信号的扫描触发信号与第一栅极驱动电路41的第一级栅极驱动子电路连接,第一栅极驱动电路41的最后一级栅极驱动子电路与第二栅极驱动电路42的第一级栅极驱动子电路连接,具体的连接关系与图6(a)类似,在这种连接关系下,第一栅极驱动电路41反向扫描,第二栅极驱动电路42正向扫描。
[0060]如图6 (b)所示,本发明具体实施例在图像显示时,第二栅极驱动电路42按照阵列基板对应的栅极线从上到下的顺序级联,即:第二栅极驱动电路42的第一级栅极驱动子电路620的输出端与第二栅极驱动电路42的第二级栅极驱动子电路621的输入端连接,第一栅极驱动电路41按照阵列基板对应的栅极线从下到上的顺序级联,即:与栅极线Gate η连接的栅极驱动子电路为第一级栅极驱动子电路610,用于触发第二栅极驱动电路42输出栅极驱动信号的扫描触发信号62与第二栅极驱动电路42的第一级栅极驱动子电路620连接,第二栅极驱动电路42的最后一级栅极驱动子电路622与第一栅极驱动电路41的第一级栅极驱动子电路610连接。在这种连接关系下,第二栅极驱动电路42按照阵列基板中栅极线从上到下的顺序输出栅极驱动信号给对应的栅极线,即第二栅极驱动电路42正向扫描,如图中向下的箭头所示,第一栅极驱动电路41按照阵列基板中栅极线从下到上的顺序输出栅极驱动信号给对应的栅极线,即第一栅极驱动电路41反向扫描,如图中向上的箭头所示。
[0061]当然,本发明具体实施例中还可以是第二栅极驱动电路42按照阵列基板对应的栅极线从下到上的顺序级联,第一栅极驱动电路41按照阵列基板对应的栅极线从上到下的顺序级联,用于触发第二栅极驱动电路42输出栅极驱动信号的扫描触发信号与第二栅极驱动电路42的第一级栅极驱动子电路连接,第二栅极驱动电路42的最后一级栅极驱动子电路与第一栅极驱动电路41的第一级栅极驱动子电路连接,具体的连接关系与图6(b)类似,在这种连接关系下,第一栅极驱动电路41正向扫描,第二栅极驱动电路42反向扫描。
[0062]当用于触发第一栅极驱动电路或第二栅极驱动电路输出栅极驱动信号的扫描触发信号为两个时,第一栅极驱动电路和第二栅极驱动电路中各栅极驱动子电路的级联顺序如图7所示。
[0063]第一栅极驱动电路41按照阵列基板对应的栅极线从上到下的顺序级联,用于触发第一栅极驱动电路41输出栅极驱动信号的扫描触发信号61与第一栅极驱动电路41的第一级栅极驱动子电路610连接。第二栅极驱动电路42按照阵列基板对应的栅极线从上到下的顺序级联,用于触发第二栅极驱动电路42输出栅极驱动信号的扫描触发信号62与第二栅极驱动电路42的第一级栅极驱动子电路620连接。在这种连接关系下,第一栅极驱动电路41正向扫描,第二栅极驱动电路42正向扫描。
[0064]当然,本发明具体实施例还可以是第一栅极驱动电路41按照阵列基板对应的栅极线从下到上的顺序级联,第二栅极驱动电路42按照阵列基板对应的栅极线从上到下的顺序级联,具体的连接关系与图7类似,在这种连接关系下,第一栅极驱动电路41反向扫描,第二栅极驱动电路42正向扫描。
[0065]本发明具体实施例还可以是第一栅极驱动电路41按照阵列基板对应的栅极线从下到上的顺序级联,第二栅极驱动电路42按照阵列基板对应的栅极线从下到上的顺序级联,具体的连接关系与图7类似,在这种连接关系下,第一栅极驱动电路41反向扫描,第二栅极驱动电路42反向扫描。
[0066]本发明具体实施例还可以是第一栅极驱动电路41按照阵列基板对应的栅极线从上到下的顺序级联,第二栅极驱动电路42按照阵列基板对应的栅极线从下到上的顺序级联,具体的连接关系与图7类似,在这种连接关系下,第一栅极驱动电路41正向扫描,第二栅极驱动电路42反向扫描。
[0067]对于双栅结构,采用本发明具体实施例提供的第一栅极驱动电路41和第二栅极驱动电路42的驱动方式进行扫描,如图8所示,相对于现有技术在点翻转时的像素点是以两个相邻的像素点进行翻转的情况,本发明具体实施例能够实现单个像素点的翻转。
[0068]如图9所示,本发明具体实施例还提供了一种阵列基板的驱动方法,该方法包括:
[0069]S901、在一帧图像显示的半个显示周期内,第一栅极驱动电路输出栅极驱动信号给奇数行栅极线,源极驱动集成电路输出第一源极驱动信号给每一条数据线,且输出给相邻两条数据线的所述第一源极驱动信号的极性相反;
[0070]S902、在一帧图像显示的另半个显示周期内,第二栅极驱动电路输出栅极驱动信号给偶数行栅极线,源极驱动集成电路输出第二源极驱动信号给每一条数据线,且输出给相邻两条数据线的所述第二源极驱动信号的极性相反;
[0071]其中,所述第一源极驱动信号与所述第二源极驱动信号的极性相反。
[0072]综上所述,本发明具体实施在一帧图像显示时,通过奇数行的栅极驱动子电路依次触发,偶数行的栅极驱动子电路依次触发。这样,在一帧图像显示的半个显示周期内奇数行的像素开启并进行充电,当然,也可以是偶数行的像素开启并进行充电,这时同一条数据线可以输入同一极性的信号;在一帧图像显示的另半个显示周期内偶数行的像素开启并进行充电,当然,也可以是奇数行的像素开启并进行充电,这时同一条数据线可以输入同一极性的信号,即在一帧图像显示的整个显示周期,同一条数据线输入的信号的极性只需要变换一次,则可以实现点翻转的画面显示效果,这样能够降低源极驱动集成电路的功耗。
[0073]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【权利要求】
1.一种阵列基板,包括若干阵列排列的像素单元,其特征在于, 每一奇数行栅极线均对应连接一个栅极驱动子电路,所有与奇数行栅极线连接的栅极驱动子电路级联连接组成第一栅极驱动电路; 每一偶数行栅极线均对应连接一个栅极驱动子电路,所有与偶数行栅极线连接的栅极驱动子电路级联连接组成第二栅极驱动电路; 在一帧图像显示的半个显示周期内,奇数行栅极线接收所述第一栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第一源极驱动信号,相邻两条数据线接收的所述第一源极驱动信号的极性相反; 在一帧图像显示的另半个显示周期内,偶数行栅极线接收所述第二栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第二源极驱动信号,相邻两条数据线接收的所述第二源极驱动信号的极性相反; 其中,所述第一源极驱动信号与所述第二源极驱动信号的极性相反。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一栅极驱动电路与所述第二栅极驱动电路位于阵列基板的同一侧;或 所述第一栅极驱动电路与所述第二栅极驱动电路分别位于阵列基板的异侧。
3.根据权利要求2所述的阵列基板,其特征在于, 当用于触发所述第一栅极驱动电路或第二栅极驱动电路输出栅极驱动信号的扫描触发信号为一个时, 所述第一栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,所述第二栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,或,所述第一栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,所述第二栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,用于触发所述第一栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第一栅极驱动电路的第一级栅极驱动子电路连接,所述第一栅极驱动电路的最后一级栅极驱动子电路与所述第二栅极驱动电路的第一级栅极驱动子电路连接;或, 所述第二栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,所述第一栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,或,所述第二栅极驱动电路按照阵列基板对应的栅极线从下到上的顺序级联,所述第一栅极驱动电路按照阵列基板对应的栅极线从上到下的顺序级联,用于触发所述第二栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第二栅极驱动电路的第一级栅极驱动子电路连接,所述第二栅极驱动电路的最后一级栅极驱动子电路与所述第一栅极驱动电路的第一级栅极驱动子电路连接; 当用于触发所述第一栅极驱动电路或第二栅极驱动电路输出栅极驱动信号的扫描触发信号为两个时, 所述第一栅极驱动电路按照阵列基板对应的栅极线从上到下或从下到上的顺序级联,用于触发所述第一栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第一栅极驱动电路的第一级栅极驱动子电路连接; 所述第二栅极驱动电路按照阵列基板对应的栅极线从上到下或从下到上的顺序级联,用于触发所述第二栅极驱动电路输出栅极驱动信号的扫描触发信号与所述第二栅极驱动电路的第一级栅极驱动子电路连接。
4.一种显示面板,其特征在于,所述显示面板包括权利要求1-3任一权项所述的阵列基板。
5.一种显示装置,其特征在于,所述装置包括权利要求4所述的显示面板。
6.—种权利要求1-3任一权项所述的阵列基板的驱动方法,其特征在于,所述方法包括: 在一帧图像显示的半个显示周期内,第一栅极驱动电路输出栅极驱动信号给奇数行栅极线,源极驱动集成电路输出第一源极驱动信号给每一条数据线,且输出给相邻两条数据线的所述第一源极驱动信号的极性相反; 在一帧图像显示的另半个显示周期内,第二栅极驱动电路输出栅极驱动信号给偶数行栅极线,源极驱动集成电路输出第二源极驱动信号给每一条数据线,且输出给相邻两条数据线的所述第二源极驱动信号的极性相反; 其中,所述第一源极驱动信号与所述第二源极驱动信号的极性相反。
7.根据权利要求6所述的驱动方法,其特征在于, 所述第一栅极驱动电路按照阵列基板中栅极线从上到下的顺序输出栅极驱动信号给对应的栅极线,或,按照阵列基板中栅极线从下到上的顺序输出栅极驱动信号给对应的栅极线; 所述第二栅极驱动电路按照阵列基板中栅极线从上到下的顺序输出栅极驱动信号给对应的栅极线,或,按照阵列基板中栅极线从下到上的顺序输出栅极驱动信号给对应的栅极线。
8.根据权利要求6所述的方法,其特征在于,所述第一源极驱动信号的极性为正,所述第二源极驱动信号的极性为负;或,所述第一源极驱动信号的极性为负,所述第二源极驱动信号的极性为正。
【文档编号】G02F1/1362GK104252079SQ201410510675
【公开日】2014年12月31日 申请日期:2014年9月28日 优先权日:2014年9月28日
【发明者】高玉杰, 李承珉, 朴相镇 申请人:京东方科技集团股份有限公司, 北京京东方显示技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1