一种显示面板、显示面板的制备方法和阵列基板的制作方法

文档序号:9546250阅读:362来源:国知局
一种显示面板、显示面板的制备方法和阵列基板的制作方法
【技术领域】
[0001]本发明涉及液晶显示技术领域,特别是涉及一种显示面板、显示面板的制备方法和阵列基板。
【背景技术】
[0002]目前液晶显示面板业有两大主流液晶显示技术,一种为平面内转换(In-PlaneSwitch, IPS)显示技术,另一种为垂直取向(Vertical Alignment, VA)显示技术。其中,VA型显示面板因具有响应速度快、对比度高等优点而得到广泛应用。
[0003]在VA显示技术中,涉及到的重要的制程为配向。在配向的过程中,通常将阵列基板上的扫描线打开,数据线接地,同时将彩膜基板的公共电压CF Vcom接入交流信号(或其他适合液晶分子进行配向的信号)。使得像素的像素电极与数据线电位均为接地电位,而彩膜基板的公共电压CF Vcom为交流信号。进而在像素的像素电极与对应的彩膜基板的公共电极(其电压为彩膜基板的公共电压CF Vcom)之间,即液晶层的两端形成合适的电压差,使得液晶层中的液晶分子能够按照预设的倾角排列,然后在适合的光照下进行固化以实现液晶层的配向。
[0004]在使用了公共电压自调整(Self-adjust Vcom)技术的显示面板中,公共电压Vcom是通过功能电路模块实现。功能电路模块包括阵列基板的公共电压线和公共电压晶体管。如图1所示,阵列基板上的部分或全部像素10中,除了普通像素具有的充电晶体管11和像素电极12之外,进一步包括公共电压晶体管13。对于位于第η行的像素10而言,充电晶体管11的栅极连接第η行扫描线上的扫描信号G(n),源极连接所在列对应的数据线,漏极连接像素电极12。公共电压晶体管13的栅极连接第η-1行扫描线上的扫描信号G(n-l),源极连接像素电极12,漏极连接阵列基板的公共电压线14。显示面板正常工作时,扫描线依次打开。当G(n-l)信号有效时,公共电压晶体管13打开,将像素电极12上所存储的上一帧的电位传递至公共电压线。所有的公共电压线连接在一起并连接彩膜基板的公共电压CF Vcom。不同像素的像素电极存储的电位相对于公共电压Vcom有正有负,使得公共电压线的电压Array Vcom最终稳定在了正负半轴电压中间态,并传递给彩膜基板的公共电压CF Vcom,实现了公共电压Vcom的自调整。
[0005]使用了公共电压自调整技术的显示面板配向时,阵列基板上的扫描线打开,使得公共电压晶体管导通,此时彩膜基板的公共电压CF Vcom通过阵列基板的公共电压ArrayVcom和公共电压晶体管连接到像素电极。彩膜基板的公共电压CF Vcom的变化将直接影响像素电极的电压变化,使得像素电极与彩膜基板的公共电极之间不能形成合适的电压差,进而导致配向不良,甚至无法实现配向。

【发明内容】

[0006]本发明主要解决的技术问题是提供一种显示面板、显示面板的制备方法和阵列基板,能够解决现有技术中使用了公共电压自调整技术的显示面板配向不良的问题。
[0007]为了解决上述技术问题,本发明采用的一个技术方案是:提供一种显示面板,包括:相对间隔设置的阵列基板和彩膜基板,以及位于阵列基板和彩膜基板之间的液晶层;阵列基板包括多条相互平行的第一扫描线,多条与第一扫描线垂直的数据线,第一扫描线与数据线交叉围成多个阵列排布的像素,每个像素包括第一晶体管和像素电极,第一晶体管的控制端连接第一扫描线,第一晶体管的第一连接端连接数据线,第一晶体管的第二连接端连接像素电极;阵列基板进一步包括第二扫描线和公共电压线,公共电压线连接彩膜基板的公共电压,至少一个像素进一步包括第二晶体管,第二晶体管的控制端连接第二扫描线,第二晶体管的第一连接端连接像素电极,第二晶体管的第二连接端连接公共电压线;对液晶层进行配向时,在第二扫描线上施加关闭第二晶体管的第一控制信号,以使得第二晶体管的第一连接端和第二连接端之间断开。
[0008]其中,第一控制信号的电压为-8V-0V。
[0009]其中,显示面板进一步包括第一焊盘,对液晶层进行配向时,第一焊盘连接第二扫描线,第一控制信号通过第一焊盘施加在第二扫描线上。
[0010]其中,第一焊盘设置在阵列基板或彩膜基板的非显示区域。
[0011 ] 其中,第二扫描线平行于第一扫描线,公共电压线平行于数据线或第一扫描线。
[0012]其中,配向完成后显示面板正常工作时,第二扫描线上施加第二控制信号,第二控制信号为脉冲信号,以使得第二控制信号的脉冲作用期间,第二晶体管的第一连接端和第二连接端之间导通,其他时间第二晶体管的第一连接端和第二连接端之间断开。
[0013]其中,第一晶体管和第二晶体管为薄膜晶体管,控制端为栅极;如果薄膜晶体管是对称的,则第一连接端为源极,第二连接端为漏极,或者第一连接端为漏极,第二连接端为源极;如果薄膜晶体管是不对称的,则第一连接端为源极,第二连接端为漏极。
[0014]为了解决上述技术问题,本发明采用的另一个技术方案是:提供一种显示面板的制备方法,包括:制备阵列基板和彩膜基板,其中阵列基板包括多条相互平行的第一扫描线,多条与第一扫描线垂直的数据线,第一扫描线与数据线交叉围成多个阵列排布的像素,每个像素包括第一晶体管和像素电极,第一晶体管的控制端连接第一扫描线,第一晶体管的第一连接端连接数据线,第一晶体管的第二连接端连接像素电极,阵列基板进一步包括第二扫描线和公共电压线,至少一个像素进一步包括第二晶体管,第二晶体管的控制端连接第二扫描线,第二晶体管的第一连接端连接像素电极,第二晶体管的第二连接端连接公共电压线;将阵列基板和彩膜基板组立,并将阵列基板的公共电压线与彩膜基板的公共电压连接,阵列基板和彩膜基板相对间隔设置,并向阵列基板和彩膜基板之间注入液晶以形成液晶层;对液晶层进行配向,此时在第二扫描线上施加关闭第二晶体管的第一控制信号,以使得第二晶体管的第一连接端和第二连接端之间断开。
[0015]为了解决上述技术问题,本发明采用的另一个技术方案是:提供一种阵列基板,包括:多条相互平行的第一扫描线,多条与第一扫描线垂直的数据线,第一扫描线与数据线交叉围成多个阵列排布的像素,每个像素包括第一晶体管和像素电极,第一晶体管的控制端连接第一扫描线,第一晶体管的第一连接端连接数据线,第一晶体管的第二连接端连接像素电极;阵列基板进一步包括第二扫描线和公共电压线,公共电压线连接彩膜基板的公共电压,至少一个像素进一步包括第二晶体管,第二晶体管的控制端连接第二扫描线,第二晶体管的第一连接端连接像素电极,第二晶体管的第二连接端连接公共电压线;进行配向时,在第二扫描线上施加关闭第二晶体管的第一控制信号,以使得第二晶体管的第一连接端和第二连接端之间断开。
[0016]本发明的有益效果是:与现有技术相比,通过新增的第二扫描线来独立控制连接像素电极和公共电压线的第二晶体管。配向时,在第二扫描线上施加关闭第二晶体管的第一控制信号,以使得第二晶体管的第一连接端和第二连接端之间断开,即像素电极和公共电压线断开,进而使得像素电极和彩膜基板的公共电压之间的连接断开,彩膜基板的公共电压的变化不会影响像素电极,像素电极和彩膜基板的公共电压之间形成合适的电压差,能够实现正常配向。
【附图说明】
[0017]图1是现有技术中使用了公共电压自调整的阵列基板的结构图;
[0018]图2是本发明显示面板第一实施例的侧视图;
[0019]图3是本发明显示面板第一实施例中阵列基板的结构图;
[0020]图4是本发明显示面板第二实施例中阵列基板的结构图;
[0021]图5是本发明显示面板一实施例中公共电压线平行于第一扫描线的阵列基板的结构图;
[0022]图6是本发明显示面板一实施例中显示面板正常工作时的时序图;
[0023]图7是本发明显示面板的制备方法第一实施例的流程图;
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1