半导体集成电路器件的制造方法

文档序号:3067650阅读:118来源:国知局
专利名称:半导体集成电路器件的制造方法
技术领域
本发明涉及到制造半导体集成电路器件的方法,更确切地说是涉及到可有效地用于其中半导体芯片被键合到衬底的半导体集成电路器件的制造方法的技术。
背景技术
在衬底与硅芯片之间的常规键合中,衬底被放置在衬底平台上,然后,多个硅芯片被安置在衬底上,并利用提供在衬底平台上的加热筒,通过衬底将热传导至硅芯片(例如见专利文献1以及是为对应于专利文献1的欧洲专利申请的专利文献2)。
日本未经审查的专利公开No.2002-534799(图2)[专利文献2]EP 1030349A2(图2)根据利用倒装芯片连结的布线衬底与半导体芯片之间的键合,半导体芯片取自半导体晶片,然后以其主表面面向衬底的方式被放置在衬底上,然后用例如热压键合方法,芯片与衬底被键合在一起。
因此,用来将半导体芯片传送到布线衬底上的机构,被放置在衬底上方。另一方面,由于传送机构被放置在衬底上,故难以将加热机构放置在布线衬底上,因此,加热机构被埋置到位于布线衬底下方的平台中。
在这种结构中,若从平台侧面进行加热,则芯片-衬底键合部分通过布线衬底被加热,致使键合部分的温度不上升到令人满意的程度,从而引起不完美键合的问题。
若为了得到键合部分足够的温度而将加热温度设定得高,则产生诸如布线衬底弯曲和热压键合部分剥离或稍后步骤不方便之类的问题。

发明内容
本发明的目的是提供一种能够改善产率的制造半导体集成电路器件的方法。
本发明的另一目的是提供一种能够稳定芯片键合质量的制造半导体集成电路器件的方法。
从下列描述和附图中,本发明的上述和其它的目的和新颖特点将变得明显。
下面来概述此处所述的本发明的典型模式。
在本发明中,多个半导体芯片以各个主表面朝上的方式被安置,然后,用热压键合方法,将放置在多个半导体芯片上的衬底与半导体芯片键合到一起。
下面将逐段描述本发明的其它模式。
1.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;(b)以各个主表面朝上的方式,将多个半导体芯片放置在平台上;(c)将衬底放置在多个半导体芯片上;以及(d)用热压键合(在加热情况下的加压键合或粘合)方法,将多个半导体接点一起键合到衬底。
2.根据上述段落1的方法,其中,有机衬底被用作衬底。
3.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;
(b)将多个半导体芯片放置在加热平台上;(c)将衬底放置在多个半导体芯片上;以及(d)在直接用加热平台加热半导体芯片的情况下,用多个加压块对应地对多个半导体芯片加压,多个加压块被各自可相对于半导体芯片独立运动的方式被支持,从而将半导体芯片一起热压键合到衬底。
4.根据上述段落3的方法,其中,在用多个加压块和加热平台挤压和加压键合衬底和半导体芯片时,第一压力的空气在加压键合之前被施加到多个加压块,然后,在此状态下,使加压块与衬底相接触,或使半导体芯片与加热平台相接触,然后,比第一压力高的第二压力的空气被施加到加压块,以便进行热压键合。
5.根据上述段落3的方法,其中,在步骤(d)中施加到加压块的压力从低压被逐渐升高,并用负载改变探测装置来探测加于负载改变探测装置上的负载的改变点,以便确定施加到多个半导体芯片的压力幅度,负载改变探测装置被连接到用来支持多个加压块的支持块部分。
6.根据上述段落3的方法,其中,在步骤(b)之前,使多个加压块与加热平台彼此相接触,然后,在此状态下,施加到加压块的压力从低压被逐渐升高,并用负载改变探测装置来探测加于负载改变探测装置上的负载的改变点,负载改变探测装置被连接到用来支持多个加压块的支持块部分,以便确定在将放置在加热平台上的多个半导体芯片热压键合到衬底时施加到加压块的压力的设定值的幅度。
7.根据上述段落3的方法,其中,多个加压块被通过单片状弹性膜的空气加压。
8.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;(b)将多个半导体芯片放置在第一加热平台上;(c)将衬底放置位于第一加热平台上的半导体芯片上,然后在用第一加热平台直接加热半导体芯片的情况下,用热压键合方法将半导体芯片与衬底彼此暂时键合;
(d)在步骤(c)之后,将暂时键合的半导体芯片与衬底放置到邻近第一加热平台的第二加热平台,以及(e)在直接用第二加热平台加热半导体芯片的情况下,在比第一加热平台上经历的更长的时间内,对第二加热平台上的半导体芯片加压,以便由热压键合形成半导体芯片与衬底的主键合。
9.根据上述段落8的方法,其中,多个半导体芯片被放置在第二加热平台上,并在直接被第二加热平台加热的情况下,多个半导体芯片一起经受热压键合方法形成的到衬底的主键合。
10.根据上述段落8的方法,其中,在步骤(b)之前,高压被施加到各自被支持成可相对于多个半导体芯片独立地移动的多个加压块,此高压高到这样的程度,以致于加压块不被向上推,然后,在此状态下,使多个加压块和第二加热平台彼此相接触,并用负载改变探测装置来探测加于负载改变探测装置上的负载的改变点,以便确定多个加压块的到位高度,负载改变探测装置被连接到用来支持加压块的支持块部分。
11.根据上述段落8的方法,其中,用来支持被支持成可相对于多个半导体芯片独立地移动的多个加压块的支持块部分,被可移动地安装到本体部分。
12.根据上述段落11的方法,其中,支持块部分通过隔板被可移动地安装到本体部分。
13.根据上述段落8的方法,其中,多个小于各半导体芯片背面的小尺寸平台被提供在第二加热平台上,且半导体芯片被放置在多个小尺寸平台上。
14.根据上述段落8的方法,其中,多个对第二加热平台的芯片放置侧开放的吸力系统,被提供在第二加热平台中,并在半导体芯片与衬底的热压键合时,粘附到芯片放置侧的尘埃颗粒通过提供在第二加热平台中的吸力系统,被吸力清除。
15.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;
(b)将半导体芯片放置在加热平台上;(c)将衬底放置在半导体芯片上;以及(d)用加热平台加热半导体芯片,并以半导体芯片侧上的加热温度高于衬底侧上的加热温度的方式,用放置在衬底上的加热装置加热衬底,从而用热压键合方法将半导体芯片与衬底彼此键合。
16.根据上述段落15的方法,其中,衬底在不高于150℃的温度下被加热装置加热。
17.根据上述段落15的方法,其中,衬底在不高于100℃的温度下被加热装置加热。
18.根据上述段落15的方法,其中,衬底在不高于50℃的温度下被加热装置加热。
19.根据上述段落15的方法,其中,衬底在常温下被加热装置加热。
20.根据上述段落15的方法,其中,有机衬底被用作衬底。
下面逐段来概述本发明的其它模式。
1.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供矩阵衬底,其上,各用于半导体集成电路器件的多个器件区被形成在矩阵阵列中;(b)以各个主表面朝上的方式,将多个半导体芯片放置到平台上;(c)将矩阵衬底放置在多个半导体芯片上;以及(d)用热压键合方法,在一个或多个行中,沿矩阵衬底上的矩阵阵列的器件区域的宽度方向,同时将各个半导体芯片键合到矩阵衬底。
2.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供矩阵衬底,其上,各用于半导体集成电路器件的多个器件区被形成在矩阵阵列中;(b)将多个半导体芯片放置到加热平台上;(c)将矩阵衬底放置在多个半导体芯片上;以及
(d)在用加热平台直接加热半导体芯片的情况下,加压各对应于多个加压块的多个半导体芯片,多个加压块被支持成可相对于半导体芯片各自独立地移动,以便用热压键合方法,在一个或多个行中,沿矩阵衬底上的矩阵阵列的器件区域的宽度方向,同时将各个半导体芯片键合到矩阵衬底。
下面逐段来概述本发明的其它模式。
3.一种半导体器件制造设备,它包含(a)其上能够放置多个半导体芯片的加热平台;(b)具有多个加压块和用来馈送空气以便对多个加压块进行加压的空间,各个加压块被支持成可相对于多个半导体芯片各自独立地移动;(c)用来将空气引入到支持块部分的空间中的空气引入部分;以及(d)连接到支持块部分以便探测负载改变点的负载改变探测装置。
4.一种半导体器件制造设备,它包含(a)其上能够放置多个半导体芯片的加热平台;(b)可移动地安装到本体部分且具有多个加压块和用来馈送空气以便对多个加压块进行加压的空间的支持块部分;(c)用来将空气引入到支持块部分的空间中的空气引入部分;以及(d)连接到支持块部分以便探测负载改变点的负载改变探测装置。
5.一种半导体器件制造设备,它包含(a)具有多个小尺寸平台的加热平台,这些小尺寸平台上能够分别放置多个半导体芯片,且各小于各个半导体芯片的背面;(b)具有多个加压块和用来馈送空气以便对多个加压块进行加压的空间的支持块部分,各个加压块被支持成可相对于多个半导体芯片各自独立地移动;
(c)用来将空气引入到支持块部分的空间中的空气引入部分;以及(d)连接到支持块部分以便探测负载改变点的负载改变探测装置。
6.一种半导体器件制造设备,它包含(a)其上能够放置多个半导体芯片的加热平台;(b)具有多个加压块和用来馈送空气以便对多个加压块进行加压的空间的支持块部分,各个加压块被支持成可相对于多个半导体芯片各自独立地移动;(c)放置在支持块部分内以便与多个加压块形成紧密接触的片状弹性膜;(d)用来将空气引入到支持块部分的空间中的空气引入部分;以及(e)连接到支持块部分以便探测负载改变点的负载改变探测装置。
下面是用此处公开的本发明的典型模式得到的效果的简要描述。
利用第一和第二加热平台,以分成暂时键合和主键合的方式,来进行管芯键合。用第一平台在短时间内进行暂时键合,随后用第二平台同时进行多个半导体芯片的主键合,从而有可能缩短键合时间。结果,有可能改善管芯键合的产出,因而改善其生产率。


图1是透视图,示出了采用本发明的半导体集成电路器件外部端子侧上的结构例子;图2是透视图,通过密封部件示出了图1所示半导体集成电路器件芯片侧内部结构的例子;图3是剖面图,示出了图1所示半导体集成电路器件的结构例子;图4是制造工艺流程图,示出了图1所示半导体集成电路器件装配过程的例子;
图5是平面图,示出了图4所示装配过程中布线衬底表面侧上的结构的例子;图6是平面图,示出了图4所示装配过程中布线衬底背面侧上的结构的例子;图7是平面图,示出了图4所示装配过程中管芯键合之后的布线衬底背面侧上的结构的例子;图8是平面图,示出了采用本发明的半导体器件制造设备的示意结构的例子;图9是剖面图,示出了图8所示半导体器件制造设备主要部分的结构例子;图10是透视图,示出了图8所示半导体器件制造设备主要部分的结构例子;图11是剖面图,示出了图10所示主要部分中第二加热平台侧主要部分的结构例子;图12是剖面图,示出了在图11所示主要部分低负载到位时的工作流程的例子;图13是剖面图,示出了在图11所示主要部分低负载到位时的工作流程的修正例子;图14是剖面图,示出了在图11所示主要部分的到位探测中的结构例子;图15是剖面图,示出了在图11所示主要部分的负载设定中的结构例子;图16是剖面图,示出了在图11所示主要部分的类型转换中的结构例子;图17是剖面图,示出了在图11所示主要部分中弹性部件的紧密接触状态的例子;图18是剖面图,示出了在图11所示主要部分中尘埃颗粒吸附状态的例子;图19是透视图,示出了在图11所示主要部分的支持块部分的安装状态中的结构例子;图20是透视图,示出了用来安装图19所示支持块部分的方法的例子;图21是透视图,示出了图20所示支持块部分的内部零件的结构例子;图22是剖面图,示出了图20所示支持块部分的结构例子;图23是剖面图,示出了图22所示支持块部分的各种修正的结构例子;图24是剖面图,示出了根据本发明的修正的半导体集成电路器件的结构。
具体实施例方式
在下列各个实施方案中,除了有要求的之外,对于相同或相似的部分,将原则上略去其重复的解释。
为了方便的目的,下列各个实施方案将分成多个部分或实施方案来进行描述,但除非另有说明,它们不是彼此互不相关,而是处于一个实施方案是部分或整个另一实施方案的修正、详细描述、或补充解释这样的关系。
在下列各个实施方案中,当提到元件的数目(包括数目、数值、数量、以及范围)时,对所提到的数目没有限制,而是也包括所提到数目以上或以下的数字,除非另有说明以及除了显然对所提到的数目有限制的情况之外。
当提到部件的组成部分(例如包含A的部件X)时,除非另有说明或除了明显是否定的回答的情况之外,并不排除包含其它的组成部分。对于环境气体等,也是如此。
除非另有说明,如此处提到的那样,术语“半导体集成电路器件(简称半导体芯片)”意味着不仅包括制造在硅半导体芯片上的,而且还包括制造在SOI衬底上的以及制造在诸如TFT液晶的其它衬底上的。
同样,除非另有说明,如此处提到的那样,术语“集成电路芯片”意味着不仅包括硅单晶芯片,而且还包括SOI衬底、GaAs衬底、以及用来制造TFT液晶的通常为正方形或矩形集成电路衬底。
下面参照附图来详细地描述本发明。在用来描述各个实施方案的所有附图中,用相同的参考号来表示具有相同功能的部件,其重复解释将被略去。
(实施方案)图1是透视图,示出了采用本发明的半导体集成电路器件外部端子侧上的结构例子;图2是透视图,通过密封部件示出了图1所示半导体集成电路器件芯片侧内部结构的例子;图3是剖面图,示出了图1所示半导体集成电路器件的结构例子;图4是制造工艺流程图,示出了图1所示半导体集成电路器件装配过程的例子;图5是平面图,示出了图4所示装配过程中布线衬底表面侧上的结构的例子;图6是平面图,示出了图4所示装配过程中布线衬底背面侧上的结构的例子;图7是平面图,示出了图4所示装配过程中管芯键合之后的布线衬底背面侧上的结构的例子;图8是平面图,示出了采用本发明的半导体器件制造设备的示意结构的例子;图9是剖面图,示出了图8所示半导体器件制造设备主要部分的结构例子;图10是透视图,示出了图8所示半导体器件制造设备主要部分的结构例子;图11是剖面图,示出了图10所示主要部分的第二加热平台侧主要部分的结构例子;图12是剖面图,示出了在图11所示主要部分低负载到位时的工作流程的例子;图13是剖面图,示出了在图11所示主要部分低负载到位时的工作流程的修正例子;图14是剖面图,示出了在图11所示主要部分的到位探测中的结构例子;图15是剖面图,示出了在图11所示主要部分的负载设定中的结构例子;图16是剖面图,示出了在图11所示主要部分的类型转换中的结构例子;图17是剖面图,示出了在图11所示主要部分中弹性部件的紧密接触状态的例子;图18是剖面图,示出了在图11所示主要部分中尘埃颗粒吸附状态的例子;图19是透视图,示出了在图11所示主要部分的支持块部分的安装状态中的结构例子;图20是透视图,示出了用来安装图19所示支持块部分的方法的例子;图21是透视图,示出了图20所示支持块部分的内部零件的结构例子;图22是剖面图,示出了图20所示支持块部分的结构例子;图23是剖面图,示出了图22所示支持块部分的各种修正的结构例子;图24是剖面图,示出了根据本发明的修正的半导体集成电路器件的结构。
采用本发明的半导体集成电路器件是一种树脂密封的半导体封装件,其中,作为布线衬底的有机衬底3和半导体芯片1被键合在一起。在此实施方案中,作为例子将参考图1所示的BOC(芯片上板)7。
下面来描述图1-3所示BOC7的结构。BOC7包含有机衬底3,此有机衬底3具有中央和纵向形成在有机衬底一个表面上的细长窗口3e、在窗口3e二侧形成为2行的凸块小岛3f、形成在窗口3e附近的多个键合电极3c、以及用来使凸块小岛3f和键合电极3c彼此电连接的布线3d、通过管芯键合带2键合到有机衬底3反面的半导体芯片1、用来彼此电连接半导体芯片1上的连接焊点(表面电极)1a和相应的键合电极3c的多个布线4、用树脂密封半导体芯片1和多个布线4的密封部件6、以及分别形成在凸块小岛3f上的作为外部端子的多个焊料球5。
半导体芯片1由例如硅组成,并在其中组合了集成电路。以其主表面(第一主表面)1b面对衬底的方式,半导体芯片1通过管芯键合带2(也称为弹性体、管芯固定带、或管芯固定膜)被键合到有机衬底3。
更具体地说,有机衬底3通过管芯键合带2被放置在半导体芯片1的主表面1b上,并如图3所示,通过形成在有机衬底3中的窗口3e和通过布线4,图1所示的半导体芯片1上的焊点1a与相应的键合电极3c被彼此连接。
例如,布线4是金布线。
有机衬底3是有机布线衬底,它包含由有机材料组成的基底以及都被形成在基底上的由例如铜形成的布线3d和凸块小岛3f及键合电极3c。布线3d被作为有机绝缘膜(有机层)的抗焊料膜覆盖、绝缘、和保护。
密封部件6是例如环氧树脂。
下面提供有关装配BOC7的描述。
首先,如图4中步骤S1以及图5所示,提供了一种矩阵衬底3g,它具有矩阵形式的作为多个BOC7区域的器件区。亦即,矩阵衬底3g具有多个有机衬底3。图5示出了矩阵衬底3g表面3a侧的结构。在各个器件区3h中,多个布线3d被形成在中央窗口3e的二侧上。
图6示出了矩阵衬底3g背面3b侧的结构。作为弹性体的管芯键合带2被固定到中央窗口3e的二侧。可以用热塑树脂之类的粘合剂来代替管芯键合带2即弹性体。
粘合剂是热塑性的还是热固化性的,是可选的。例如由具有单层结构的材料组成。在粘合剂是涂层材料的情况下,涂层材料以半硬化的状态被涂敷。
然后,如图4中步骤S2以及图7所示,执行管芯键合,以便通过管芯键合带2,将各半导体芯片1分别键合到形成在矩阵衬底3g背面3b上的器件区3h。此时,二者以各个半导体芯片1的主表面1b被键合到管芯键合带2且半导体芯片1中的焊点1a被置于形成在矩阵衬底3g上各个器件区3h中的窗口3e内的方式,被键合到一起。
随后,在步骤S3中执行布线键合。
更具体地说,如图3所示,各个半导体芯片1中的焊点1a和矩阵衬底3g上相应器件区3h中的键合电极3c(见图1),通过布线4被连接到一起。
然后,在步骤S4中执行树脂模塑。
在此步骤中,矩阵衬底3g上的多个器件区3h一起经历树脂模塑。
随后,在步骤S5中安装焊料球。
在此步骤中,作为外部端子的焊料球5分别被安装在矩阵衬底3g上各个器件区3h中的凸块小岛3f上。
然后,在步骤S6中,进行单个封装件的切割。更具体地说,矩阵衬底3g和密封部件6被切割成单个器件区3h。
以这种方式就完成了BOC7的装配。
接着,结合采用本发明的制造半导体集成电路器件(BOC7)的方法,来详细描述装配BOC7过程中的管芯键合。
首先参照用于管芯键合(芯片安装)步骤中的芯片安装器(半导体制造设备)的主要构造。
图8所示的芯片安装器8包含用来将矩阵衬底3g和半导体芯片1彼此暂时加压键合(暂时键合)的第一加压键合单元9、用来在暂时键合之后进行主加压键合(主键合)的第二加压键合单元10、用来在芯片加压键合之前储存矩阵衬底3g的储存器11、从储存器11取出矩阵衬底3g并将其置于导轨12的装卸装置13、用来预烘焙矩阵衬底3g的预烘焙单元14、用来储存切割的半导体晶片的装载部分15、用来从装载部分15取出半导体晶片并将其传送到晶片平台17的传送机械手16、用来从位于晶片平台17上的半导体晶片拾取半导体芯片1并将其传送到第一加压键合单元9的拾取单元18、以及用来在半导体芯片1的主加压键合之后储存矩阵衬底3g的产品卸载器19。
如图9和10所示,用来施加压力的第一加压头9a以及其上能够承载半导体芯片1的加热平台(第一平台)9b,被提供在第一加压键合单元9中,作为加热装置的加热器9c被组合在各个第一加压头9a和第一加热平台9b中。利用具有加压块9g的支持块部分9f,第一加压头9a被提供在其前端处。支持块部分9f被固定到块本体部分9d,块本体部分9d又被连接到倾斜调节机构9e。
第一加热平台9b被安装到XY平台9h。
如图9所示,在第一加压键合单元9中,作为第一步骤,进行半导体芯片1的定位以及半导体芯片1与矩阵衬底3g之间的暂时加压键合。暂时键合意味着键合到不剥离半导体芯片1的程度。在第一加压键合单元9中,利用第一加压头9a,芯片逐个经历热压键合。
在热压键合中,半导体芯片1被第一加热平台9b直接加热,而无须插入矩阵衬底3g,且同时,半导体芯片1与矩阵衬底3g之间的键合部分通过矩阵衬底3g,被组合在位于矩阵衬底3g上方的块本体部分9d中的加热器9c加热。一个半导体芯片1在第一加压键合单元9中的加压时间为例如大约0.1秒钟。
另一方面,在第二加压键合单元10中,提供了用来施加压力的第二加压头10a以及其上能够承载半导体芯片1的第二加热平台(第二平台)10b,且作为加热装置的加热器10c被组合在各个第二加压头10a和第二加热平台10b中。利用具有多个加压块10n的支持块部分10m,第二加压头10a被提供在其前端处。支持块部分10m被可移动地固定到块本体部分(本体部分)10d,块本体部分10d又被连接到倾斜调节机构10i。
多个加压块10n被放置在由支持块部分10m和块本体部分10d确定在内部的空间10p中。在空间10p中,加压块10n以被单个片状弹性膜加压致使可沿垂直方向独立地移动的状态,被支持在支持块部分10m内。
作为待要馈送到空间10p的空气的通路的空气供应系统10q,被形成在块本体部分10d中。
如图9所示,作为第二步骤,已经在第一加压键合单元9中被暂时加压键合的半导体芯片1,在第二加压键合单元10中经历矩阵衬底3的主加压键合。在此主加压键合中,高压从块本体部分10d中的空气供应系统10q被馈送到空间10p,以便以所希望的预定负载加压各个加压块10n,且同时,半导体芯片被第二加热平台10b直接加热。
更具体地说,在第二加压键合单元10中,多个(例如在图9中是3个)半导体芯片1被同时加热和加压。一个半导体芯片1在第二加压键合单元10中的加压时间为例如大约4秒钟,比在第一加压键合单元9中长得多。
如图11所示,作为负载改变探测装置的负载单元10e,被组合在第二加压头10a中,以便探测在实际热压键合中施加在各个半导体芯片上的总负载以及加压头端部(各个加压块10n的前端部)的到位高度。
负载单元10e被放置在负载单元支持部分10h上,并以夹在负载单元支持部分10h与高度控制板10f之间的状态被支持。根据此结构,离负载单元10e之外的前端侧块本身的重量能够被抵消。利用伺服马达10g,高度控制板10f能够控制此高度。负载单元支持部分10h通过用来调节块本体部分10d的倾斜的倾斜调节机构10i,被连接到块本体部分10d。
第二加热平台10b的高度也能够被伺服控制。
在第二加压头10a中,仅仅利用加压头的前端压力,就能够完成负载控制。更具体地说,借助于控制从块本体部分10d中的空气供应系统10q馈送到空间10p中的空气量,施加在多个加压块10n上的负载能够从一个数值被转换到另一个数值。
如图12A-12D所示,利用这种负载控制,在第二加压键合单元10中的热压键合时,多个加压块10n能够相对于产品到位于低的负载。
更具体地说,在第一加压键合单元9中第一加热平台9b上的半导体芯片1的暂时加压键合之后,矩阵衬底3g被放置在第一加压键合单元9附近的第二加压键合单元10中的第二加热平台10b上。此时,半导体芯片1被放置在矩阵衬底3g的下侧上,亦即第二加热平台10b侧上,且低压(第一压力)空气从块本体部分10d中的空气供应系统10q被馈送到空间10p中,并被施加到多个加压块10n(图12A)。
在此状态下,第二加热平台10b被提升,使多个半导体芯片1能够被置于第二加热平台10b上(图12B)。由于加热器10c被组合在第二加热平台10b中,故多个半导体芯片1被第二加热平台10b直接加热。
然后降低第二加压头10a,从而使由支持块部分10m可独立移动地支持的多个加压块10n与矩阵衬底3g相接触(图12C)。
在矩阵衬底3g和多个半导体芯片1已经被夹在第二加热平台10b与多个加压块10n之间之后,比前述低压(第一压力)更高的压力(第二压力)的空气,从块本体部分10d中的空气供应系统10q被馈送到空间10p中,并被施加到加压块10n(图12D)。
在此情况下,在所有加压块10n已经到位于矩阵衬底3g上的小负载之后,加压块10n高度的变化被弹性膜10t吸收,在此状态下,就完成了到高压的转换。
在此状态下,在第二加压键合单元中的第二加热平台10b上执行主加压键合,作为在用第二加热平台10b加热多个半导体芯片1情况下的矩阵衬底3g与多个半导体芯片1之间的热压键合。
亦即,在根据本实施方案在第二加压头10a中进行主加压键合时,低负载被施加到矩阵衬底3g,直至多个加压块10n与产品接触,然后,在接触之后,转换到高压,且原先设定的压力被施加到矩阵衬底3g和半导体芯片1二者。
利用这种做法,在主加压键合中加压头到位时,能够防止产品被加压块10n冲击和损伤。
半导体芯片1被第二加压键合单元10中的第二加压头10a加压的时间,比在第一加热平台9b中加压的时间更长。
例如,在第一加热平台9b中的加压时间约为0.1秒钟,而在第二加热平台中的加压时间约为4秒钟。
由于半导体芯片1能够这样在第二加热平台10b中被加压比较长的时间,故与常规管芯键合方法中的产品加热时间相比,产品加热时间能够被设定得比较短。
图13示出了图12所示芯片安装方法的一种修正。在图13中,已经在第一加热平台9b中被暂时加压键合的矩阵衬底3g和半导体芯片1,被放置在第二加热平台10b上(图13A),然后,第二加压头10a被向下移动,使多个加压块10n与矩阵衬底3g相接触(图13B)。然后,第二加热平台10b被提升,矩阵衬底3g和半导体芯片1从而被夹在加压块10n与第二加热平台10b之间(图13C)。如利用图12所示芯片安装方法的情况那样,这些操作在低压下执行。
然后,以与图12所示芯片安装方法相同的方式,比上述低压(第一压力)更高的压力(第二压力)的空气,从块本体部分10d中的空气供应系统10q被馈送到空间10p中,并被施加到多个加压块10n。在此状态下执行主加压键合(图13D)。
当要在第二加压键合单元10中执行主加压键合时,放置在矩阵衬底3g下侧上的半导体芯片1在第二加热平台10b上从其背面(第二主表面)1c被直接加热,而无须插入衬底,同时,矩阵衬底3g通过支持块部分10m和加压块10n被组合在位于上方的块本体部分10d中的加热器10c加热。以这种方式,矩阵衬底3g和半导体芯片1的键合部分在从上下二侧被加热的情况下,被彼此热压键合。
亦即,半导体芯片1从第二加热平台10b侧被加热,而矩阵衬底3g从相对于矩阵衬底与第二加热平台10b相反的侧被加热,以便引起热压键合。
此时,半导体芯片侧在比衬底侧更高的温度下被加热。例如,由于半导体芯片1由硅组成,因而热导率比较高,故半导体芯片侧在大约200℃的温度下被加热。另一方面,矩阵衬底3g主要由绝缘材料组成,故热导率差,且易于引起热形变和布线断裂。因此,对于矩阵衬底3g侧,设定了尽可能低的温度,例如150℃或以下,若有可能则100℃或以下,优选为50℃或以下,最合适是常温。
现在参照矩阵衬底3g(有机衬底3)的结构例子。作为构成矩阵衬底主要部分的基底的有机树脂是例如BT树脂(双马来酰亚胺三嗪树脂),且布线铜层分别形成在有机树脂基底的表面和背面上。而且,是为有机绝缘膜(有机层)的抗焊料膜,被形成在各个布线层中的预定区域的表面上。于是,矩阵衬底3g(有机衬底3)是一种具有二个布线层的多层布线衬底。
BT树脂的玻璃转变温度(Tg)是例如240-330℃。因此,在此情况下,从第二加热平台10b上的半导体芯片1背面1c侧的加热温度低于BT树脂的玻璃转变温度(240-330℃),从而有可能防止出现诸如衬底热形变之类的由热引起的麻烦。
抗焊料膜的刚性模数低于作为有机树脂基底的BT树脂的刚性模数,于是通过是为刚性模数低于BT树脂的有机层的抗焊料膜执行半导体芯片1与矩阵衬底3g(有机衬底3)之间的键合。结果,有可能提高半导体芯片1与衬底之间的粘合性。
矩阵衬底3g的结构不局限于上述结构。例如可以是具有二个或更多个布线层的多层布线衬底。构成前述衬底主要部分的有机树脂基底可以是BT树脂之外的任何其它树脂。
而且,半导体芯片1与诸如管芯键合带2之类的粘合剂之间的键合,是表面亦即半导体芯片1的主表面1b与粘合剂之间的键合。例如,当保护膜被形成在各个半导体芯片1的表面上时,保护膜与粘合剂被键合,亦即被彼此热压键合。
图14示出了相对于加压块10n探测第二加压头10a的前端的到位。
为了探测正如上述的到位,首先,以产品不位于第二加热平台10b上,高到不向上推加压块10n的高压,从块本体部分10d中的空气供应系统10q被施加到各由支持块部分10m可移动地独立支持的多个加压块10n。亦即,以加压块10n在原先负载下不被强迫向上的方式,高压被施加到加压块10n。
在此状态下,第二加热平台10b被提升成与多个加压块10n相接触。而且,马达10g被开通,使控制板10f向下移动。在此情况下,负载单元10e呈现改变时的位置,相当于加压块10n的起始高度。根据此方法,有可能确定加压块10n的到位高度。
而且,以产品位于第二加热平台10b上,要施加到加压块10n的压力,从低压逐渐被升高到加于负载单元10e上的负载改变被探测到的水平,从而能够确定施加在多个半导体芯片1上的压力幅度。亦即,当半导体芯片1实际经历主加压键合时,有可能确定施加在半导体芯片上的压力的幅度。
图15示出了探测设置的负载。
更具体地说,以产品不位于第二加热平台10b上,首先在将低压施加到加压块10n的情况下,提升第二加热平台10b,使加压块10n与第二加热平台10b彼此相接触。亦即,加压块10n以低压被保持到位。在此状态下,借助于操作马达10g在负载单元10e中的推进,高度控制板10f被向下移动确定的预定距离。
然后,逐渐提升施加到多个加压块10n的压力,并探测施加在负载单元10e上的负载的改变点,从而有可能确定在以半导体芯片1放置在第二加热平台10b上执行热压键合(主热压键合)时施加在多个加压块10n上设置的压力数值的幅度。
以这种方式,仅仅用芯片安装器8,就有可能探测在一次热压键合多个半导体芯片1时的设置负载的幅度。
在探测负载到达设置负载之后,设置的压力被储存在芯片安装器8中。
图16示出了一种工具改变方法。
在根据本实施方案的芯片安装器8中,在第二加压头10a中,支持加压块10n的支持块部分10m(也称为工具)被可移动地安装到块本体部分10d,并借助于仅仅移动和置换支持块部分10m(仅仅此工具),有可能容易地应付类型的改变,例如半导体芯片1的数目、芯片尺寸、或负载的改变。
接着,图17示出了施加在各个加压块10n上的负载的幅度以及如何吸收加压块10n高度的变化。施加在各个加压块10n上的负载幅度为空气压力与压力接受面积S的乘积。在低压下,弹性膜10t被形变以符合加压块10n的端部形状,以便吸收各个加压块10n的高度误差,随之以调整设定的压力。结果,有可能吸收加压块10n的高度变化。
图18示出了如何防止在第二加热平台10b中产生硅损耗(尘埃颗粒)以及如何防止废料的裹入。
在第二加热平台10b的表面上,提供了各小于各个芯片1背面(第二主表面)1c的多个小尺寸平台10j。利用这种小尺寸平台10j,当各个半导体芯片1被置于各个小尺寸平台10j上时,半导体芯片1背面1c的端部不接触小尺寸平台10j,也不由于半导体芯片1的切割而接触切开的起始位置。结果,有可能防止产生硅损耗。
在第二加热平台10b中,提供了向芯片侧表面开放的多个吸力系统10k。诸如在半导体芯片1和矩阵衬底3g的主热压键合过程中掉落到芯片侧表面上的硅废料之类的尘埃颗粒,能够通过吸力系统10k被吸引并清除。
于是,即使在产生诸如硅废料之类的尘埃颗粒的情况下,也能够通过吸力系统10k清除它们,致使有可能防止尘埃颗粒裹入在半导体芯片1与平台之间。
图19示出了支持块部分10m安装到块本体部分10d状态下的外表结构。如图20所示,支持块部分10m被引入块本体部分10d下部中的滑动配合中,并用固定螺钉10w固定。
如图21所示,支持块部分10m被形成为凹陷形状,且数目对应于加压块10n数目的通孔10x被形成在支持块部分10m的底部中。如图22所示,各个加压块10n呈凸出形状,并用作栓塞。加压块10n的凸出部分分别被置于形成在支持块部分10m底部的通孔10x中。根据这种安排,加压块10n的前端部从支持块部分10m稍许向下凸出。
如图21所示,在支持块部分10m内,片状弹性膜10t被放置在加压块10n上,然后,框架状弹性隔板10s被放置在弹性膜10t上,另一个框架状金属隔板10r被放置在顶部平台处。
如图22所示,支持块部分10m被可移动地安装到块本体部分10d。
框架状弹性隔板10s由例如氟基橡胶组成,且气密性密封空间10p,以便防止真空泄漏。而且,利用弹性隔板10s的弹力,有可能在多个加压块10n的外围边沿部分处稳定负载。
金属隔板10r由例如不锈钢组成,并用来在弹性隔板10s紧密接触块本体部分10d时防止磨损和粘结,从而便于将支持块部分10m安装到块本体部分10d和从块本体部分10d移走支持块部分10m。亦即,支持块部分10m通过金属隔板10r被可移动地安装到块本体部分10d。
弹性膜10t是一种由例如氟基橡胶组成的厚度约为0.5mm的片状部件。当空气压力被施加到空间10p时,弹性膜10t同时对各个加压块10n的头部加压。由于弹性膜10t非常薄,故能够跟随各个分立的加压块10n的垂直运动而移动。
如图22所示,与空间10p连通的空气供应系统10q,被形成在其上固定支持块部分10m的块本体部分10d中,且用来将空气引入到空气供应系统10q中的传输管(空气引入部分)10u,被固定到块本体部分10d。软管10v被连接到传输管10u,且受压的空气通过软管10v和再通过传输管10u被馈送到空气供应系统10q。
于是,传输管10u最好长到不将热传导到软管10v的程度。若传输管10u很短,则热被传导到软管10v,结果软管10v膨胀,从而改变空气量。因此,最好使传输管10u长,以便不引起馈送的空气量改变并提高管的抗热性。
图23示出了稳定支持块部分10m中负载的各种结构。在同一个图中示出了其中用密封减薄方法减薄了弹性膜10t以便提高弹性膜的响应性的结构、其中用上升减薄方法将弹性膜10t形成为隔膜型的结构、其中用栓塞间距扩大方法在相邻加压块10n之间形成间隙的结构、以及其中用密封缓冲机构使加压块10n的运动难以相互影响的方法在各对应于相邻加压块10n之间的位置处的弹性膜10t中确保偏移的结构。
在根据本实施方案的半导体集成电路器件制造方法中,利用第一加热平台9b和第二加热平台10b,以分割的方式进行管芯键合。在第一加热平台9b中执行短时间的暂时键合,然后,多个半导体芯片1在第二加热平台10b中经历主键合(主加压键合),从而有可能缩短键合时间。
结果,有可能改善管芯键合的产出,从而改善其生产率。
而且,由于在第二加热平台10b中能够施加比较长时间的压力,故加热温度能够被设定得比常规管芯键合方法更低。
结果,在矩阵衬底3g是具有布线3d的有机衬底的情况下,有可能减小诸如有机衬底翘曲之类的形变,还有可能减小诸如布线图形剥离之类的缺陷的出现。
更具体地说,在有机衬底中,衬底表面以及铜布线上作为绝缘膜的抗焊料膜(有机层),其热膨胀系数彼此明显不同,且若加热温度高,则容易发生这种热膨胀系数差异所引起的布线图形剥离和衬底形变。但在本实施方案中,由于加热温度能够被设定得低,故有可能减小有机衬底上述缺陷的出现。而且,由于能够减小衬底形变,故有可能稳定衬底与半导体芯片1之间的粘合。
在用倒装芯片连接方法的布线衬底与半导体芯片1的常规键合中,半导体芯片1从半导体晶片中取出,并被置于衬底上,使其主表面1b面对衬底,然后用例如热压键合方法将半导体芯片1与布线衬底键合到一起。在此情况下,用来将半导体芯片1传送到衬底上的传送机构,被放置在布线衬底上方。由于传送机构被这样放置在布线衬底上方,故加热机构难以被放置在衬底上方,因而被埋置在位于布线衬底下方的平台中。当从这种结构的平台侧进行加热时,芯片-衬底键合部分通过衬底被加热,致使键合部分的温度不上升到令人满意的程度,造成不充分的键合。而且,若为了确保键合部分足够的温度而提高加热温度,则布线衬底可能经受翘曲之类的形变,或可能发生加压键合部分的剥离。
与此相反,在根据本实施方案的半导体集成电路器件制造方法中,当要进行管芯键合时,半导体芯片1被放置在加热平台上,使其主表面1b面朝上,且矩阵衬底3g被放置在半导体芯片1上,然后以这种状态被键合到一起。因此,半导体芯片1的背面1c能够被直接加热,而无须插入衬底,从而能够有效地加热芯片。
结果,不仅半导体芯片1与矩阵衬底3g之间的键合部分能够被加热到满意程度,而且从衬底侧的加热温度也能够被设定得比芯片侧更低。
结果,有可能减小布线衬底的热形变。而且,由于半导体芯片与布线衬底之间的键合部分能够被加热到满意的程度,故有可能稳定半导体芯片1的键合。因此,有可能防止出现诸如键合部分(加压键合部分)剥离之类的麻烦,并有可能稳定半导体芯片的键合质量,从而有可能改善得到的产品的可靠性。
在采用利用减薄诸如BOC7之类的半导体集成电路器件的减薄了的半导体芯片1的情况下,在利用常规倒装芯片连接方法的布线衬底与半导体芯片1之间的键合中需要使用芯片反转机构。从而变得难以处置减薄的芯片。结果,在反转芯片时就容易出现麻烦。
与此相反,在根据本实施方案的半导体集成电路器件制造方法中,半导体芯片1被置于平台上,使其主表面1b面朝上而不使用芯片反转机构。于是,由于无需芯片反转机构,故半导体器件的制造设备能够被大幅度简化。此外,由于半导体芯片1在平台上直接从其背面1c被加热而无须插入衬底,故半导体芯片与布线衬底之间的键合部分能够对应于半导体芯片1的减薄被更有效地加热。
虽然利用其实施方案已经在上面描述了本发明,但不言自明,本发明不局限于上述各个实施方案,而是可以在不偏离本发明的主旨的范围内作出各种改变。
例如,虽然在上述实施方案中已经参照了BOC7作为半导体集成电路器件的例子,但半导体器件不局限于BOC7,只要所用半导体器件借助于彼此键合半导体芯片1与诸如矩阵衬底3g之类的衬底而被装配即可。半导体器件可以是例如图24所示的LOC(芯片上引线)20。
在LOC 20中,内部引线20a和半导体芯片1通过管芯键合带2被键合到一起。在跨装总线杆引线20c的情况下,内部引线20a和半导体芯片1通过金属丝4被彼此电连接。而且,外部引线20b被形成为鸥翅形。
在LOC 20的装配中,在键合半导体芯片与具有内部引线20a和外部引线20b的引线框(衬底)的时候,采用了根据本实施方案的半导体集成电路器件制造方法。
本发明适合应用于涉及到彼此键合衬底和半导体芯片的半导体集成电路器件制造技术。
权利要求
1.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;(b)以各个主表面朝上的方式,将多个半导体芯片放置在平台上;(c)将衬底放置在多个半导体芯片上;以及(d)用热压键合方法,将多个半导体芯片一起键合到衬底上。
2.根据权利要求1的方法,其中,有机布线衬底被用作所述衬底。
3.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;(b)将多个半导体芯片放置在平台上;(c)将衬底放置在多个半导体芯片的第一主表面侧上;以及(d)在用平台从芯片第二主表面侧加热半导体芯片的情况下,用多个加压块对应地对多个半导体芯片加压,多个加压块对应于各半导体芯片以独立可移动的方式被支持,从而将半导体芯片一起热压键合到衬底上。
4.根据权利要求3的方法,其中,还从半导体芯片的第一主表面侧执行步骤(d)中的加热。
5.根据权利要求3的方法,其中,不经过衬底而直接进行从半导体芯片的第二主表面侧的加热。
6.根据权利要求3的方法,其中,衬底是有机布线衬底。
7.根据权利要求6的方法,其中,从半导体芯片第二主表面侧加热的温度低于构成有机布线衬底主要部分的有机树脂的玻璃转变温度。
8.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;(b)将多个半导体芯片放置在第一平台上;(c)将衬底放置在第一平台上的半导体芯片的第一主表面侧,并在从第一平台上的芯片的第二主表面侧加热半导体芯片的情况下,用热压键合方法彼此暂时键合半导体芯片与衬底;(d)在步骤(c)之后,将暂时键合的半导体芯片与衬底放置到邻近第一平台的第二平台上,以及(e)在从芯片第二主表面侧加热半导体芯片的情况下,在比在第一平台上更长的时间内,对第二平台上的半导体芯片加压,以便由热压键合形成半导体芯片与衬底的主键合。
9.根据权利要求8的方法,其中,多个半导体芯片被放置在第二平台上,并在直接被第二平台加热的情况下,一起经受热压键合到衬底的主键合。
10.根据权利要求8的方法,其中,衬底是有机布线衬底。
11.根据权利要求10的方法,其中,有机布线衬底是多层布线衬底。
12.根据权利要求11的方法,其中,从第二平台上芯片的第二主表面侧加热半导体芯片的温度低于构成有机布线衬底主要部分的有机树脂的玻璃转变温度。
13.根据权利要求10的方法,其中,不经过有机布线衬底而直接进行从第二平台上芯片的第二主表面侧对半导体芯片的加热。
14.根据权利要求10的方法,其中,半导体芯片与衬底之间的键合,通过刚性模数比构成衬底主要部分的有机树脂小的有机层而被执行。
15.一种制造半导体集成电路器件的方法,它包含下列步骤(a)提供衬底;(b)将多个半导体芯片放置在平台上;(c)将衬底放置在半导体芯片上;以及(d)从平台侧加热半导体芯片,并以半导体芯片侧上的加热温度高于衬底侧上的加热温度的方式,从平台相反一侧加热衬底。
16.根据权利要求15的方法,其中,衬底在不高于150℃的温度下被加热。
17.根据权利要求15的方法,其中,衬底在不高于100℃的温度下被加热。
18.根据权利要求15的方法,其中,衬底在不高于50℃的温度下被加热。
19.根据权利要求15的方法,其中,衬底在常温下被加热。
20.根据权利要求15的方法,其中,有机布线衬底被用作衬底。
全文摘要
在装配半导体集成电路器件中,要改善生产率。提供了一种矩阵衬底,且半导体芯片被放置在第一加热平台上,然后,矩阵衬底被放置在第一加热平台上的半导体芯片上,随后,在用第一加热平台直接加热芯片的情况下,用热压键合方法暂时将半导体芯片与矩阵衬底彼此键合,然后,暂时键合的矩阵衬底被放置在邻近第一加热平台的第二加热平台上,然后,在被第二加热平台直接加热的情况下,在第二加热平台上将半导体芯片热压键合到矩阵衬底。
文档编号B23K31/02GK1599047SQ20041005868
公开日2005年3月23日 申请日期2004年7月28日 优先权日2003年9月19日
发明者牧浩, 谷由贵夫 申请人:株式会社瑞萨科技, 瑞萨东日本半导体公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1