用于基于石墨烯和碳纳米管晶体管的集成的先多层互连集成方案的制作方法

文档序号:6164756阅读:212来源:国知局
用于基于石墨烯和碳纳米管晶体管的集成的先多层互连集成方案的制作方法
【专利摘要】本发明提供了集成电路多层集成技术。在一个方面中,提供了一种制造集成电路的方法。该方法包括如下步骤。提供衬底。在所述衬底上形成被设置成叠层的多个互连层,每一个互连层包括一条或多条金属线,其中如果在所述叠层中在一个给定互连层上方存在互连层,则该给定互连层中的金属线大于在所述叠层中位于该给定互连层上方的互连层中的金属线,并且其中如果在所述叠层中在该给定互连层下方存在互连层,则该给定互连层中的金属线小于在所述叠层中位于该给定互连层下方的互连层中的金属线。在所述叠层的最顶层上形成至少一个晶体管。
【专利说明】用于基于石墨烯和碳纳米管晶体管的集成的先多层互连集成方案
【技术领域】
[0001]本发明涉及集成电路,更具体地,涉及用于基于石墨烯和碳纳米管的集成电路的多层集成的技术。
【背景技术】
[0002]中等规模/大规模集成电路需要多层互连。传统的硅金属氧化物半导体场效应晶体管(MOSFET)集成电路通常基于这样的结构:其中首先制造有源晶体管器件,之后是包括多层金属互连线沉积的后端处理。这种集成方案对于具有顶栅结构以及从衬底晶片固有地(intrinsically)生长的沟道材料的传统半导体晶体管是理想的。
[0003]然而,对于基于诸如石墨烯或碳纳米管的半导体材料的晶体管,当开发集成方案时需要考虑附加的因素。首先,在大多数情况下,石墨烯或碳纳米管非固有地(extrinsically)沉积到衬底上,因此采用底栅结构来使半导体_电介质界面工程变得处理更简单且灵活程度更高。其次,石墨烯和碳纳米管很容易由于暴露到进一步的处理而被损伤和污染。因此,在基于石墨烯或碳纳米管的器件的情况下,希望使得器件最少地暴露于随后的处理。
[0004]因此,适用于与基于石墨烯或碳纳米管的晶体管一起使用——即,与顶栅和底栅器件都兼容并且将器件从处理损伤和污染相隔离一的MOSFET集成电路制造技术将是所期望的。

【发明内容】

[0005]本发明提供了集成电路多层集成技术。在本发明的一个方面中,提供了一种制造集成电路的方法。该方法包括如下步骤。提供衬底。在所述衬底上形成被设置成叠层的多个互连层,每一个互连层包括一条或多条金属线,其中如果在所述叠层中在一个给定互连层上方存在互连层,则该给定互连层中的金属线大于在所述叠层中位于该给定互连层上方的互连层中的金属线,并且其中如果在所述叠层中在该给定互连层下方存在互连层,则该给定互连层中的金属线小于在所述叠层中位于该给定互连层下方的互连层中的金属线。在所述叠层的最顶层上形成至少一个晶体管。
[0006]在本发明的另一个方面中,提供了一种集成电路。该集成电路包括:衬底;在所述衬底上的被设置成叠层的多个互连层,每一个互连层包括一条或多条金属线,其中如果在所述叠层中在一个给定互连层上方存在互连层,则该给定互连层中的金属线大于在所述叠层中位于该给定互连层上方的互连层中的金属线,并且其中如果在所述叠层中在该给定互连层下方存在互连层,则该给定互连层中的金属线小于在所述叠层中位于该给定互连层下方的互连层中的金属线;以及在所述叠层的最顶层上的至少一个晶体管。
[0007]通过参考下文的详细描述和附图,将获得对本发明的更完整的理解以及本发明的进一步的特征和优点。【专利附图】

【附图说明】
[0008]图1是示出穿过集成电路的三维表示的横截面切割的图示,示例出了根据本发明的一个实施例的已经在衬底上形成的具有金属线的第一金属互连载体层ml ;
[0009]图2是示出穿过集成电路的三维表示的横截面切割的图示,示例出了根据本发明的一个实施例已经在第一金属互连载体层上形成的第一过孔层Vl ;
[0010]图3是示出穿过集成电路的三维表示的横截面切割的图示,示例出了根据本发明的一个实施例的已经在第一过孔层Vl上形成的具有金属线的第二金属互连载体层m2 ;
[0011]图4是示出穿过集成电路的三维表示的横截面切割的图示,示例出了根据本发明的一个实施例的已经在第二金属互连载体层m2上形成的第二过孔层v2、已经在过孔层v2上形成的第三金属互连载体层m3、已经在第三金属互连载体层m3上形成的第三过孔层v3、以及已经在过孔层v3上形成的第四金属互连载体层m4 ;以及
[0012]图5是示出穿过集成电路的三维表示的横截面切割的图示,示例出了根据本发明的一个实施例已经在第四金属互连载体层上形成的基于碳材料的底栅晶体管和基于碳材料的顶栅晶体管。
【具体实施方式】
[0013]本文中提供了用于基于石墨烯和碳纳米管晶体管的集成电路的新集成方案和电路结构,该集成方案和电路结构避开了上述的问题。图1-5是示例出用于制造集成电路的示例性方法的图示。图1-5中的每一幅描绘了贯穿集成电路结构的三维表示的横截面。如图1所示,提供衬底102并且在衬底102上形成第一金属互连载体层(标记为ml)(此处也称为“互连层”)。衬底102可以由玻璃、金属、塑料、半导体材料(例如体硅衬底)或者任何其它类型的适当的衬底材料制成。
[0014]可以采用传统工艺在衬底102上制造第一金属互连载体层。根据示例性实施例,第一金属互连载体层包含多条金属线104。在该例子中,通过首先在衬底上沉积诸如氧化物(例如二氧化娃)层的绝缘材料层,然后用金属线104的足迹(footprint)和位置对该绝缘层进行构图(pattern),来形成所述第一金属互连载体层。然后用诸如铜的(一种或多种)金属填充该图形以形成金属线104。可以对过填充的金属进行抛光以平面化第一金属互连载体层,并且提供可以在其上制造随后的过孔/金属互连载体层(如下文中所述)或晶体管的平坦表面。图1所示的金属线104的构造,即,形状、取向、数量等仅仅是示例性的并且可以根据本技术实现任何特定用途的金属线构造。
[0015]在该特定的例子中,将在第一金属互连载体层顶上制造另外的金属互连载体层以便形成层的叠层。然后将在该叠层中的最高的层的顶上制造一个或多个晶体管。每个金属互连载体层将包含金属线。在任何一个给定层中的金属线将大于在叠层中在该给定层上方的任何其它层中的金属线。此外,在该给定层中的金属线将小于在叠层中在该给定层下方的任何其它层中的金属线。现在,如果给定层是叠层中的顶层,则当然在该叠层中没有在该给定层上方的层,并且仅适用上面的第二个条件,即,该给定层中的金属线将小于在该叠层中在该给定层下方的任何其它层中的金属线。相反地,如果给定层是叠层中的底层,则在该叠层中没有在该给定层下方的层,并且仅适用上面的第一个条件,即,该给定层中的金属线将大于在该叠层中在该给定层上方的任何其它层中的金属线。由于所述叠层包含多个金属互连载体层,因此总是适用上述条件中的至少一个。如果给定金属互连载体层位于叠层内,即,如果在该叠层中在该给定金属互连载体层上方和下方均存在一个或多个金属互连载体层,则上述两个条件都适用。
[0016]一种方便的量化金属线尺寸的方式是线的横截面面积。横截面面积可以被测量作为横截面宽度W和横截面高度H的函数。例如见图1。具体地,横截面面积可以被量化为横截面宽度与横截面高度的乘积。因此,在该例子中,在任何一个给定层中的金属线:1)所具有的横截面面积大于在叠层中存在于该给定互连层上方的互连层(如果有的话)(即,该给定的互连层可以是叠层中的顶层,见上文)中的金属线的横截面面积;并且/或者2)所述给定互连层中的金属线的横截面面积将小于在叠层中存在于该给定互连层下方的互连层(如果有的话)(即,该给定的互连层可以是叠层中的底层,见上文)中的金属线的横截面面积。如上所述,如果所述给定互连层位于叠层内,即,在叠层中具有位于其上方和下方的互连层,则条件I和2都适用。金属线尺寸的这种随着叠层向上移动而变细(tapering)将使得延迟最小化并且确保晶体管将在最佳的快速度下工作。即,对于超大规模集成(VLSI)电路,例如,需要多层互连。VLSI延迟优化要求这样的布线尺寸分布:最大的金属线位于最远离(一个或多个)有源晶体管器件的位置,并且较小的金属线位于较靠近所述器件的位置。本技术可用于制造符合这些规格的集成电路设计。
[0017]在制造过程中可能发生金属线的尺寸的某种变化。在一些情况下这是不可避免的。例如,给定一条金属线104的横截面尺寸(例如,横截面宽度、横截面高度和所得到的横截面面积)可以略微不同于其它金属线104的横截面尺寸,并且/或者穿过一条金属线104的一部分的切割的横截面尺寸可以略微不同于穿过同一金属线的不同部分的切割。无论如何,重要的是任何一个给定层中的金属线将全面(overall)大于(S卩,所述金属线的最小尺寸(例如最小横截面面积)仍将大于)在叠层中位于该给定层上方的任何其它层中的金属线。类似地,该给定层中的金属线将全面小于(即,所述金属线的最大尺寸(例如最大横截面面积)仍将小于)在叠层中位于该给定层下方的任何其它层中的金属线。
[0018]值得注意的是,金属线尺寸随着互连层的叠层向上移动而变细的本方案旨在在单个集成电路内而不是例如在整个晶片内实施。预期给定晶片可以存在有不同的电路配置,每个配置将不同的互连方案用于晶片上的每个电路。然而,本技术旨在逐个电路地对晶片上的单独的电路中的一个或多个实施这种从底部到顶部变细的互连层设计。
[0019]根据示例性实施例,通过包含贯穿其延伸的一个或多个过孔的层,将叠层中的金属互连载体层彼此分隔开。例如,图2是示出穿过集成电路的三维表示的横截面切割的图示,示例出了已经在第一金属互连载体层上形成的导电过孔202的第一层vl。可以采用任何常规工艺来制造该导电过孔层。仅仅举例而言,可以通过首先在衬底上沉积诸如氧化物(例如二氧化硅)层的绝缘材料层,然后用导电过孔202的足迹和位置在该绝缘层中构图多个通孔,来形成层vl。然后用诸如铜的(一种或多种)金属填充所述过孔以形成导电过孔202。可以抛光过填充的金属以平面化所述层。图2中所示的过孔202的构造,S卩,形状、尺寸、取向、数量等仅仅是示例性的,并且可以根据本技术实现任何特定用途的过孔构造。(一个或多个)过孔层用于连接(集成)互连层。
[0020]图3是示出穿过集成电路的三维表示的横截面切割的图示,示例出了已经在第一过孔层vl上形成的具有金属线304的第二金属互连载体层m2。与第一金属互连载体层一样,第二金属互连载体层包含多条金属线,在这种情况下为金属线304。可以通过首先在第一过孔层Vl上沉积诸如氧化物(例如二氧化硅)层的绝缘材料层,然后用金属线304的足迹和位置对该绝缘层进行构图,来形成所述第二金属互连载体层。然后用诸如铜的(一种或多种)金属填充所述图形以形成金属线304。可以对过填充的金属进行抛光以平面化第二金属互连载体层,并且提供可以在其上制造随后的过孔/金属互连载体层(如下文中所述)或晶体管的平坦表面。图3所示的金属线304的构造,即,形状、取向、数量等仅仅是示例性的,并且可以根据本技术实现任何特定用途的金属线构造。
[0021]如上面所强调的,优选地,任何一个给定金属互连载体层中的金属线将大于(例如,具有更大的横截面面积)该叠层中该给定层上方的任何其它层中的金属线,并且/或者该给定层中的金属线将小于(例如,具有更小的横截面面积)该叠层中该给定层下方的任何其它层中的金属线。横截面面积可以被量化为每条金属线的横截面宽度W与横截面高度H的乘积。因此,根据示例性实施例,第一金属互连载体层中的金属线将具有横截面宽度Wl和横截面高度Hl (见图1),并且第二金属互连层中的金属线将具有横截面宽度W2和横截面高度H2,其中Wl大于W2。尽管横截面高度Hl可以大于横截面高度H2,但是这不是必须的,因为可以简单地通过增加横截面宽度并同时保持相同的横截面高度来实现横截面面积的增加。因此,在一个示例性实施例中,Wl大于W2,且Hl等于H2。
[0022]如上所强调的,在制造过程中可能发生金属线的尺寸的某种变化。在这种情况下,重要的是任何一个给定层中的金属线将全面大于(即,所述金属线的最小尺寸(例如最小横截面面积)仍将大于)在叠层中位于该给定层上方的任何其它层中的金属线。类似地,该给定层中的金属线将全面小于(即,所述金属线的最大尺寸(例如最大横截面面积)仍将小于)在叠层中位于该给定层下方的任何其它层中的金属线。
[0023]用于形成第一和第二金属互连载体层的步骤可用于在叠层上形成另外的互连载体层。互连层的数目将由电路设计规格确定。互连层的最佳数目将在电路中导致最小的信号延迟。仅举例而言,图4示出了已经在叠层上形成的通过两个另外的过孔层v2和v3分隔开的两个另外的金属互连载体层m3和m4,S卩,第二过孔层v2已经形成在第二金属互连载体层m2上,第三金属互连载体层m3已经形成在过孔层v2上,第三过孔层v3已经形成在第三金属互连载体层m3上,并且第四金属互连载体层m4已经形成在过孔层v3上。
[0024]第二和第三过孔层中的每一个也包含多个导电过孔,在这种情况下分别是导电过孔402和406,并且第三和第四金属互连载体层中的每一个也包含多条金属线,在这种情况下分别是金属线404和408。为了与优选构造相一致,第三金属互连载体层中的金属线具有横截面宽度W3和横截面高度H3,并且第四金属互连载体层中的金属线具有横截面宽度W4和横截面高度H4,其中W2 (在第二金属互连载体层中的金属线的横截面宽度)大于W3且W3大于W4,在所述优选构造中,任何一个给定金属互连载体层中的金属线大于(例如,具有更大的横截面面积)在叠层中位于该给定层上方的任何其它层中的金属线,并且/或者该给定层中的金属线将小于(例如,具有更小的横截面面积)在叠层中位于该给定层下方的任何其它层中的金属线,并且在所述优选构造中,横截面面积被量化为每一条金属线的横截面宽度W与横截面高度H的乘积。尽管H2 (第二金属互连载体层中的金属线的横截面高度)可以大于H3,并且H3可以大于H4,但是这不是必须的,因为可以简单地通过增加横截面宽度并同时保持相同的横截面高度来实现横截面面积的增加。因此,在一个示例性实施例中,W2大于W3并且W3大于W4,而H2、H3和H4均相等。
[0025]如上所强调的,在制造过程中可能发生线的尺寸的某种变化。在这种情况下,重要的是任何一个给定层中的金属线将全面大于(即,所述金属线的最小尺寸(例如最小横截面面积)仍将大于)在叠层中位于该给定层上方的任何其它层中的金属线。类似地,该给定层中的金属线将全面小于(即,所述金属线的最大尺寸(例如最大横截面面积)仍将小于)在叠层中位于该给定层下方的任何其它层中的金属线。
[0026]可以通过首先在第二金属互连载体层m2上沉积诸如氧化物(例如二氧化硅)层的绝缘材料层,然后用导电过孔402的足迹和位置在该绝缘层中构图多个通孔,来形成第二过孔层v2。然后用诸如铜的(一种或多种)金属填充所述通孔以形成导电过孔402。可以抛光过填充的金属以平面化所述层。图4所示的过孔402的构造,即,形状、尺寸、取向、数量等仅仅是示例性的,并且可以根据本技术实现任何特定用途的过孔构造。
[0027]可以通过首先在过孔层v2上沉积诸如氧化物(例如二氧化硅)层的绝缘材料层,然后用金属线404的足迹和位置构图该绝缘层,来形成第三金属互连载体层m3。然后用诸如铜的(一种或多种)金属填充图形以形成金属线404。可以对过填充的金属进行抛光以平面化所述第一金属层并且提供平坦表面。图4所示的金属线404的构造,即,形状、取向、数量等仅仅是示例性的,并且可以根据本技术实现任何特定用途的金属线构造。
[0028]可以通过首先在第三金属互连载体层m3上沉积诸如氧化物(例如二氧化硅)层的绝缘材料层,然后用导电过孔406的足迹和位置在该绝缘层中构图多个通孔,来形成第三过孔层v3。然后用诸如铜的(一种或多种)金属填充所述通孔以形成导电过孔406。可以抛光过填充的金属以平面化所述层。图4所示的过孔406的构造,即,形状、尺寸、取向、数量等仅仅是示例性的,并且可以根据本技术实现任何特定用途的过孔构造。
[0029]可以通过首先在过孔层v3上沉积诸如氧化物(例如二氧化硅)层的绝缘材料层,然后用金属线408的足迹和位置构图该绝缘层,来形成第四金属互连载体层m4。然后用诸如铜的(一种或多种)金属填充该图形以形成金属线408。可以对过填充的金属进行抛光以平面化所述第一金属层并且提供平坦表面。图4所示的金属线408的构造,即,形状、取向、数量等仅仅是示例性的,并且可以根据本技术实现任何特定用途的金属线构造。
[0030]可以在叠层中的最顶上的金属互连载体层上(在这种情况下,在第四金属互连载体层上)形成一个或多个晶体管。有利地,本技术与常常用于基于碳材料(即,基于石墨烯或碳纳米管)的器件的更传统的底栅晶体管结构以及顶栅晶体管结构兼容。为了示例工艺的通用性,在图5中示出了已经在第四金属互连载体层m4上形成的底栅晶体管506和顶栅晶体管508。当然,在实践中,所形成的晶体管的具体类型/数量将根据即将到来的具体应用而改变。
[0031]为了形成诸如晶体管506的底栅晶体管,首先在给定衬底上形成栅极材料。在这种情况下,所述衬底是第四金属互连载体层。可以采用任何适当的栅极材料,例如,(一种或多种)金属或掺杂的多晶硅。然后使用光刻和蚀刻工艺来在顶部金属互连载体层上形成(即构图)底栅506g。
[0032]然后在底栅506g之上沉积电介质材料512。该电介质材料512将用作栅极电介质。然后在栅极电介质上形成基于碳的材料。所述基于碳的材料将用作晶体管的沟道506c。[0033]根据一个示例性实施例,基于碳的材料是石墨烯和/或碳纳米管。仅仅举例而言,可以使用转移工艺(例如,剥离)来在栅极电介质上沉积石墨烯。例如可以使用旋涂工艺从溶液中沉积碳纳米管。
[0034]以该方式,一旦形成了基于碳的材料就执行最少量的处理。因此,石墨烯或碳纳米管材料受污染的可能性最小化。相对照而言,使用传统制造工艺,首先形成晶体管,之后形成金属互连载体层。在随后形成金属互连载体层的过程中,难以避免石墨烯/碳纳米管材料的污染。
[0035]然后将源区506s和漏区506d分别形成为与基于碳的材料接触。可以使用常规工艺形成源区506s和漏区506d。仅仅举例而言,源区506s和漏区506d可以使用常规的金属沉积和光刻构图技术形成。
[0036]为了形成诸如晶体管508的顶栅晶体管,首先在给定衬底上形成基于碳的材料。在这种情况下,所述衬底是第四金属互连载体层。根据一个示例性实施例,基于碳的材料是石墨烯和/或碳纳米管,其可以分别通过例如剥离或者从溶液(使用旋涂工艺)沉积在金属互连载体层上。所述基于碳的材料将用作晶体管的沟道508c。然后在沟道508c之上沉积将用作栅极电介质的电介质材料514,。
[0037]然后在栅极电介质上沉积栅极材料。可以采用任何适当的栅极材料,例如,(一种或多种)金属或掺杂的多晶硅。然后使用光刻和蚀刻工艺来形成(即构图)顶栅508g。以该方式,顶栅508g将通过栅极电介质而与沟道508c分隔开。
[0038]以该方式,一旦形成了基于碳的材料就执行最少量的处理。因此,石墨烯或碳纳米管材料受污染的可能性最小化。相对照而言,使用传统制造工艺,首先形成晶体管,之后形成金属互连载体层。在随后形成金属互连载体层的过程中,难以避免石墨烯/碳纳米管材料的污染。
[0039]然后将源区508s和漏区508d分别形成为与基于碳的材料接触。可以使用常规工艺形成源区508s和漏区508d。仅仅举例而言,源区508s和漏区508d可以使用常规的金属沉积和光刻构图技术形成。
[0040]尽管已经在本文中描述了本发明的示例性实施例,应当理解,本发明不限于那些精确的实施例,并且在不脱离本发明的范围的情况下,本领域技术人员可以做出各种其它变化和修改。
【权利要求】
1.一种制造集成电路的方法,包括如下步骤: 提供衬底; 在所述衬底上形成被设置成叠层的多个互连层,每一个互连层包括一条或多条金属线,其中如果在所述叠层中在一个给定互连层上方存在互连层,则该给定互连层中的金属线大于在所述叠层中位于该给定互连层上方的互连层中的金属线,并且其中如果在所述叠层中在该给定互连层下方存在互连层,则该给定互连层中的金属线小于在所述叠层中位于该给定互连层下方的互连层中的金属线;以及在所述叠层的最顶层上形成至少一个晶体管。
2.根据权利要求1所述的方法,其中如果在所述叠层中在所述给定互连层上方存在任何互连层,则所述给定互连层中的金属线的横截面面积大于在所述叠层中存在于所述给定互连层上方的互连层中的金属线的横截面面积,并且其中如果在所述叠层中在所述给定互连层下方存在任何互连层,则所述给定互连层中的金属线的横截面面积小于在所述叠层中存在于所述给定互连层下方的互连层中的金属线的横截面面积。
3.根据权利要求1所述的方法,还包括如下步骤: 在所述叠层中的每个互连层之间形成导电过孔层。
4.根据权利要求1所述的方法,其中所述衬底包括玻璃、金属、塑料、半导体材料或体硅衬底。
5.根据权利要求1所述的方法,其中所述形成晶体管的步骤包括如下步骤: 在所述叠层上形成底栅; 在所述底栅之上沉积栅极电介质材料; 在所述栅极电介质材料上形成用作所述晶体管的沟道的基于碳的材料;以及 将源区和漏区形成为与所述基于碳的材料相接触。
6.根据权利要求5所述的方法,其中所述基于碳的材料包括石墨烯。
7.根据权利要求5所述的方法,其中所述基于碳的材料包括碳纳米管。
8.根据权利要求1所述的方法,其中所述形成晶体管的步骤包括如下步骤: 在所述叠层上形成用作所述晶体管的沟道的基于碳的材料;以及 在所述基于碳的材料之上沉积栅极电介质材料; 形成顶栅,所述顶栅通过所述栅极电介质材料而与所述基于碳的材料分隔开;以及 将源区和漏区形成为与所述基于碳的材料相接触。
9.根据权利要求8所述的方法,其中所述基于碳的材料包括石墨烯。
10.根据权利要求8所述的方法,其中所述基于碳的材料包括碳纳米管。
11.一种集成电路,包括: 衬底; 在所述衬底上的被设置成叠层的多个互连层,每一个互连层包括一条或多条金属线,其中如果在所述叠层中在一个给定互连层上方存在互连层,则该给定互连层中的金属线大于在所述叠层中位于该给定互连层上方的互连层中的金属线,并且其中如果在所述叠层中在该给定互连层下方存在互连层,则该给定互连层中的金属线小于在所述叠层中位于该给定互连层下方的互连层中的金属线;以及 在所述叠层的最顶层上的至少一个晶体管。
12.根据权利要求11所述的集成电路,其中所述衬底包括玻璃、金属、塑料、半导体材料或体硅衬底。
13.根据权利要求11所述的集成电路,其中所述晶体管包括: 在所述叠层上的底栅; 被设置在所述底栅之上的栅极电介质材料; 在所述栅极电介质材料上的用作所述晶体管的沟道的基于碳的材料;以及 与所述基于碳的材料相接触的源区和漏区。
14.根据权利要求13所述的集成电路,其中所述基于碳的材料包括石墨烯。
15.根据权利要求13所述的集成电路,其中所述基于碳的材料包括碳纳米管。
16.根据权利要求11所述的集成电路,其中所述晶体管包括: 在所述叠层上的用作所述晶体管的沟道的基于碳的材料;以及 在所述基于碳的材料之上的栅极电介质材料; 顶栅,其通过所述栅极电介质而与所述基于碳的材料分隔开;以及 与所述基于碳的材料相接触的源区和漏区。
17.根据权利要求16所述的集成电路,其中所述基于碳的材料包括石墨烯。
18.根据权利要求16所 述的集成电路,其中所述基于碳的材料包括碳纳米管。
【文档编号】G01N27/327GK103890576SQ201280010619
【公开日】2014年6月25日 申请日期:2012年2月25日 优先权日:2011年3月3日
【发明者】Z·刘, G·G·沙希迪 申请人:国际商业机器公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1