一种接线检测电路的制作方法

文档序号:13444878阅读:318来源:国知局
一种接线检测电路的制作方法

本发明涉及电子领域,具体涉及一种接线检测电路。



背景技术:

在电学教学中,学生常出现各种接线错误,例如短路,断路等。若有接线错误仍加电,就很容易损坏电学部件,造成经济损失,甚至人身伤害。目前的做法通常是先由教师检查,接线无误后才允许学生通电运行电路。这种方式使得教学效率不高,也不利于调动学生学习的积极性。

目前市面上出现了一些旨在辅助提高接线能力的软件,但是效果欠佳,主要原因在于软件操作始终与真实接线操作不同,无法提高学生真实接线的能力。

专利cn104933928a(公开日:2015.09.23)公开了一种能够自动检测电路接线正确性的实训装置,该装置可以用于电路接线实训,并且能够避免实训操作者错误接线造成实训用电学部件损坏。但是在该装置中,检测接口的数量是有限的,当接线端数量很大时,有限的检测接口就无法满足检测的需求。



技术实现要素:

针对现有技术的不足,本发明旨在提供一种接线检测电路,具有较强的可扩展性。

为了实现上述目的,本发明采用如下技术方案:

一种接线检测电路,包括主控电路、译码器和解码器,所述主控电路包括有多个输出检测io口和输入检测io口,每个输出检测io口分别连接一个译码器,而每个译码器的每个引脚均能够连接于一个译码器;每个输入检测io口分别连接于一个解码器,而每个解码器的每个引脚均能够连接于一个解码器。

进一步地,所述主控电路的每个输入检测io口分别连接于一片选译码器,而每个片选译码器的每个引脚均可连接于一个译码器,所述译码器的每个引脚均能够连接于一个译码器。

利用上述接线检测电路的接线检测方法,包括如下步骤:

s1根据待检测输出接线端的数量确定译码器的数量,主控电路的每个输出检测io口分别连接于一个译码器,而每个译码器的每个引脚均可连接一个译码器,该译码器的每个引脚也可连接一个译码器,如此类推,令每个译码器的io口均连接一个待检测输出接线端;直至所有的待检测输出接线端均连接于一个译码器;

s2根据待检测输入接线端的数量确定解码器的数量,主控电路的每个输入检测io口分别连接于一个解码器,而每个解码器的每个引脚均可连接一个解码器,该解码器的每个引脚也可连接一个解码器,如此类推,令每个解码器的io口均连接一个待检测输入接线端;直至所有的待检测输入接线端均连接于一个解码器;

s3每个待检测输出接线端均对应所连接的译码器的编码,主控电路通过该编码向对应的待检测输出接线端发送检测信号;

s4每一个待检测输入接线端都对应所连接的解码器的编码,主控电路扫描每一个解码器的引脚,并记录有变频信号的引脚的编码,即可检测出哪个待检测输入接线端与接收检测信号的待检测输出接线端连接,并与预设的标准连接关系对比,得出当前的接线是否正确的结论。

本发明的有益效果在于:主控电路的io通过译码器产生扫描的信号,可以方便地扩展到任意个数的输出检测接线端口,以及方便地实现任意输入检测接线端口的检测,从而方便地实现对应接线端的检测。

附图说明

图1为本发明的译码电路示意图;

图2为本发明的解码电路示意图;

图3为本发明的实施流程示意图。

具体实施方式

以下将结合附图对本发明作进一步的描述,需要说明的是,以下实施例以本技术方案为前提,给出了详细的实施方式和具体的操作过程,但本发明的范围并不限于本实施例。

如图1-2所示,一种接线检测电路,包括主控电路、译码器和解码器,所述主控电路包括有多个输出检测io口和输入检测io口,每个输出检测io口分别连接一个译码器,而每个译码器的每个引脚均能够连接于一个译码器;每个输入检测io口分别连接于一个解码器,而每个解码器的每个引脚均能够连接于一个解码器。所述主控电路可采用stm32系列单片机系统。

进一步地,所述主控电路的每个输入检测io口分别连接于一片选译码器,而每个片选译码器的每个引脚均可连接于一个译码器,所述译码器的每个引脚均能够连接于一个译码器。

如图3所示,利用上述接线检测电路的接线检测方法,包括如下步骤:

s1根据待检测输出接线端的数量确定译码器的数量,主控电路的每个输出检测io口分别连接于一个译码器,而每个译码器的每个引脚均可连接一个译码器,该译码器的每个引脚也可连接一个译码器,如此类推,令每个译码器的io口均连接一个待检测输出接线端;直至所有的待检测输出接线端均连接于一个译码器;

s2根据待检测输入接线端的数量确定解码器的数量,主控电路的每个输入检测io口分别连接于一个解码器,而每个解码器的每个引脚均可连接一个解码器,该解码器的每个引脚也可连接一个解码器,如此类推,令每个解码器的io口均连接一个待检测输入接线端;直至所有的待检测输入接线端均连接于一个解码器;

s3每个待检测输出接线端均对应所连接的译码器的编码,主控电路通过该编码向对应的待检测输出接线端发送检测信号;

s4每一个待检测输入接线端都对应所连接的解码器的编码,主控电路扫描每一个解码器的引脚,并记录有变频信号的引脚的编码,即可检测出哪个待检测输入接线端与接收检测信号的待检测输出接线端连接,并与预设的标准连接关系对比,得出当前的接线是否正确的结论。

在实际应用中,每个待检测输入接线端(接线插座)和待检测输出接线端(接线插座)均连接一个电学部件,每个电学部件通过接线端与其他电学部件连接,检测各个接线端之间的连接关系是否正确,即为检测各个电学部件之间的连接关系是否正确。

对于本领域的技术人员来说,可以根据以上的技术方案和构思,给出各种相应的改变和变形,而所有的这些改变和变形,都应该包括在本发明权利要求的保护范围之内。



技术特征:

技术总结
本发明公开了一种接线检测电路,包括主控电路、译码器和解码器,所述主控电路包括有多个输出检测IO口和输入检测IO口,每个输出检测IO口分别连接一个译码器,而每个译码器的每个引脚均能够连接于一个译码器;每个输入检测IO口分别连接于一个解码器,而每个解码器的每个引脚均能够连接于一个解码器。在本发明中,主控电路的IO通过译码器产生扫描的信号,可以方便地扩展到任意个数的输出检测接线端口,以及方便地实现任意输入检测接线端口的检测,从而方便地实现对应接线端的检测。

技术研发人员:陈传周;陈锡爱;郑巨上;刘海周;李国令
受保护的技术使用者:浙江亚龙教育装备股份有限公司
技术研发日:2017.10.12
技术公布日:2018.01.12
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1